亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

正激推挽電路

  • 4路無線遙控開關電路圖與工作原理

    4路無線遙控開關電路圖與工作原理,省得再去尋找,現成照做就ok。

    標簽: 無線遙控 開關電路圖 工作原理

    上傳時間: 2013-06-13

    上傳用戶:youlongjian0

  • 反激式開關電源設計

    反激式開關電源模塊電路設計指引,開關電源電路模塊詳細分析講解。

    標簽: 反激式開關 電源設計

    上傳時間: 2013-04-24

    上傳用戶:lo25643

  • 基于FPGA的全數字激光測距信號處理

    激光測距是一種非接觸式的測量技術,已被廣泛使用于遙感、精密測量、工程建設、安全監測以及智能控制等領域。早期的激光測距系統在激光接收機中通過分立的單元電路處理激光發、收信號以測量光脈沖往返時間,使得開發成本高、電路復雜,調試困難,精度以及可靠性相對較差,體積和重量也較大,且沒有與其他儀器相匹配的標準接口,上述缺陷阻礙了激光測距系統的普及應用。 本文針對激光測距信號處理系統設計了一套全數字集成方案,除激光發射、接收電路以外,將信號發生、信號采集、綜合控制、數據處理和數據傳輸五個部分集成為一塊專用集成電路。這樣就不再需要DA轉換和AD轉換電路和濾波處理等模塊,可以直接對信號進行數字信號處理。與分立的單元電路構成的激光測距信號處琿相比,可以大大降低激光測距系統的成本,縮短激光測距的研制周期。并且由于專用集成電路帶有標準的RS232接口,可以直接與通信模塊連接,構成激光遙測實時監控系統,通過LED實時顯示測距結果。這樣使得激光測距系統只需由激光器LD、接收PD和一片集成電路組成即可,提出了橋梁的位移監測技術方法,并設計出一種針對橋梁的位移監測的具有既便攜、有效又經濟實用的監測樣機。 本文基于xil inx公司提供的開發環境(ise8.2)、和Virtex2P系列XC2VP30的開發版來設計的,提出一種基于方波的利用DCM(數字時鐘管理器)檢相的相位式測距方法;采用三把側尺頻率分別是30MHz、3MHz、lOkHz,對應的測尺長度分別為5米、50米和15000米,對應的精度分別為±0.02米、±0.5米和±5米。設計了一套激光測距全數字信號處理系統。為了證明本系統的準確性,另外設計了一套利用延時的方法來模擬激光光路,經過測試,證明利用DCM檢相的相位式測距方法對于橋梁的位移監測是可行的,測量精度和測量結果也滿足設計方案要求。

    標簽: FPGA 全數字 信號處理 激光測距

    上傳時間: 2013-06-12

    上傳用戶:fanboynet

  • 基于FPGA的數字射頻存儲器設計

    數字射頻存儲器(Digital Radio FreqlJencyr:Memory DRFM)具有對射頻信號和微波信號的存儲、處理及傳輸能力,已成為現代雷達系統的重要部件。現代雷達普遍采用了諸如脈沖壓縮、相位編碼等更為復雜的信號處理技術,DRFM由于具有處理這些相干波形的能力,被越來越廣泛地應用于電子對抗領域作為射頻頻率源。目前,國內外對DRFM技術的研究還處于起步階段,DRFM部件在采樣率、采樣精度及存儲容量等方面,還不能滿足現代雷達信號處理的要求。 本文介紹了DRFM的量化類型、基本組成及其工作原理,在現有的研究基礎上提出了一種便于工程實現的設計方法,給出了基于現場可編程門陣列(Field Programmable Gate Array FPGA)實現的幅度量化DRFM設計方案。本方案的采樣率為1 GHz、采樣精度12位,具體實現是采用4個采樣率為250 MHz的ADC并行交替等效時間采樣以達到1 GHz的采樣率。單通道內采用數字正交采樣技術進行相干檢波,用于保存信號復包絡的所有信息。利用FPGA器件實現DRFM的控制器和多路采樣數據緩沖器,采用硬件描述語言(Very High Speed}lardware Description Language VHDL)實現了DRFM電路的FPGA設計和功能仿真、時序分析。方案中采用了大量的低壓差分信號(Low Voltage Differential Signaling LVDS)邏輯的芯片,從而大大降低了系統的功耗,提高了系統工作的可靠性。本文最后對采用的數字信號處理算法進行了仿真,仿真結果證明了設計方案的可行性。 本文提出的基于FPGA的多通道DRFM系統與基于專用FIFO存儲器的DRFM相比,具有更高的性能指標和優越性。

    標簽: FPGA 數字射頻 存儲器

    上傳時間: 2013-06-01

    上傳用戶:lanwei

  • 基于FPGA實現數字濾波

    隨著科技的發展,電子電路的設計正逐漸擺脫傳統的設計模式。可編程邏輯器件及硬件描述語言的出現與發展從根本上改變了數字系統設計與實現的技術與方法,越來越多的數字信號處理系統采用可編程邏輯器件來實現。 數字濾波技術作為數字信號處理的基本分支之一,在各種數字信號處理中起著重要作用,被廣泛應用于很多領域。其中有限長沖激響應(FIR)濾波器,只有零點、系統穩定、運算速度快、具有線性相位的特性,設計靈活,在工程實際中獲得廣泛應用。 本文以數字濾波器的基本理論為依據,通過對現場可編程門陣列(FPGA)內部結構的研究,結合軟件工程學中結構化設計思想和硬件描述語言的特點,以9階FIR低通數字濾波器為例,采用Altera公司的EPIK30TC144-3器件完成了FIR數字濾波器的軟硬件設計。我們在設計中采用了層次化、模塊化的設計思想,將整個濾波器劃分為多個功能模塊,利用VHDL語言進行了各個功能模塊的設計。 為了使設計的過程和結果更為直觀,文中詳細介紹了核心及外圍硬件電路的設計過程,最終達到了基于FPGA硬件實現參數化FIR數字濾波器的目的。實驗測試表明,本論文所設計的基于FPGA的9階FIR低通數字濾波器基本達到了設計指標。依照此方法,只要修改參數,升級相關硬件,便可以更改濾波器性能,實現高通、帶通FIR數字濾波器,說明本設計具有普遍指導意義。

    標簽: FPGA 數字濾波

    上傳時間: 2013-05-24

    上傳用戶:1101055045

  • 初次設計反激式電源

    本課程講義用于PI大學視頻課程 —“初次設計反激式電源”。本課程將向您講解安全設計和測試 電源原型應遵循的具體步驟,確保您的電源能夠正常工作。

    標簽: 反激式電源

    上傳時間: 2013-06-20

    上傳用戶:qunquan

  • 多路電壓采集系統

    多路電壓采集系統一、實驗目的1.熟悉可編程芯片ADC0809,8253的工作過程,掌握它們的編程方法。2.加深對所學知識的理解并學會應用所學的知識,達到在應用中掌握知識的

    標簽: 多路 電壓采集

    上傳時間: 2013-06-30

    上傳用戶:cursor

  • 基于FPGA的雷達信號偵察數字接收機

    隨著信號處理技術的進步和電子技術的發展,雷達信號偵察接收機逐漸從模擬體制向數字體制轉變。軟件無線電概念的提出,促使雷達偵察接收機朝大帶寬、全截獲方向發展,現有的串行信號處理體制已經很難滿足系統要求。FPGA器件的出現,為實現寬帶雷達信號偵察數字接收機提供了硬件支持。 本文結合FPGA芯片特點,在前人研究基礎上,從算法和硬件實現兩方面,對雷達信號偵察數字接收機若干關鍵技術進行了研究和創新,主要研究內容包括以下幾個方面。 1)給出了基于QuartusII/Matlab和ISE/ModelSim/Matlab的兩種FPGA設計聯合仿真技術。這種聯合仿真技術,大大提高了基于FPGA的雷達信號偵察數字接收機的設計效率。 2)給出了一種基于FFT/IFFT的寬帶數字正交變換算法,并將該算法在FPGA中進行了硬件實現,設計可對600MHz帶寬內的輸入信號進行實時正交變換。 3)提出了一種全并行結構FFT的FPGA實現方案,并將其在FPGA芯片中進行了硬件實現,設計能夠在一個時鐘周期內完成32點并行FFT運算,滿足了數字信道化接收機對數據處理速度的要求。 4)提出了一種自相關信號檢測FPGA實現方案,通過改變FIFO長度改變自相關運算點數,實現了弱信號檢測。提出通過二次門限處理來消除檢測脈沖中的毛刺和凹陷,降低了虛警概率,提高了檢測結果的可靠性。 5)在單通道自相關信號檢測算法基礎上,提出采用三路并行檢測,每路采用不同的相關點數和檢測門限,再綜合考慮三路檢測結果,得到最終檢測結果。給出了算法FPGA實現過程,并對設計進行了聯合時序仿真,提高了檢測性能。 6)給出了一種利用FFT變換后的兩根最大譜線進行插值的快速高精度頻率估計方法,并將該算法在FPGA硬件中進行了實現。通過利用FFT運算后的實/虛部最大值進行插值,降低了硬件資源消耗、縮短了運算延遲。 7)結合4)、5)、6)中的研究成果,完成了對雷達脈沖信號到達時間、終止時間、脈沖寬度和脈沖頻率的估計,最終在一塊FPGA芯片內實現了一個精簡的雷達信號偵察數字接收機,并在微波暗室中進行了測試。

    標簽: FPGA 雷達信號 數字接收機

    上傳時間: 2013-06-13

    上傳用戶:Divine

  • 單端反激開關電源變壓器設計

    單端反激開關電源變壓器設計:單端反激開關電源的變壓器實質上是一個耦合電感,它要承擔著儲能、變壓、傳遞能量等工作。下面對工作于連續模式和斷續模式的單端反激變換器的變壓器設計進行了總結。1、已知的

    標簽: 單端 反激開關電源 變壓器設計

    上傳時間: 2013-04-24

    上傳用戶:xjz632

  • 四路同步數據采集和處理系統的設計

    數字信號處理是信息科學中近幾十年來發展最為迅速的學科之一。常用的實現高速數字信號處理的器件有DSP和FPGA。FPGA具有集成度高、邏輯實現能力強、速度快、設計靈活性好等眾多優點,尤其在并行信號處理能力方面比DSP更具優勢。在信號處理領域,經常需要對多路信號進行采集和實時處理,為解決這一問題,本文設計了基于FPGA的數據采集和處理系統。 本文首先介紹數字信號處理系統的組成和數字信號處理的優點,然后通過FFT算法的比較選擇和硬件實現方案的比較選擇,進行總體方案的設計。在硬件方面,特別討論了信號調理模塊、模數轉換模塊、FPGA芯片配置等功能模塊的設計方案和硬件電路實現方法。信號處理單元的設計以Xilinx ISE為軟件平臺,采用VHDL和IP核的方法,設計了時鐘產生模塊、數據滑動模塊、FFT運算模塊、求模運算模塊、信號控制模塊,完成信號處理單元的設計,并采用ModelSim仿真工具進行相關的時序仿真。最后利用MATLAB對設計進行驗證,達到技術指標要求。

    標簽: 同步數據采集 處理系統

    上傳時間: 2013-07-07

    上傳用戶:小火車啦啦啦

主站蜘蛛池模板: 铜川市| 白银市| 特克斯县| 亳州市| 忻州市| 甘泉县| 嘉义县| 合江县| 孝义市| 泾阳县| 庄河市| 承德市| 宜君县| 榆社县| 阳泉市| 石棉县| 东丰县| 康马县| 临沭县| 腾冲县| 尚志市| 个旧市| 南陵县| 咸宁市| 汾阳市| 潢川县| 嘉兴市| 彩票| 息烽县| 滨州市| 万源市| 岳池县| 七台河市| 航空| 铅山县| 宁陕县| 敦煌市| 芦溪县| 萝北县| 新巴尔虎左旗| 外汇|