123 俺的沙發(fā)呃盡快回復(fù)個(gè)人gas就好看對(duì)方過(guò)后就卡死的房間卡速度快解放阿會(huì)計(jì)師電話費(fèi)卡時(shí)間段鳳凰拉會(huì)計(jì)師電話費(fèi)拉可接受的會(huì)否二娃貨比三家的女兵李佳堅(jiān)實(shí)的發(fā)
標(biāo)簽: 黑白
上傳時(shí)間: 2018-01-02
上傳用戶:536707390
是否要先打開(kāi)ALLEGRO? 不需要(當(dāng)然你的機(jī)器須有CADENCE系統(tǒng))。生成完封裝后在你的輸出目錄下就會(huì)有幾千個(gè)器件(全部生成的話),默認(rèn)輸出目錄為c:\MySym\. Level里面的Minimum, Nominal, Maximum 是什么意思? 對(duì)應(yīng)ipc7351A的ABC封裝嗎? 是的 能否將MOST, NOMINAL, LEAST三種有差別的封裝在命名上也體現(xiàn)出差別? NOMINAL 的名稱最后沒(méi)有后綴,MOST的后綴自動(dòng)添加“M”,LEAST的后綴自動(dòng)添加“L”,你看看生成的庫(kù)名稱就知道了。(直插件以及特別的器件,如BGA等是沒(méi)有MOST和LEAST級(jí)別的,對(duì)這類(lèi)器件只有NOMINAL) IC焊盤(pán)用長(zhǎng)方形好像比用橢圓形的好,能不能生成長(zhǎng)方形的? 嗯。。。。基本上應(yīng)該是非直角的焊盤(pán)比矩形的焊盤(pán)好,我記不得是AMD還是NS還是AD公司專門(mén)有篇文檔討論了這個(gè)問(wèn)題,如果沒(méi)有記錯(cuò)的話至少有以下好處:信號(hào)質(zhì)量好、更省空間(特別是緊密設(shè)計(jì)中)、更省錫量。我過(guò)去有一篇帖子有一個(gè)倒角焊盤(pán)的SKILL,用于晶振電路和高速器件(如DDR的濾波電容),原因是對(duì)寬度比較大的矩形用橢圓焊盤(pán)也不合適,這種情況下用自定義的矩形倒角焊盤(pán)就比較好了---你可以從網(wǎng)上另外一個(gè)DDR設(shè)計(jì)的例子中看到。 當(dāng)然,我已經(jīng)在程序中添加了一選擇項(xiàng),對(duì)一些矩形焊盤(pán)可以選擇倒角方式. 剛才試了一下,感覺(jué)器件的命名的規(guī)范性不是太好,另好像不能生成器件的DEVICE文件,我沒(méi)RUN完。。。 這個(gè)程序的命名方法基本參照IPC-7351,每個(gè)人都有自己的命名嗜好,仍是不好統(tǒng)一的;我是比較懶的啦,所以就盡量靠近IPC-7351了。 至于DEVICE,的選項(xiàng)已經(jīng)添加 (這就是批量程序的好處,代碼中加一行,重新生產(chǎn)的上千上萬(wàn)個(gè)封裝就都有新東西了)。 你的庫(kù)都是"-"的,請(qǐng)問(wèn)用過(guò)ALLEGRO的兄弟,你們的FOOTPRINT認(rèn)"-"嗎?反正我的ALLEGRO只認(rèn)"_"(下劃線) 用“-”應(yīng)該沒(méi)有問(wèn)題的,焊盤(pán)的命名我用的是"_"(這個(gè)一直沒(méi)改動(dòng)過(guò))。 部分絲印畫(huà)在焊盤(pán)上了。 絲印的問(wèn)題我早已知道,只是盡量避免開(kāi)(我有個(gè)可配置的SilkGap變量),不過(guò)工作量比較大,有些已經(jīng)改過(guò),有些還沒(méi)有;另外我沒(méi)有特別費(fèi)功夫在絲印上的另一個(gè)原因是,我通常最后用AUTO-SILK的來(lái)合并相關(guān)的層,這樣既方便快捷也統(tǒng)一各個(gè)器件的絲印間距,用AUTO-SILK的話絲印線會(huì)自動(dòng)避開(kāi)SOLDER-MASK的。 點(diǎn)擊allegro后命令行出現(xiàn)E- Can't change to directory: Files\FPM,什么原因? 我想你一定是將FPM安裝在一個(gè)含空格的目錄里面了,比如C:\Program Files\等等之類(lèi),在自定義安裝目錄的時(shí)候該目錄名不能含有空格,且存放生成的封裝的目錄名也不能含有空格。你如果用默認(rèn)安裝的話應(yīng)該是不會(huì)有問(wèn)題的, 默認(rèn)FPM安裝在C:\FPM,默認(rèn)存放封裝的目錄為C:\MYSYM 0.04版用spb15.51生成時(shí).allegro會(huì)死機(jī).以前版本的Allegro封裝生成器用spb15.51生成時(shí)沒(méi)有死機(jī)現(xiàn)象 我在生成MELF類(lèi)封裝的時(shí)候有過(guò)一次死機(jī)現(xiàn)象,估計(jì)是文件操作錯(cuò)誤導(dǎo)致ALLEGRO死機(jī),原因是我沒(méi)有找到在skill里面直接生成SHAPE焊盤(pán)的方法(FLASH和常規(guī)焊盤(pán)沒(méi)問(wèn)題), 查了下資料也沒(méi)有找到解決方法,所以只得在外部調(diào)用SCRIPT來(lái)將就一下了。(下次我再查查看),用SCRIPT的話文件訪問(wèn)比較頻繁(幸好目前MELF類(lèi)的器件不多). 解決辦法: 1、對(duì)MELF類(lèi)器件單獨(dú)選擇生成,其它的應(yīng)該可以一次生成。 2、試試最新的版本(當(dāng)前0.05) 請(qǐng)說(shuō)明運(yùn)行在哪類(lèi)器件的時(shí)候ALLEGRO出錯(cuò),如果不是在MELF附近的話,請(qǐng)告知,謝謝。 用FPM0.04生成的封裝好像文件都比較大,比如CAPC、RES等器件,都是300多K,而自己建的或采用PCB Libraries Eval生成的封裝一般才幾十K到100K左右,不知封裝是不是包含了更多的信息? 我的每個(gè)封裝文件包含了幾個(gè)文字層(REF,VAL,TOL,DEV,PARTNUMBER等),SILK和ASSEM也是分開(kāi)的,BOND層和高度信息,還有些定位線(在DISP層),可能這些越來(lái)越豐富的信息加大了生成文件的尺寸.你如果想看有什么內(nèi)容的話,打開(kāi)所有層就看見(jiàn)了(或REPORT) 非常感謝 LiWenHui 發(fā)現(xiàn)的BUG, 已經(jīng)找到原因,是下面這行: axlDBChangeDesignExtents( '((-1000 -1000) (1000 1000))) 有尺寸空間開(kāi)得太大,后又沒(méi)有壓縮的原因,現(xiàn)在生成的封裝也只有幾十K了,0.05版已經(jīng)修復(fù)這個(gè)BUG了。 Allegro封裝生成器0.04生成do-27封裝不正確,生成封裝的焊盤(pán)的位號(hào)為a,c.應(yīng)該是A,B或者1,2才對(duì). 呵呵,DIODE通常管腳名為AC(A = anode, C = cathode) 也有用AK 或 12的, 極少見(jiàn)AB。 除了DIODE和極個(gè)別插件以及BGA外,焊盤(pán)名字以數(shù)字為主, 下次我給DIODE一個(gè)選擇項(xiàng),可以選擇AC 或 12 或 AK, 至于TRANSISTER我就不去區(qū)分BCE/CBE/ECB/EBC/GDS/GSD/DSG/DGS/SGD/SDG等了,這樣會(huì)沒(méi)完沒(méi)了的,我將對(duì)TRANSISTER強(qiáng)制統(tǒng)一以數(shù)字編號(hào)了,如果用家非要改變,只得在生成庫(kù)后手工修改。
標(biāo)簽: Footprint Maker 0.08 FPM skill
上傳時(shí)間: 2018-01-10
上傳用戶:digitzing
ADS1158數(shù)據(jù)手冊(cè) TI的這款芯片用好了是高性能ad轉(zhuǎn)換器,用不好能把人折騰死。數(shù)據(jù)手冊(cè)一定要細(xì)讀。
標(biāo)簽: ADS1158 數(shù)據(jù)手冊(cè)
上傳時(shí)間: 2018-09-11
上傳用戶:wzd517
有關(guān)避免進(jìn)程死鎖的實(shí)驗(yàn)框圖跟代碼。(銀行家算法)
標(biāo)簽: 算法
上傳時(shí)間: 2019-06-17
上傳用戶:shenluoli
IG上東國(guó)際是哪個(gè)in打死ugdsuigiudsghisdghisdhgoisdhg
標(biāo)簽: 不發(fā)貨復(fù)核復(fù)活
上傳時(shí)間: 2019-10-27
上傳用戶:a57882139
內(nèi)容簡(jiǎn)介 介紹了一般微處押器核鮒設(shè)計(jì)原理、基于微處邦器核的SoC設(shè)計(jì)的其本機(jī)念甜方法,通過(guò)對(duì)ARM系列處理器核和 CPU核的詳小描述,說(shuō)明微處理器及外接口的設(shè)計(jì)原理和方法。同時(shí)也綜述了ARM系列她理器核和最新ARM核的 研發(fā)戰(zhàn)果以政ARM和Thmb踹積模型,對(duì)SC設(shè)計(jì)中涉及到的行儲(chǔ)器層次、 Cache存儲(chǔ)器管誣、片上總線片|:調(diào)和 產(chǎn)品測(cè)試等主要間黥進(jìn)行了論述。在此基礎(chǔ)上給出了幾個(gè)基于ARM核的SoC嵌人式應(yīng)用的實(shí)例。最后對(duì)基于異步設(shè)計(jì) 的ARM核 AMCLET及異步SUC子系統(tǒng) AMUlET3打的研究進(jìn)行了介紹 木書(shū)的特點(diǎn)是將基于ARM微處理器核的SC設(shè)計(jì)和實(shí)際恢人式系統(tǒng)的應(yīng)用集成于一體,對(duì)于基于ARM核的S設(shè)計(jì) 和嵌λ式系統(tǒng)開(kāi)發(fā)者來(lái)說(shuō)是一本很好的參考手冊(cè)。可用作計(jì)算機(jī)科學(xué)拉術(shù)與應(yīng)用電氣T程、電∫科學(xué)與技術(shù)專業(yè)科牛及碩 研究生的教材,也可作為從事集成電路設(shè)計(jì)的[程技術(shù)人員、于ARM的嵌入式系統(tǒng)應(yīng)用開(kāi)發(fā)技術(shù)入員的參考書(shū)。
上傳時(shí)間: 2020-04-02
上傳用戶:hongpixiaozhu
恪守師德,寫(xiě)的資料,內(nèi)容假期奇偶收到搜到是到了農(nóng) 你送師德虐死你的 電視劇批斗。
標(biāo)簽: 師德感悟2000字
上傳時(shí)間: 2020-06-19
上傳用戶:wzx123123
基本誤差 在相關(guān)國(guó)標(biāo)、規(guī)程規(guī)定的參比條件下,輸出電流為50mA~120A裝置的最大允許誤差(含標(biāo)準(zhǔn)表)小于0.01%,輸出電流為1mA~50mA裝置的最大允許誤差(含標(biāo)準(zhǔn)表)小于0.015%。 可實(shí)現(xiàn)三只三相電能表的三相四線及三相三線的誤差測(cè)量;可測(cè)試無(wú)功電能基本誤差。 1.2.3.2 測(cè)量重復(fù)性 裝置的測(cè)量重復(fù)性用實(shí)驗(yàn)標(biāo)準(zhǔn)差表征,在進(jìn)行不少于10次的重復(fù)測(cè)量,其測(cè)量結(jié)果的標(biāo)準(zhǔn)偏差估計(jì)值s不超過(guò)0.001%。 1.2.3.3 輸出電量 1.2.3.3.1 電壓電流量程 輸出電壓范圍:3×(57.7V~380V); 每檔電壓輸出瞬間及相位切換時(shí)不允許有尖峰。每檔電壓輸出上限達(dá)120%Un。 輸出電流范圍:3×(0.001A~100A); 輸出電流范圍上限要求達(dá)到120A。每檔電流輸出瞬間及相位切換時(shí)不允許有尖峰。每檔電流輸出上限達(dá)120%In。 1.2.3.3.2 輸出負(fù)載容量 三表位:電壓輸出:每相≥150VA 電流輸出: 每相≥300VA 1.2.3.3.3 輸出電量調(diào)節(jié) (1) 電壓、電流調(diào)節(jié): 調(diào)節(jié)范圍:0%~120% 調(diào)節(jié)細(xì)度:優(yōu)于0.005%。 (2) 相位調(diào)節(jié): 調(diào)節(jié)范圍:0°~360° 調(diào)節(jié)細(xì)度:優(yōu)于0.01°。 (3) 頻率調(diào)節(jié): 調(diào)節(jié)范圍:45Hz~65Hz 調(diào)節(jié)細(xì)度:優(yōu)于0.001Hz。 1.2.3.3.4 輸出功率穩(wěn)定度:<0.005% / 3min . 穩(wěn)定度按JJG597的5.2.3.13方法計(jì)算。 1.2.3.3.5 輸出電壓電流失真度 裝置輸出電壓電流失真度范圍:小于0.1%。 1.2.3.3.6起動(dòng)電流:裝置具有起動(dòng)電流調(diào)整、測(cè)量功能,能輸出0.5mA的起動(dòng)電流。 起動(dòng)電流的測(cè)量誤差≤ ?5%,起動(dòng)功率的測(cè)量誤差 ≤ ?10%。 1.2.3.3.7三相電量對(duì)稱性 任一相(或線)電壓和相(或線)電壓平均值之差不大于±0.1%;各相電流與其平均值之差不大于±0.2%;任一相電壓與對(duì)應(yīng)相電流間的相位角之差不大于0.5°;任一相電壓(電流)與另一相電壓(電流)間相位角與120°之差不大于0.5°。 1.2.3.4 多路隔離輸出的裝置各路輸出負(fù)載影響應(yīng)符合JJG597—2005中 3.8條的規(guī)定。 1.2.3.5 確定同名端鈕間電位差應(yīng)符合JJG597—2005中3.9條的規(guī)定。 1.2.3.6 多路輸出的一致性應(yīng)符合JJG597—2005中3.7條的規(guī)定。 1.2.3.7 監(jiān)視示值的誤差 監(jiān)視儀表應(yīng)有足夠的測(cè)量范圍,電壓示值誤差限為±0.2%,電流、功率示值誤差限為±0.2%,相位示值誤差限為±0.3°,頻率示值誤差限為±0.1%,啟動(dòng)電流和啟動(dòng)功率的監(jiān)視示值誤差不超過(guò)5%(啟動(dòng)電流為1mA時(shí)的監(jiān)視示值誤差也不應(yīng)超過(guò)5%)。各監(jiān)視示值的分辨力應(yīng)不超過(guò)其對(duì)應(yīng)誤差限的1/5。 1.2.3.8 具有消除自激的功能。可自動(dòng)消除開(kāi)機(jī)或關(guān)機(jī)時(shí)產(chǎn)生的尖脈沖。 1.2.3.9 裝置的磁場(chǎng) 由裝置產(chǎn)生的在被檢表位置的磁感應(yīng)強(qiáng)度不大于下列數(shù)值: I≤10A時(shí),B≤0.0025mT; I=200A時(shí),B≤0.05mT;10A到200A之間的磁感應(yīng)強(qiáng)度極限值可按內(nèi)插法求得。 1.2.3.10 電磁兼容性 (1)電磁騷擾的抗擾度 裝置的設(shè)計(jì)能保證在傳導(dǎo)和輻射的電磁騷擾以及靜電放電的影響下不損壞或不受實(shí)質(zhì)性影響(如元器件損毀、控制系統(tǒng)死機(jī)、精度出現(xiàn)變化等影響正常檢定工作的現(xiàn)象),騷擾量為靜電放電、射頻電磁場(chǎng)。 (2)無(wú)線電干擾抑制 裝置不發(fā)生能干擾其他設(shè)備的傳導(dǎo)和輻射噪聲。 1.2.3.11 穩(wěn)定性變差 (1)短期穩(wěn)定性變差 裝置基本誤差合格的同時(shí),在15min內(nèi)的基本誤差最大變化值(連續(xù)測(cè)量7h),不大于裝置對(duì)應(yīng)最大允許誤差的20%。 (2)檢定周期內(nèi)變差 檢定周期內(nèi)裝置基本誤差合格的同時(shí),其最大變化值,不大于0.01%。 1.2.3.12 安全 裝置的絕緣強(qiáng)度試驗(yàn)要求和與安全有關(guān)的結(jié)構(gòu)要求符合GB 4793.1的規(guī)定。 1.2.3.13 脈沖輸出 同時(shí)檢測(cè)三路被檢脈沖:顯示當(dāng)前誤差平均誤差和標(biāo)準(zhǔn)偏差;同時(shí)檢測(cè)的被檢脈沖的常數(shù)、工作方式和脈沖個(gè)數(shù),可完全不同;誤差測(cè)量所需要的輸入?yún)?shù)的位數(shù),應(yīng)能覆蓋目前各種標(biāo)準(zhǔn)表和的檢測(cè)需要。對(duì)每一表位應(yīng)有高頻、低頻脈沖信號(hào)的BNC接收端口,能接收≤600kHz的有/無(wú)源脈沖(5-30V脈沖幅值)。 1.2.3.14供電電源 供電電源在3×220V/380V?10?,50Hz?2Hz裝置正常工作。
上傳時(shí)間: 2021-06-15
上傳用戶:li091122
delphi做的系統(tǒng)強(qiáng)制重啟程序。 服務(wù)器死機(jī)怎么辦?用該軟件重啟。 1.病毒感染:一般表現(xiàn),起初能夠正常運(yùn)行,某天突然運(yùn)行速度變慢,工作效率急劇下降,出現(xiàn)頻繁的死機(jī)。這時(shí)首先進(jìn)行全面查毒、殺毒,以確定機(jī)器是否已經(jīng)感染了病毒。 2.有些軟件編程不規(guī)范,不能排在第一加載和運(yùn)行,而要放在最后運(yùn)行,否則會(huì)引起系統(tǒng)管理的混亂。測(cè)試版軟件在某方面不夠穩(wěn)定,使用后可能會(huì)導(dǎo)致系統(tǒng)無(wú)法啟動(dòng),所以最好少用。 3.在內(nèi)存較小的情況下,運(yùn)行占用內(nèi)存較大的應(yīng)用程序,容易出現(xiàn)死機(jī)。建議在運(yùn)行程序時(shí)應(yīng)及時(shí)重啟系統(tǒng)。
標(biāo)簽: delphi
上傳時(shí)間: 2021-07-27
上傳用戶:風(fēng)云
VHDL語(yǔ)言100例 VHDL學(xué)習(xí)資料VHDL 編程要點(diǎn)VHDL編程心得體會(huì):100vhdl例子VHDL 編程要注意問(wèn)題.docVHDL——按鍵消抖.docVHDL電路簡(jiǎn)化.docVHDL編程心得體會(huì).pdfvhd開(kāi)發(fā)的官方手冊(cè).pdf第1例 帶控制端口的加法器第2例 無(wú)控制端口的加法器第3例 乘法器第4例 比較器第5例 二路選擇器第6例 寄存器第7例 移位寄存器第8例 綜合單元庫(kù)第9例 七值邏輯與基本數(shù)據(jù)類(lèi)型第10例 函數(shù)第11例 七值邏輯線或分辨函數(shù)第12例 轉(zhuǎn)換函數(shù)第13例 左移函數(shù)第14例 七值邏輯程序包第15例 四輸入多路器第16例 目標(biāo)選擇器第17例 奇偶校驗(yàn)器第18例 映射單元庫(kù)及其使用舉第19例 循環(huán)邊界常數(shù)化測(cè)試第20例 保護(hù)保留字第21例 進(jìn)程死鎖 第22例 振蕩與死鎖第23例 振蕩電路第24例 分辨信號(hào)與分辨函數(shù)第25例 信號(hào)驅(qū)動(dòng)源第26例 屬性TRANSACTION和分辨信號(hào)第27例 塊保護(hù)及屬性EVENT,第28例 形式參數(shù)屬性的測(cè)試第29例 進(jìn)程和并發(fā)語(yǔ)句第30例 信號(hào)發(fā)送與接收第31例 中斷處理優(yōu)先機(jī)制建模第32例 過(guò)程限定第33例 整數(shù)比較器及其測(cè)試第34例 數(shù)據(jù)總線的讀寫(xiě)第35例 基于總線的數(shù)據(jù)通道第36例 基于多路器的數(shù)據(jù)通道第37例 四值邏輯函數(shù)第38例 四值邏輯向量按位或運(yùn)算第39例 生成語(yǔ)句描述規(guī)則結(jié)構(gòu)第40例 帶類(lèi)屬的譯碼器描述第41例 帶類(lèi)屬的測(cè)試平臺(tái)第42例 行為與結(jié)構(gòu)的混合描述第43例 四位移位寄存器第44例 寄存/計(jì)數(shù)器第45例 順序過(guò)程調(diào)用第46例 VHDL中g(shù)eneric缺省值的使用第47例 無(wú)輸入元件的模擬第48例 測(cè)試激勵(lì)向量的編寫(xiě)第49例 delta延遲例釋第50例 慣性延遲分析第51例 傳輸延遲驅(qū)動(dòng)優(yōu)先第52例 多倍(次)分頻器第53例 三位計(jì)數(shù)器與測(cè)試平臺(tái)第54例 分秒計(jì)數(shù)顯示器的行為描述6第55例 地址計(jì)數(shù)器第56例 指令預(yù)讀計(jì)數(shù)器第57例 加.c減.c乘指令的譯碼和操作第58例 2-4譯碼器結(jié)構(gòu)描述第59例 2-4譯碼器行為描述第60例 轉(zhuǎn)換函數(shù)在元件例示中的應(yīng)用第61例 基于同一基類(lèi)型的兩分辨類(lèi)型的賦值相容問(wèn)題第62例 最大公約數(shù)的計(jì)算第63例 最大公約數(shù)七段顯示器編碼第64例 交通燈控制器第65例 空調(diào)系統(tǒng)有限狀態(tài)自動(dòng)機(jī)第66例 FIR濾波器第67例 五階橢圓濾波器第68例 鬧鐘系統(tǒng)的控制第69例 鬧鐘系統(tǒng)的譯碼第70例 鬧鐘系統(tǒng)的移位寄存器第71例 鬧鐘系統(tǒng)的鬧鐘寄存器和時(shí)間計(jì)數(shù)器第72例 鬧鐘系統(tǒng)的顯示驅(qū)動(dòng)器第73例 鬧鐘系統(tǒng)的分頻器第74例 鬧鐘系統(tǒng)的整體組裝第75例 存儲(chǔ)器第76例 電機(jī)轉(zhuǎn)速控制器第77例 神經(jīng)元計(jì)算機(jī)第78例ccAm2901四位微處理器的ALU輸入第79例ccAm2901四位微處理器的ALU第80例ccAm2901四位微處理器的RAM第81例ccAm2901四位微處理器的寄存器第82例ccAm2901四位微處理器的輸出與移位第83例ccAm2910四位微程序控制器中的多路選擇器第84例ccAm2910四位微程序控制器中的計(jì)數(shù)器/寄存器第85例ccAm2910四位微程序控制器的指令計(jì)數(shù)器第86例ccAm2910四位微程序控制器的堆棧第87例 Am2910四位微程序控制器的指令譯碼器第88例 可控制計(jì)數(shù)器第89例 四位超前進(jìn)位加法器第90例 實(shí)現(xiàn)窗口搜索算法的并行系統(tǒng)(1)——協(xié)同處理器第91例 實(shí)現(xiàn)窗口搜索算法的并行系統(tǒng)(2)——序列存儲(chǔ)器第92例 實(shí)現(xiàn)窗口搜索算法的并行系統(tǒng)(3)——字符串存儲(chǔ)器第93例 實(shí)現(xiàn)窗口搜索算法的并行系統(tǒng)(4)——頂層控制器第94例 MB86901流水線行為描述組成框架第95例 MB86901寄存器文件管理的描述第96例 MB86901內(nèi)ALU的行為描述第97例 移位指令的行為描述第98例 單周期指令的描述第99例 多周期指令的描述第100例 MB86901流水線行為模型
標(biāo)簽: vhdl
上傳時(shí)間: 2021-10-21
上傳用戶:ttalli
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1