交錯并聯反激變換器具有電路結構簡單,控制方便等優點,并且可以實現電氣隔離。但是其升壓比不高,變換器中主開關管電壓應力較大,且工作中開關管處于硬開關狀態,限制了變換器的效率。 針對交錯并聯反激變換器所存在的問題,本文提出了一種新穎的基于耦合電感第三繞組實現的原邊并聯、副邊并聯隔離型軟開關Boost變換器。該變換器繼承了交錯并聯反激變換器的優點,兩個并聯單元互補工作,分擔功率損耗,輸出電壓的脈動頻率為主開關管的兩倍。不同的是,該變換器具有較高的升壓比,變換器中主開關管的電壓應力較小,克服了交錯并聯反激變換器的問題。在軟開關方面,變換器使用有源箝位軟開關電路,使主開關管與箝位開關管都實現了零電壓軟開關動作,提高了變換器的效率與使用壽命。因此,它與交錯并聯反激變換器相比,更適合于低電壓輸入、高電壓輸出的應用變換場合。 在該變換器的基礎上,針對變換器中輸出二極管電壓電流振蕩較大,本文還提出了經過改進的引入輸出箝位電容的變換器。輸出箝位電容抑制了二極管兩端電壓的振蕩,減小了二極管的電壓應力,提高了變換器的效率。 最后,本文通過仿真與實驗驗證了基于耦合電感第三繞組實現的原邊并聯、副邊并聯隔離型軟開關Boost變換器及其改進型變換器方案的可行性與合理性。
上傳時間: 2013-05-20
上傳用戶:chenlong
三相逆變器作為交流供電電源的主要部分,廣泛地應用于電動車、電力設備、產業設備、交通車輛等領域。逆變器的并聯控制技術以其廣泛的應用前景也得到越來越深入地研究。人們對逆變電源的要求越來越高,高性能、高可靠性的大功率逆變器就是當今逆變電源的發展趨勢之一。提高逆變電源容量主要有兩個途徑,設計大功率的逆變器和采用逆變器并聯技術實現電源模塊化。 為此,本文以兩臺400kVA組合式三相逆變器為對象,采用全數字化控制方式,主要研究了大功率三相逆變器的波形控制技術和并聯控制技術。本文圍繞大功率組合式三相逆變器,對其主電路結構、系統的數學模型、波形控制技術以及并聯系統模型、并聯控制方案進行了較為詳細的分析和研究。分析了適用于大功率的組合式三相逆變器結構,并給出了400kVA組合式三相逆變器的主電路設計。建立和分析了組合式三相逆變器在ABC、αβ、dq 坐標系下的數學模型。針對大功率組合式三相逆變器,采用在dq 坐標系下的三相電壓閉環統一控制方案。為了使大功率三相逆變器得到較好的輸出電壓波形質量,采用PID 瞬時值電壓反饋控制和重復控制并聯結合的控制方案。分析了PID 控制器和重復控制器的原理,并針對400kVA 三相逆變器的系統性能,給出了相應數字PID 控制器和重復控制器的設計。并利用Matlab 建立了系統的仿真模型,給出了理論研究結果。提出了有效提高系統動態性能的兩種方法:加負載電流前饋和動態過程中強制改變改變調制比。介紹了大功率三相逆變器的短路限流保護技術,提出了采用瞬時值限流電路和單獨的軟件限流環相結合的方案,保證大功率三相逆變器在短路時自動限流保護。對兩臺大功率三相逆變器組成的并聯系統的結構、環流特性及逆變器的輸出功率進行了分析。詳細分析了輸出阻抗特性不同時,逆變器環流和輸出功率分配的差異,得出了輸出阻抗對環流和功率影響的一般規律。針對大功率三相逆變器并聯系統,采用基于功率誤差的分散邏輯控制方案。分析了基于功率誤差的分散邏輯控制原理,逆變器輸出功率的檢測和母線信號綜合的脈寬調制原理。根據400kVA 三相逆變器并聯系統的輸出阻抗特性,采用了無功調節輸出電壓幅值和同步鎖相實現相位同步的并聯控制策略。 本文最后在兩臺400kVA組合式三相逆變器樣機上得到了實驗驗證。實驗結果進一步驗證了大功率三相逆變器的波形控制和并聯控制策略有效可行性。
上傳時間: 2013-07-03
上傳用戶:coolloo
本文致力于可并聯運行的斬控式單相交流斬波變換器的研究。交交變換技術作為電力電子技術一個重要的領域一直得到人們的關注,但大都將目光投向AC-DC-AC兩級變換上面。AC/AC直接變換具有單級變換、功率密度高、拓撲緊湊簡單、并聯容易等優勢,并且具有較強擴展性,故而在工業加熱、調光電源、異步電機啟動、調速等領域具有重要應用。斬控式AC/AC 電壓變換是一種基于自關斷半導體開關器件及脈寬調制控制方式的新型交流調壓技術。 本文對全數字化的斬控式AC/AC 變換做了系統研究,工作內容主要有:對交流斬波電路的拓撲及其PWM方式做了詳細的推導,著重對不同拓撲的死區效應進行了分析,并且推導了不同負載情況對電壓控制的影響。重點推導了單相Buck型變換器和Buck-Boost 變換器的拓撲模型,并將單相系統的拓撲開關模式推導到三相的情況,然后分別對單相、三相的情況進行了Matlab仿真。建立了單相Buck 型拓撲的開關周期平均意義下的大信號模型和小信號模型,指導控制器的設計。建立了適合電路工作的基于占空比前饋的電壓瞬時值環、電壓平均值環控制策略。在理論分析和仿真驗證的基礎上,建立了一臺基于TMS320F2808數字信號處理器的實驗樣機,完成樣機調試,并完成各項性能指標的測試工作。
上傳時間: 2013-04-24
上傳用戶:visit8888
現如今,逆變器的脈沖寬度調制(PWM)技術作為一種最常見的調制方式在交流傳動系統中廣泛應用。采用PWM調制技術的最終目的在于追求逆變器輸出電壓、電流波形更接近正弦從而進一步控制負載電機的磁通正弦化。為了達到這些目的,很多種基于PWM原理的調制方法被相繼提出并應用。 在鐵道牽引調速系統中,逆變裝置具有調速范圍寬,輸出頻率變化快等特點,而逆變器本身器件的開關頻率又不是很高。這種情況下,分段同步調制模式的使用有效地改善了變頻器的輸出,達到了減少諧波的目的。本文圍繞分段同步調制在交流牽引傳動系統中的應用進行研究,主要目的在于解決該調制模式應用中存在的切換點選擇、切換震蕩沖擊等問題。文章詳細討論了分段調制模式下載波比和載波比切換點選取的原則,重點分析了分段同步調制模式下載波比切換點沖擊電壓的產生原因和危害,提出了改善電壓電流沖擊的方法,并在搭建的實驗平臺上驗證了理論分析的正確性。此外,本文還對列車高速時載波比極低的極限情況下分段同步調制對變頻器輸出交流電壓和直流回流電流諧波的改善情況進行了理論推導和仿真分析。 論文搭建了用于調制實驗的3.7kW小功率電機實驗平臺,在開環的VVVF調速系統中進行了分段同步調制載波比切換實驗;在Matlab/Simulink環境下搭建了分段同步調制模式下的電機牽引模型,進行了分段同步調制載波比切換仿真;實驗和仿真結果表明,文章所提出的方法很好地完成了分段同步算法且有效抑制了可能發生的沖擊,所得結果驗證了理論分析的正確性。
上傳時間: 2013-08-04
上傳用戶:hphh
在低功率應用領域中,為了降低成本,單級功率因數校正(PFC)技術越來越受到人們的關注。單級PFC技術是把PFC變換器和DC/DC變換器結合在一起,共用一個開關管和一套控制電路,同時提高功率因數和對輸出電壓進行快速調節。本文針對單級PFC技術進行了較詳細的分析。首先研究了基本Boost型單級PFC變換器,詳細分析了其工作原理和特性,指出在現有的單級PFC變換器中,必須解決兩個問題,即如何提高變換器的效率和控制中間儲能電容電壓在450V以下。同時分析了Boost型單級PFC變換器的三端和兩端拓撲結構,并討論了兩者之間的聯系。接著引用了直接功率傳遞原理(DPT),研究了一種新型的可實現直接功率傳遞的單級PFC變換器。詳細分析了該變換器的工作原理和特性。該變換器在引入直接功率傳遞原理的基礎上,相對于一般單級PFC變換器來說,具有更高的效率和良好的功率因數校正效果。同時可以將單級PFC變換器中間儲能電容電壓的值限制在450V以下。最后,本文用仿真分析驗證了理論的正確性,證明了這種新型的單級PFC變換器比一般的單級PFC變換器性能更優越。
上傳時間: 2013-05-19
上傳用戶:shenglei_353
多電平逆變器在大容量、高壓場合得到了廣泛的應用。在多電平逆變器的多種控制策略中,空間矢量脈寬調制(SVPWM)算法具有調制比大、能夠優化輸出電壓波形、易于數字實現、母線電壓利用率高等優點,成為人們關注的熱點。 本文首先對電力電子技術的發展前景和多電平逆變器控制技術的發展狀況進行了綜述。在分析兩電平逆變器工作原理的基礎上對三電平逆變器進行了研究,綜合比較了三電平逆變電路三種典型拓撲結構的優缺點;介紹了二極管箝位型三電平逆變器,分析了二極管箝位型三電平逆變器相對于傳統兩電平逆變器的優點,體現了課題研究的重要意義。其次,本文以中點箝位式三電平逆變器的基本拓撲結構為基礎,著重分析了三電平空間電壓矢量調制基本原理,提出了一種將最近的三個矢量合成參考矢量的空間矢量脈寬調制算法,給出大扇區和小三角形區域判斷規則以及合成參考電壓矢量的相應輸出作用順序,并優化了開關矢量的作用順序,利于實現對中點電壓的控制,使算法易于實現。再次,論文分析了三電平逆變器直流側電容電壓不平衡產生的原因,分析了大、中、小矢量對中點電位的影響,提出了能夠影響中點電位波動的關鍵矢量,并通過分配成對小矢量的作用時間實現了對中點電位的控制。最后,采用MATLAB軟件對所推導的三電平逆變器SVPWM調制算法進行了仿真分析,結果證明了算法的可行性。
上傳時間: 2013-08-01
上傳用戶:icarus
高壓直流電源廣泛應用于醫用X射線機,工業靜電除塵器等設備。傳統的工頻高壓直流電源體積大、重量重、變換效率低、動態性能差,這些缺點限制了它的進一步應用。而高頻高壓直流電源克服了前者的缺點,已成為高壓大功率電源的發展趨勢。本文對應用在高輸出電壓大功率場合的開關電源進行研究,對主電路拓撲、控制策略、工藝結構等方面做出詳細討論,提出實現方案。 高壓變壓器由于匝比很大,呈現出較大的寄生參數,如漏感和分布電容,若直接應用在PWM變換器中,漏感的存在會產生較高的電壓尖峰,損壞功率器件,分布電容的存在會使變換器有較大的環流,降低了變換器的效率。本文選用具有電容型濾波器的LCC諧振變換器為主電路拓撲,它可以利用高壓變壓器中漏感和分布電容作為諧振元件,減少了元件的數量,從而減小了變換器的體積。 LCC諧振變換器采用變頻控制策略,可以工作在電感電流連續模式(CCM)和電感電流斷續模式(DCM),本文對這兩種工作模式進行詳細討論。針對CCM下的LCC諧振變換器,本文分析其工作原理,用基波近似法推導出變換器的穩態模型,給出一種詳盡的設計方法,可以保證所有開關管在全負載范圍內實現零電壓開關,減小電流應力和開關頻率的變化范圍,并進行仿真驗證。基于該變換器,研制出輸出電壓為41kV,功率為23kW的高頻高壓電源,實驗結果驗證了分析與設計的正確性。 針對DCM下的LCC諧振變換器,本文分析其工作原理,該變換器可以實現零電流開關,有效地減小IGBT拖尾電流造成的關斷損耗。論文通過電路狀態方程推導出變換器的電壓傳輸比特性,在此基礎上對主電路參數進行設計,并進行仿真驗證。基于該變換器,研制出輸出電壓為66kV,功率為72kW的高頻高壓電源,實驗結果表明了方案的可行性。
上傳時間: 2013-04-24
上傳用戶:edrtbme
作為性能優異的糾錯編碼,Turbo碼自誕生以來就一直受到理論界以及工程應用界的關注。TD—SCDMA是我國擁有自主知識產權的3G通信標準,該標準把Turbo碼是作為前向糾錯體制,但Turbo碼的譯碼算法比較復雜并且需要多次迭代,這造成Turbo碼譯碼延時大,譯碼速度慢,因此限制了Turbo碼的實際應用。因此有必要研究如何將現有的Turbo碼譯碼算法進行簡化,加速,使其轉化成為適合在硬件上實現的算法,將實驗室的理論研究成果轉化成為硬件產品。 論文主要的研究內容有以下兩點: 其一,提出信道自適應迭代譯碼方案。在事先設定最大迭代次數的情況下,自適應Turbo碼譯碼算法能夠根據信道的變化自動調整迭代次數。 仿真結果表明:該自適應迭代譯碼方案能夠根據信道的變化自動調整迭代次數,在保證譯碼性能基本上沒有損失的情況下,有效減少譯碼時間,明顯提高譯碼速度。 其二,根據得到的信道自適應迭代譯碼方案,借助Xilinx公司Spartan3 FPGA硬件平臺,使用Verilog硬件描述語言,將用C/C++語言寫成的信道自適應迭代譯碼算法轉化成為硬件設計實現,得到硬件電路,并對得到的譯碼器硬件電路進行測試。 測試結果表明:隨著信道的變化,硬件電路的譯碼速度也隨之自動變化,信噪比越高譯碼速度越快,并且硬件譯碼器性能(誤比特率)與實驗仿真基本一致。
上傳時間: 2013-05-31
上傳用戶:huyiming139
卷積碼是廣泛應用于衛星通信、無線通信等多種通信系統的信道編碼方式。Viterbi算法是卷積碼的最大似然譯碼算法,該算法譯碼性能好、速度快,并且硬件實現結構比較簡單,是最佳的卷積碼譯碼算法。隨著可編程邏輯技術的不斷發展,使用FPGA實現Viterbi譯碼器的設計方法逐漸成為主流。不同通信系統所選用的卷積碼不同,因此設計可重配置的Viterbi譯碼器,使其能夠滿足多種通信系統的應用需求,具有很重要的現實意義。 本文設計了基于FPGA的高速Viterbi譯碼器。在對Viterbi譯碼算法深入研究的基礎上,重點研究了Viterbi譯碼器核心組成模塊的電路實現算法。本設計中分支度量計算模塊采用只計算可能的分支度量值的方法,節省了資源;加比選模塊使用全并行結構保證處理速度;幸存路徑管理模塊使用3指針偶算法的流水線結構,大大提高了譯碼速度。在Xilinx ISE8.2i環境下,用VHDL硬件描述語言編寫程序,實現(2,1,7)卷積碼的Viterbi譯碼器。在(2,1,7)卷積碼譯碼器基礎上,擴展了Viterbi譯碼器的通用性,使其能夠對不同的卷積碼譯碼。譯碼器根據不同的工作模式,可以對(2,1,7)、(2,1,9)、(3,1,7)和(3,1,9)四種廣泛運用的卷積碼譯碼,并且可以修改譯碼深度等改變譯碼器性能的參數。 本文用Simulink搭建編譯碼系統的通信鏈路,生成測試Viterbi譯碼器所需的軟判決輸入。使用ModelSim SE6.0對各種模式的譯碼器進行全面仿真驗證,Xilinx ISE8.2i時序分析報告表明譯碼器布局布線后最高譯碼速度可達200MHz。在FPGA和DSP組成的硬件平臺上進一步測試譯碼器,譯碼器運行穩定可靠。最后,使用Simulink產生的數據對本文設計的Viterbi譯碼器的譯碼性能進行了分析,仿真結果表明,在同等條件下,本文設計的Viterbi譯碼器與Simulink中的Viterbi譯碼器模塊的譯碼性能相當。
上傳時間: 2013-06-24
上傳用戶:myworkpost
MP3音樂是目前最為流行的音樂格式,因其音質、復雜度與壓縮比的完美折中,占據著廣闊的市場,不僅在互聯網上廣為流傳,而且在便攜式設備領域深受人們喜愛。本文以MPEG-1的MP3音頻解碼器為研究對象,在實時性、面積等約束條件下,研究MP3解碼電路的設計方法,實現FPGA原型芯片,研究MP3原型芯片的驗證方法。 論文的主要貢獻如下: (1)使用算法融合方法合并MP3解碼過程的相關步驟,以減少緩沖區存儲單元的容量和訪存次數。如把重排序步驟融合到反量化模塊,可以減少一半的讀寫RAM操作;把IMDCT模塊內部的三個算法步驟融合在一起進行設計,可以省去存儲中間計算結果的緩存區單元。 (2)反量化、立體聲處理等模塊中,采用流水線設計技術,設置寄存器把較長的組合邏輯路徑隔開,提高了電路的性能和可靠性;使用連續訪問公共緩存技術,合理規劃各計算子模塊的工作時序,將數據計算的時間隱藏在訪存過程中;充分利用頻率線的零值區特性,有效地減少數據計算量,加快了數據處理的速度。 (3)設計了MP3硬件解碼器的FPGA原型芯片。采用Verilog HDL硬件描述語言設計RTL級電路,完成功能仿真,以Altera公司Stratix II系列的EP2S180 FPGA開發板為平臺,實現MP3解碼器的FPGA原型芯片。MP3硬件解碼器在Stratix II EP2S180器件內的資源利用率約為5%,其中組合邏輯查找表ALUT為7189個,寄存器共有4024個,系統頻率可達69.6MHz,充分滿足了MP3解碼過程的實時性要求。實驗結果表明,MP3音頻解碼FPGA原型芯片可正常播放聲音,解碼音質良好。
上傳時間: 2013-07-01
上傳用戶:xymbian