亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

比較詳細的規范

  • CCD攝像頭基本知識

    CCD(電荷耦合器)攝像頭基本知識現在科學級的攝像頭比前幾年更尖端, 應用領域也更廣了。在生物科學領域,從顯微鏡、分光光度計到膠文件、化學放光探測系統, 都用到了CCD 的攝像頭。但是很多研究工作者對CCD 的指標仍云里霧里。下面對CCD 的一些常見指標進行表述。常見的CCD 一般指: CCD 攝像頭和插在電腦的采集卡區別數字攝像頭與模擬攝像頭所有CCD 芯片都屬于模擬的設備。當圖像進入計算機是數字的。如果信號在攝像頭、采集卡兩部分完成數字化的,這個CCD 被認為是模擬CCD。數字攝像頭事實上是由內置于攝像頭的數字化設備完成數字化過程, 這樣可以減少圖像噪音。與模擬攝像頭相比, 數字攝像頭提高了攝像頭的信噪比、增加攝像頭的動態范圍、最大化圖像灰度范圍。科學級的絕大多數的CCD 芯片都是由Kodak、Sony、SIT 制造。評價CCD 的基本指標信噪比SNR 真實體現攝像頭的檢測能力。所有的CCD 攝像頭的廠家為提高攝像頭的性能, 都盡力使信號(可達到滿井電子的數目) 最大同時盡可能減少噪音。

    標簽: ccd 攝像頭

    上傳時間: 2022-06-23

    上傳用戶:xsr1983

  • LPC1788中文手冊(最全)

    關鍵字 LPC1788FBD208 、LPC1788FET208 、LPC1788FET180 、LPC1788FBD144 、LPC1787FBD208 、LPC1786FBD208 、LPC1785FBD208 、LPC1778FBD208 、LPC1778FET208 、LPC1778FET180 、LPC1778FBD144 、LPC1777FBD208 、LPC1776FBD208、LPC1776FET180、LPC1774FBD208、LPC1774FBD144、ARM、ARM Cortex-M3、32 位、USB、以太網、LCD、CAN、I2C、I2S、Flash、EEPROM、微控制器摘要 LPC178x/7x 用戶手冊LPC178x/177x 是基于ARM Cortex-M3 的微控制器,用于處理要求高集成度和低功耗的嵌入式應用。Cortex-M3 是下一代內核,在相同的時鐘速率下能提供比ARM7 更高的性能,并提供了系統增強型特性,如現代化調試特性和支持更高級別的塊集成。Cortex-M3 CPU 具有3 級流水線和哈佛結構,帶獨立的本地指令總線與數據總線,以及用于外設的性能略低的第三條總線。Cortex-M3 CPU 還包括一個支持隨機跳轉的內部預取單元。LPC178x/177x 增加了一個專用的Flash 加速器,使Flash 中代碼執行達到最佳性能。LPC178x/177x 在最差的商用條件下的操作頻率可以高達120MHz。

    標簽: lpc1788

    上傳時間: 2022-07-25

    上傳用戶:默默

  • 新概念模擬電路 第四冊 信號處理電路

    信號處理電路       信號處理電路大家經常會遇到,它們雖然很常用,但卻常常雜亂無章。而 "新概念模擬電路"系列第四本《信號處理電路》就將不同信號處理電路的分類,從各項定義到電路的改進與應用都非常詳細地理清了;并且還通過對不同電路內部芯片的拆分,將其中的電路邏輯分析得十分詳細透徹。       相信本書中作者的技術范兒和清新的文字風能讓你一見傾心。而通過對本書知識認真的學習,您將在知識理論和實踐中做到真正的得心應手,游刃而有余。模擬大神,就差你了

    標簽: 模擬電路

    上傳時間: 2022-07-28

    上傳用戶:

  • JAVA 開發的看圖軟件.可以自由開啟圖像,而家可以加入冷色,暖色,對比色等較果.

    JAVA 開發的看圖軟件.可以自由開啟圖像,而家可以加入冷色,暖色,對比色等較果.

    標簽: JAVA 比色

    上傳時間: 2013-12-26

    上傳用戶:colinal

  • 傳送指令.... 利用c++程式進行傳送指令的function 細心詳讀能理會的基本知識

    傳送指令.... 利用c++程式進行傳送指令的function 細心詳讀能理會的基本知識

    標簽: function 指令 程式

    上傳時間: 2017-04-26

    上傳用戶:fhzm5658

  • 大量篇幅介紹VxD 程式設計的技術與實作細節(包括 Plug & Play device, Communication Driver, Serial Port, VCOMM, IOS, IFS..

    大量篇幅介紹VxD 程式設計的技術與實作細節(包括 Plug & Play device, Communication Driver, Serial Port, VCOMM, IOS, IFS... )。其內容之詳盡豐富,技術之深刻紮 實,實在是這個領域的罕見好書

    標簽: Communication Driver Serial device

    上傳時間: 2016-12-31

    上傳用戶:tzl1975

  • 剖析切換式電源供應器的原理及常用元件規格

    剖析切換式電源供應器的原理及常用元件規格

    標簽: 元件

    上傳時間: 2013-06-27

    上傳用戶:eeworm

  • 剖析切換式電源供應器的原理及常用元件規格.pdf

    專輯類-開關電源相關專輯-119冊-749M 剖析切換式電源供應器的原理及常用元件規格.pdf

    標簽: 元件

    上傳時間: 2013-06-16

    上傳用戶:huangzchytems

  • WCDMA數字直放站數字上下變頻及降低峰均比的研究與FPGA實現.rar

    隨著3G網絡建設的展開,移動用戶數量逐漸增加,用戶和運營商對網絡的質量和覆蓋要求也越來越高。而在實際工作中,基站成本在網絡投資中占有很大比例,并且基站選址是建網的主要難題之一。同基站相比,直放站以其性價比高、建設周期短等優點在我國移動網絡上有著大量的應用。目前,直放站已成為提高運營商網絡質量、解決網絡盲區或弱區問題、增強網絡覆蓋的主要手段之一。但由于傳統的模擬直放站受周邊環境因素影響較大、抗干擾能力較差、傳輸距離受限、功放效率低,同時設備間沒有統一的協議規范,無法滿足系統廠商與直放站廠商的兼容,所以移動通信市場迫切需要通過數字化來解決這些問題。 本文正是以設計新型數字化直放站為目標,以實現數字中頻系統為研究重心,圍繞數字中頻的相關技術而展開研究。 文章介紹了數字直放站的研究背景和國內外的研究現狀,闡述了數字直放站系統的設計思想及總體實現框圖,并對數字直放站數字中頻部分進行了詳細的模塊劃分。針對其中的數字上下變頻模塊設計所涉及到的相關技術作詳細介紹,涉及到的理論主要有信號采樣理論、整數倍內插和抽取理論等,在理論基礎上闡述了一些具體模塊的高效實現方案,最終利用FPGA實現了數字變頻模塊的設計。 在數字直放站系統中,降低峰均比是提高功放工作效率的關鍵技術之一。本文首先概述了降低峰均比的三類算法,然后針對目前常用的幾種算法進行了仿真分析,最后在綜合考慮降低峰均比效果與實現復雜度的基礎上,提出了改進的二次限幅算法。通過仿真驗證算法的有效性后,針對其中的噪聲整形濾波器提出了“先分解,再合成”的架構實現方式,并指出其中間級窄帶濾波器采用內插級聯的方式實現,最后整個算法在FPGA上實現。 在軟件無線電思想的指導下,本文利用系統級的設計方法完成了WCDMA數字直放站中頻系統設計。遵照3GPP等相關標準,完成了系統的仿真測試和實物測試。最后得出結論:該系統實現了WCDMA數字直放站數字中頻的基本功能,并可保證在現有硬件不變的基礎上實現不同載波間平滑過渡、不同制式間輕松升級。

    標簽: WCDMA FPGA 數字

    上傳時間: 2013-07-07

    上傳用戶:林魚2016

  • 基于FPGA的卷積編碼和維特比譯碼的研究與實現.rar

    在數字通信中,采用差錯控制技術(糾錯碼)是提高信號傳輸可靠性的有效手段,并發揮著越來越重要的作用。糾錯碼主要有分組碼和卷積碼兩種。在碼率和編碼器復雜程度相同的情況下,卷積碼的性能優于分組碼。 卷積碼的譯碼方法主要有代數譯碼和概率譯碼。代數譯碼是基于碼的代數結構;而概率譯碼不僅基于碼的代數結構,還利用了信道的統計特性,能充分發揮卷積碼的特點,使譯碼錯誤概率達到很小。 卷積碼譯碼器的設計是由高性能的復雜譯碼器開始的,對于概率譯碼最初的序列譯碼,隨著譯碼約束長度的增加,其譯碼錯誤概率可達到非常小。后來慢慢地向低性能的簡單譯碼器演化,對不太長的約束長度,維特比(Viterbi)算法是非常實用的。維特比算法是一種最大似然的譯碼方法。當編碼約束度不太大(小于等于10)或者誤碼率要求不太高(約10-5)時,Viterbi譯碼算法效率很高,速度很快,譯碼器也較簡單。 目前,卷積碼在數傳系統,尤其是在衛星通信、移動通信等領域已被廣泛應用。 本論文對卷積碼編碼和Viterbi譯碼的設計原理及其FPGA實現方案進行了研究。同時,將交織和解交織技術應用于編碼和解碼的過程中。 首先,簡要介紹了卷積碼的基礎知識和維特比譯碼算法的基本原理,并對硬判決譯碼和軟判決譯碼方法進行了比較。其次,討論了交織和解交織技術及其在糾錯碼中的應用。然后,介紹了FPGA硬件資源和軟件開發環境Quartus Ⅱ,包括數字系統的設計方法和設計規則。再有,對基于FPGA的維特比譯碼器各個模塊和相應算法實現、優化進行了研究。最后,在Quartus Ⅱ平臺上對硬判決譯碼和軟判決譯碼以及有無交織等不同情況進行了仿真,并根據仿真結果分析了維特比譯碼器的性能。 分析結果表明,系統的誤碼率達到了設計要求,從而驗證了譯碼器設計的可靠性,所設計基于FPGA的并行Viterbi譯碼器適用于高速數據傳輸的場合。

    標簽: FPGA 卷積 編碼

    上傳時間: 2013-04-24

    上傳用戶:tedo811

主站蜘蛛池模板: 赫章县| 乌拉特中旗| 中西区| 莱阳市| 苏尼特右旗| 平武县| 汉寿县| 彩票| 泽州县| 襄城县| 南华县| 全州县| 焦作市| 泰兴市| 洛川县| 郁南县| 新河县| 海阳市| 万盛区| 都兰县| 岫岩| 安陆市| 高尔夫| 通州市| 北流市| 马尔康县| 高雄县| 朝阳区| 石阡县| 高安市| 山东| 金阳县| 玉环县| 湘西| 临澧县| 莆田市| 隆安县| 墨竹工卡县| 宣威市| 荆州市| 互助|