異步通信串行口設計實例 做異步串行通信的可以用來參考一下
標簽: 異步通信 串行口 異步串行通信 設計實例
上傳時間: 2015-10-27
上傳用戶:eclipse
用最小二乘法擬合曲線y=a0+a1*x+a2*x^2+a3*x^3+...+an*x^n 的vc源碼
標簽: an 最小二乘法擬合 源碼
上傳用戶:ryb
只顯示在第一個文件中出現而未在第二個文件中出現的行;
標簽:
上傳用戶:zhuyibin
USS 協議(Universal Serial Interface Protocol通用串行接口協議)是 SIEMENS 公 司所有傳動產品的通用通訊協議,它是一種基于串行總線進行數據通訊的協議。U
標簽: Interface Universal Protocol SIEMENS
上傳時間: 2014-12-22
上傳用戶:playboys0
SOUNDSC(Y,...) is the same as SOUND(Y,...) except the data is scaled so that the sound is played as loud as possible without clipping. The mean of the data is removed.
標簽: the is SOUNDSC except
上傳時間: 2015-10-28
上傳用戶:WMC_geophy
TLV1544與TMS320VC5402通過串行口連接,此時,A/D轉換芯片作為從設備,DSP提供幀同步和輸入/輸出時鐘信號。TLV1544與DSP之間數據交換的時序圖如圖3所示。 開始時, 為高電平(芯片處于非激活狀態),DATA IN和I/OCLK無效,DATAOUT處于高阻狀態。當串行接口使CS變低(激活),芯片開始工作,I/OCLK和DATAIN能使DATA OUT不再處于高阻狀態。DSP通過I/OCLK引腳提供輸入/輸出時鐘8序列,當由DSP提供的幀同步脈沖到來后,芯片從DATA IN接收4 b通道選擇地址,同時從DATAOUT送出的前一次轉換的結果,由DSP串行接收。I/OCLK接收DSP送出的輸入序列長度為10~16個時鐘周期。前4個有效時鐘周期,將從DATAIN輸入的4 b輸入數據裝載到輸入數據寄存器,選擇所需的模擬通道。接下來的6個時鐘周期提供模擬輸入采樣的控制時間。模擬輸入的采樣在前10個I/O時鐘序列后停止。第10個時鐘沿(確切的I/O時鐘邊緣,即上升沿或下降沿,取決于操作的模式選擇)將EOC變低,轉換開始。
標簽: 1544 5402 TLV 320
上傳時間: 2014-12-05
上傳用戶:yepeng139
這是一個利用讀取一碼本來執行向量量化的vc代碼
標簽: 向量 代碼 量化
上傳時間: 2014-11-22
上傳用戶:xuanchangri
網絡通信中2M專用HW線的高速串行接口的DSP C程序實現
標簽: DSP 網絡通信 C程序 高速串行接口
上傳時間: 2013-12-13
上傳用戶:huangld
Foundry交換機及路由器命令行指南.PDF 希望有幫助!
標簽: Foundry 交換機 路由器
上傳時間: 2014-11-12
上傳用戶:天誠24
計算每個檔案的字元、單字以及文字行的應用程式
標簽: 程式
上傳時間: 2013-12-01
上傳用戶:pkkkkp
蟲蟲下載站版權所有 京ICP備2021023401號-1