亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

汽車采制業務對接

  • 并聯三相三線制有源電力濾波器的仿真與設計.rar

    隨著電力電子技術的飛速發展,越來越多的電力電子裝置被應用到各個領域,給電網注入了不可忽視的無功以及諧波電流。 本文首先介紹了諧波的概念和諧波的危害,闡述了諧波問題研究的必要性和緊迫性,并對諧波抑制的方法作了簡單的介紹。并在此基礎上,通過對有源濾波器和無源濾波器各自的優缺點以及有源濾波器裝置的結構、原理的分析,提出了基于DSP控制器的三相三線制并聯型有源電力濾波器裝置的設計方案。 并聯有源電力濾波器主電路設計是核心環節之一。本文在三相三線并聯型有源電力濾波器數學模型的基礎上,通過對采用空間矢量調制的有源電力濾波器的工作過程的研究和分析,揭示了主電路各參數之間的相互關系。根據瞬態電流跟蹤指標的要求推導出并聯APF輸出電感的估算公式。基于對電流跟蹤誤差矢量的度量,推導出直流側電容電壓臨界值表達式。詳細介紹了輸出濾波器參數的設計方法。 實時、高精度的諧波檢測是有源電力濾波器的重要部分。本文詳細地介紹了瞬時無功功率理論,選擇檢測負載電流的方式以提取諧波。提出了用滑窗迭代作為低通濾波的數字算法,以快速分離負載電流中的基波分量得到諧波指令。以全數字控制為重點,對電流環的數字控制方式,包括數字PI調節器的設計做出了比較詳細的分析。 本文用MATLAB/SIMULINK中的電力系統模塊對有源電力濾波器進行了動態仿真研究。仿真結果表明這種拓撲結構的有源電力濾波器對電力系統中的諧波抑制具有較好的效果。 在理論分析和仿真研究的基礎上,設計了基于TMS320LF2407A控制的并聯型電力有源濾波器,對其控制系統硬件構成進行了詳細的介紹。研制了實驗樣機,對并聯型電力有源濾波器進行了初步的實驗研究。

    標簽: 并聯 三相 三線制

    上傳時間: 2013-04-24

    上傳用戶:shiny3333

  • 并聯型有源電力濾波器仿真及其設計.rar

    有源電力濾波器(Active Power Filter,簡稱 APF)是近年來治理電力系統諧波污染的非常有效的裝置。眾所周知,電力電子裝置和非線性負載的廣泛使用,使諧波電流和無功電流大量注入電網,嚴重威脅電網和電氣設備的安全運行與正常使用,并且產生大量的能源浪費。隨著我國“十一五”規劃中關于建設節約型社會的戰略方針的提出,應用APF進行諧波和無功治理的研究工作將會有很廣闊的應用前景。 本文闡述了有源電力濾波器的基本原理,介紹了當前主要的幾種APF的分類以及電路拓撲結構,分別對三相三線和三相四線制APF的結構進行分析,建立了兩種數學模型,指出三相三線制APF在實際供電系統中應用的局限性。本文介紹了三種當前廣泛采用的電流控制方法和一種比較先進的空間矢量控制方法。對于APF系統的核心--諧波檢測,本文介紹了三種諧波檢測理論,著重對本文設計的APF所采用的瞬時無功功率理論進行詳細的理論分析,在MATLAB軟件中建立一個三相四線制基于瞬時無功功率理論的APF系統仿真模型,驗證瞬時無功功率理論的可行性。 在進行大量理論分析和驗證的基礎上,設計一臺采用單片機和DSP雙CPU的有源電力濾波器。硬件上設計單片機的時鐘電路、仿真器接口電路;設計DSP的時鐘電路,外接存儲器擴展電路;設計APF系統的電壓周期檢測電路,電流絕對值轉換電路等等。軟件上編寫單片機的主程序和中斷程序、DSP的主程序和啟動搬運程序,調試并給電進行實際測試和實驗分析。

    標簽: 并聯型 仿真 有源電力濾波器

    上傳時間: 2013-04-24

    上傳用戶:zuozuo1215

  • 基于FPGA的MIPS_CPU的設計.rar

    本文完成了對MIPS-CPU的指令集確定,流水線與架構設計,代碼編寫,并且在x86計算機上搭建了稱為gccmips_elf的仿真系統,完成了對MIPS-CPU硬件系統的模擬仿真,最終完成FPGA芯片的下載與實現。 @@ 本文完成了包含34條指令的MIPS-CPU指令集的制定,完成了整個MIPS-CPU的架構設計與5級流水線級數的確定。制定了整個CPU的主控制模塊的狀態轉移圖;根據MIPS-CPU的指令集的模式,完成了對不同模式下的指令的分析,給出了相應的取指,譯碼,產生新的程序存儲器尋址地址,執行,數據存儲器與寄存器文件回寫的控制信號,完成取指令模塊,譯碼模塊,執行模塊,數據回寫等模塊代碼的編寫,從而完成了流水線模塊的代碼設計。 @@ 重點分析了由于流水線設計而引入的競爭與冒險,分析了在不同流水線階段可能存在的競爭與冒險,對引起競爭與冒險的原因進行了確定,并通過增加一些電路邏輯來避免競爭與冒險的發生,完成了競爭與冒險檢測電路模塊以及數據回寫前饋電路模塊的代碼編寫,從而解決了競爭與冒險的問題,使設計的5級流水線得以暢順實現。 @@ 完成了MIPS-CPU的仿真系統平臺的搭建,該仿真器用來對應用程序進行編譯,鏈接與執行,生成相應匯編語言程序以及向量文件(16進制機器碼);并且同時產生相關的Modelsim仿真,及Quartus II下載驗證的文件。本設計利用該仿真系統來評估設計的MIPS-CPU的硬件系統,模擬仿真結果證明本文設計的MIPS-CPU可以實現正常功能。本論文課題的研究成功對今后從事專用RISC-CPU設計的同行提供了有益的參考。 @@ 最終將設計的MIPS-CPU下載到ALTERA公司的FPGA-EP1C6Q240芯片,并且借助ALTERA公司提供的Quartus II軟件進行了編譯與驗證,對設計的MIPS-CPU的資源使用,關鍵路徑上的時序,布線情況進行了分析,最終完成各個指標的檢查,并且借助Quartus II軟件內嵌的Signal Tap軟件進行軟硬件聯合調試,結果表明設計的MIPS-CPU功能正常,滿足約束,指標正確。 @@關鍵詞 MIPS;流水線;競爭與冒險;仿真器;FPGA

    標簽: MIPS_CPU FPGA

    上傳時間: 2013-07-31

    上傳用戶:gjzeus

  • 基于FPGA的PCI總線接口橋接邏輯設計.rar

    隨著信息技術的發展,數字信號的采集與處理在科學研究、工業生產、航空航天、醫療衛生等部門得到越來越廣泛的應用,這些應用中對數字信號的傳輸速度提出了比較高的要求。傳統的基于ISA總線的信號傳輸效率低,嚴重制約著系統性能的提高。 PCI總線以其高性能、低成本、開放性、軟件兼容性等眾多優點成為當今最流行的計算機局部總線。但是,由于PCI總線硬件接口復雜、不易于接入、協議規范比較繁瑣等缺點,常常需要專用的接口芯片作為橋接,為了解決這一系列問題,本文提出了一種基于FPGA的PCI總線接口橋接邏輯的實現方案,支持PCI突發訪問方式,突發長度為8至128個雙字長度,核心FPGA芯片采用ALTERA公司的CYCLONE FPGA系列的EP1C6Q240C8,容量為6000個邏輯宏單元,速度為-8,編譯后系統速度可以達到80MHz,取得了良好的效果。 基于FPGA的PCI總線接口橋接邏輯的核心是PCI接口模塊。在硬件方面,特別討論了PCI接口模塊、地址轉換模塊、數據緩沖模塊、外部接口模塊和SRAM DMA控制模塊等五個功能模塊的設計方案和硬件電路實現方法,著重分析了PCI接口模塊的數據傳輸方式,采用模塊化的方法設計了內部控制邏輯,并進行了相關的時序仿真和邏輯驗證,硬件需要軟件的配合才能實現其功能,因此設備驅動程序的設計是一個重要部分,論文研究了Windows XP體系結構下的WDM驅動模式的組成、開發設備驅動程序的工具以及開發系統實際硬件的設備驅動程序時的一些關鍵技術。 本文最后利用基于FPGA的PCI總線接口橋接邏輯中的關鍵技術,對PCI數據采集卡進行了整體方案的設計。該系統采用Altera公司的cyclone Ⅱ系列FPGA實現。

    標簽: FPGA PCI 總線接口

    上傳時間: 2013-07-24

    上傳用戶:ca05991270

  • 基于ARM的流體網絡測控系統的設計與實現

    隨著計算機、通信、電子技術的進步,嵌入式系統和以太網技術的融合將成為嵌入式技術未來的重要發展方向。基于ARM的嵌入式系統由于具有低功耗、高性能、低成本、可以進行多任務操作等優點,在控制領域得到了越來越廣泛的應用。 本選題來自中山大學與北京航天五院合作研制的流體網絡系統地面原理樣機控制器設計項目。論文研究的主要目的是利用基于ARM920T內核的嵌入式微處理器AT91RM9200融合多傳感器設計一種可以在地面實驗室環境中可靠運行的數據采集與溫度控制系統。 本文從嵌入式測控系統的硬件實現和軟件設計兩方面進行分析。在硬件設計上,主控制板以Atmel公司生產的AT91RM9200 CPU為核心,主要包括串口模塊、存儲模塊、以太網接口模塊、基于SPI串行接口設計的數據采集模塊(A/D)、基于I2C接口設計的PID控制信號輸出模塊(D/A)和采用PIO接口設計的開關控制輸出模塊等電路,其中后三個模塊承擔了流體網絡回路的傳感器數據采集,關鍵點的溫度控制和多路電磁閥的開關控制等任務,后文將重點介紹。在軟件設計方面,主要分兩個方面進行討論,分別為主控制器上基于嵌入式Linux系統的軟件和上位機采用Visual C++編寫的監控軟件。主控制器軟件采用多線程進行設計,包括主線程、服務器子線程和數據采集子線程,三個線程同時運行,提高了系統的運行效率。上位機和主控制器通過接入以太網中,然后由服務器線程和上位機客戶端利用socket套接字實現通信。同時上位機軟件也提供形象美觀的圖形用戶界面,配合主控制器實現特定的溫度、流量和壓力監控。 本論文設計的嵌入式測控系統充分利用了AT91RM9200內嵌的的強大功能模塊,包括SPI接口模塊和I2C接口模塊等,可廣泛應用于控制領域。對該系統的一些研究成果和設計方法具有一定的先進性和良好的實用性,具有良好的應用前景。

    標簽: ARM 流體 網絡測控

    上傳時間: 2013-06-30

    上傳用戶:hmy2st

  • 制絨工藝

    填補了制絨工藝數據的空白,為今后設計研發出更有利于大規模生產線上應用的清洗設備奠定了堅實的基礎。

    標簽: 工藝

    上傳時間: 2013-07-03

    上傳用戶:qilin

  • USB3.0–SATA橋接芯片MB86C30A的主要規范,pdf datasheet

    USB3.0–SATA橋接芯片MB86C30A的主要規范:*CBC (密碼段鏈接):一種適合加密模塊數據的AES 模式。*XTS (帶調整和密文竊取的XEX 加密模式):IEE

    標簽: datasheet SATA USB 3.0

    上傳時間: 2013-06-10

    上傳用戶:asdfasdfd

  • 基于FPGA技術的星載高速復接器設計

    隨著空間科學任務的增加,需要處理的空間科學數據量激增,要求建立一個高速的空間數據連接網絡.高速復接器作為空間飛行器星上網絡的關鍵設備,其性能對整個空間數據網絡的性能起著重要影響.該文闡述了利用先入先出存儲器FIFO進行異步速率調整,應用VHDL語言和可編程門陣列FPGA技術,對多個信號源數據進行數據打包、信道選通調度和多路復接的方法.設計中,用VHDL語言對高速復接器進行行為級建模,為了驗證這個模型,首先使用軟件進行仿真,通過編寫testbench程序模擬FIFO的動作特點,對程序輸入信號進行仿真,在軟件邏輯仿真取得預期結果后,繼續設計硬件電路,設計出的實際電路實現了將來自兩個不同速率的信源數據(1394總線數據和1553B總線數據)復接成一路符合CCSDS協議的位流業務數據.在實驗調試中對FPGA的輸出數據進行檢驗,同時對設計方法進行驗證.驗證結果完全符合設計目標.應用硬件可編程邏輯芯片FPGA設計高速復接器,大幅度提高了數據的復接速率,可應用于未來的星載高速數據系統中,能夠完成在軌系統的數據復接任務.

    標簽: FPGA 星載 復接器

    上傳時間: 2013-07-17

    上傳用戶:wfl_yy

  • 數字復接器的FPGA設計與實現

    該文首先分析了線路碼的一般問題;其次分析了正碼速調整的基本原理及所涉及的一般問題,并說明了用FPGA進行電路設計的一般方法;最后分析了該系統所產生的抖動,如抖動的產生,分類以及如何減小抖動等,并對該課題所產生的兩類抖動即正碼速調整引入的侯時抖動和平滑鎖相環引入的抖動進行了分析,并用Matlab仿真工具對鎖相環的抖動與其環路帶寬之間的關系進行了仿真與計算. 作者的工作主要包括: 1.利用FPGA完成了復接、分接系統的設計和調試.2.利用FPGA完成了HDB3線路碼的設計與調試.3.利用鎖相環完成了碼速恢復.4,對該復接分接系統所產生的抖動進行了理論分析和仿真.5.對FPGA進行了誤碼率測試,誤碼性能優于10

    標簽: FPGA 數字復接器

    上傳時間: 2013-04-24

    上傳用戶:songnanhua

  • 基于vc6.0串口通信動態鏈接庫(DLL)的設計與應用

    在比較常用串口通信實現形式的利弊基礎上,針對某廠輪胎里程試驗機監控系統的特點,設計并實現了串口通信動態鏈接庫(DLL),詳細介紹了多線程理論、重疊I/O方式,給出了程序流程圖,對一些關鍵代碼進行了說明

    標簽: 6.0 DLL vc 串口通信

    上傳時間: 2013-07-19

    上傳用戶:songnanhua

主站蜘蛛池模板: 安阳市| 和龙市| 兴宁市| 德格县| 容城县| 蓬溪县| 那曲县| 东宁县| 西平县| 增城市| 会东县| 云南省| 广饶县| 子长县| 通河县| 定日县| 边坝县| 青海省| 房山区| 瓦房店市| 永仁县| 祁东县| 英吉沙县| 淮安市| 武冈市| 葫芦岛市| 柳林县| 舞阳县| 建水县| 南川市| 敦煌市| 扎兰屯市| 苍南县| 临夏县| 新密市| 万山特区| 宁城县| 赤城县| 徐水县| 曲周县| 修武县|