ICD2仿真燒寫(xiě)器--USB驅(qū)動(dòng)程序。。
上傳時(shí)間: 2013-07-29
上傳用戶(hù):20160811
USB通訊接口程序的源代碼 使用VC開(kāi)發(fā)
上傳時(shí)間: 2013-06-27
上傳用戶(hù):冇尾飛鉈
USB(UniversalSerialBus,通用串行總線)是當(dāng)今消費(fèi)電子產(chǎn)品和儀器設(shè)備中應(yīng)用最廣的接口協(xié)議之一,然而目前國(guó)內(nèi)的USB芯片只有極少數(shù)幾款,產(chǎn)品研究善處于起步階段,絕大部分產(chǎn)品主要由國(guó)外的IC設(shè)計(jì)芯片廠商如Cypress、NEC等一些國(guó)際著名公司提供。因而,如果能夠自主開(kāi)發(fā)設(shè)計(jì)USB芯片以替代國(guó)外同類(lèi)產(chǎn)品,將會(huì)有很好的市場(chǎng)前景和利潤(rùn)空間。 本論文課題是針對(duì)基于FPGA(FieldProgrammableGateArray,現(xiàn)場(chǎng)可編程門(mén)陣列器件)的數(shù)字電子產(chǎn)品應(yīng)用設(shè)計(jì)一種實(shí)際可復(fù)用的USB接口引擎軟核。該軟核主要是用于處理USB標(biāo)準(zhǔn)協(xié)議包的通信處理,通過(guò)外接MCU(MultipointControlUnit,微控制器)就可以實(shí)現(xiàn)完整的USB接口通訊功能。它的功能相當(dāng)于一些USB引擎的專(zhuān)用芯片如:Philips的PDIUSBD12等,其優(yōu)點(diǎn)是結(jié)構(gòu)簡(jiǎn)單、靈活性高、復(fù)用設(shè)計(jì)方便。 功能仿真和綜合測(cè)試結(jié)果顯示本論文所設(shè)計(jì)的接口引擎軟核符合設(shè)計(jì)要求,并且軟核的性能和市場(chǎng)上同類(lèi)產(chǎn)品基本一致。本論文的創(chuàng)新之處在于:1、從可配置性角度出發(fā)設(shè)計(jì)了低速、全速、高速三種可選模式;2、支持最多31個(gè)可配置端點(diǎn);3、采用了可綜合、可移植的RTL(RegisterTransferLevel,寄存器傳輸級(jí))代碼設(shè)計(jì)規(guī)則,同時(shí)也開(kāi)發(fā)了可綜合的驗(yàn)證測(cè)試代碼;4、完全由硬件實(shí)現(xiàn)USB通信功能。
上傳時(shí)間: 2013-07-18
上傳用戶(hù):JasonC
CH341中文手冊(cè):CH341 是一個(gè)USB總線的轉(zhuǎn)接芯片,通過(guò)USB總線提供異步串口、打印口、并口以及常用的2線和4 線等同步串行接口。在異步串口方式下,CH341提供串口發(fā)送使能、串口接收就緒等交
上傳時(shí)間: 2013-07-25
上傳用戶(hù):龍飛艇
USB接口驅(qū)動(dòng)程序的設(shè)計(jì)與開(kāi)發(fā),USB接口驅(qū)動(dòng)程序的設(shè)計(jì)與開(kāi)發(fā)
標(biāo)簽: USB 接口 驅(qū)動(dòng)程序
上傳時(shí)間: 2013-07-29
上傳用戶(hù):
本文主要介紹對(duì) CY7C68013 USB 接口芯片的應(yīng)用,以及用CPLD 實(shí)現(xiàn) CY7C68013 USB 接口芯片控制的擴(kuò)展和基本應(yīng)用程序的實(shí)現(xiàn)。
標(biāo)簽: USB 接口 卡的設(shè)計(jì)
上傳時(shí)間: 2013-07-07
上傳用戶(hù):qq521
eSP268 is a USB 2.0 High-speed (HS) and Full-speed (FS) compatible PC cameracontro
標(biāo)簽: Controller Camera Bridge eSP
上傳時(shí)間: 2013-06-06
上傳用戶(hù):ice_qi
USB(UniversalSerialBus,通用串行總線)作為一種新興的計(jì)算機(jī)外設(shè)總線標(biāo)準(zhǔn),由于它有使用方便、真正的熱插拔、高性能和系統(tǒng)造價(jià)低廉等優(yōu)點(diǎn),其迅速得到了大規(guī)模的應(yīng)用。同時(shí),隨著電子技術(shù)的不斷發(fā)展與進(jìn)步,基于EDA技術(shù)的芯片設(shè)計(jì)正在成為電子系統(tǒng)設(shè)計(jì)的主流。 本文首先簡(jiǎn)述了USB協(xié)議;然后給出了基于USB、FPGA和51單片機(jī)通用的數(shù)字信號(hào)處理實(shí)驗(yàn)平臺(tái)方案;接著詳細(xì)討論了串行AD、串行DA與FPGA,存儲(chǔ)器與FPGA,51與FPGA,PDIUSBD12與51等硬件模塊的設(shè)計(jì);并對(duì)相應(yīng)模塊分別進(jìn)行基于VHDL和C51的軟件設(shè)計(jì);最后討論了USB驅(qū)動(dòng)程序和相關(guān)動(dòng)態(tài)連接庫(kù)的使用以及應(yīng)用程序的開(kāi)發(fā)。 該通用的數(shù)字信號(hào)處理實(shí)驗(yàn)平臺(tái)不僅可以進(jìn)行完成AD采集數(shù)據(jù)、DA輸出、USB與PC機(jī)通信實(shí)驗(yàn),也還可以進(jìn)行一些復(fù)雜的數(shù)字信號(hào)處理實(shí)驗(yàn),如濾波和譜分析等。
標(biāo)簽: FPGA USB 實(shí)驗(yàn) 系統(tǒng)開(kāi)發(fā)
上傳時(shí)間: 2013-04-24
上傳用戶(hù):wweqas
本文提出了一種適合于嵌入式SoC的USB器件端處理器的硬件實(shí)現(xiàn)結(jié)構(gòu)。并主要研究了USB器件端處理器的RTL級(jí)實(shí)現(xiàn)及FPGA原型驗(yàn)證、和ASIC實(shí)現(xiàn)研究,包括從模型建立、算法仿真、各個(gè)模塊的RTL級(jí)設(shè)計(jì)及仿真、FPGA的下載測(cè)試和ASIC的綜合分析。它的速度滿(mǎn)足預(yù)定的48MHz,等效門(mén)面積不超過(guò)1萬(wàn)門(mén),完全可應(yīng)用于SOC設(shè)計(jì)中。 本文重點(diǎn)對(duì)嵌入式USB器件端處理器的FPGA實(shí)現(xiàn)作了研究。為了準(zhǔn)確測(cè)試本處理器的運(yùn)行情況,本文應(yīng)用串口傳遞測(cè)試數(shù)據(jù)入FPGA開(kāi)發(fā)板,測(cè)試模塊讀入測(cè)試數(shù)據(jù),發(fā)送入PC機(jī)的主機(jī)端。通過(guò)NI-VISA充當(dāng)軟件端,檢驗(yàn)測(cè)試數(shù)據(jù)的正確。
上傳時(shí)間: 2013-07-24
上傳用戶(hù):1079836864
在arm平臺(tái)下,采集usb攝像頭,并保存為jpg格式的圖片。
上傳時(shí)間: 2013-07-31
上傳用戶(hù):wang0123456789
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1