該文檔為電源紋波抑制器的原理與設(shè)計總結(jié)文檔如何 降低 AC.DC 和 DC—DC 變換器輸 出電壓 中的紋波和噪聲 ,是所有設(shè)計和使用該類 電源者較 為 關(guān)注的 問題之一 介 紹 了一種綜合運 用有 源濾波和無 源濾波設(shè)計 電源紋波抑制 器的原 理和方法 。詳 細(xì)敘述 了有 源低通 濾波的設(shè)計原理 、計算方法和采 用計 算機(jī) 仿真優(yōu)化軟件設(shè) 計無源低通濾 波器的元件 參數(shù)的思路與方 法。設(shè) 計制作 出的電源紋 波抑 制器具有體積 小、重量輕等特點 ,可 以從較 低的頻率開始對 電源中的紋波和噪聲進(jìn)行 有 效的抑 制 ,從 而使得 電源變換 器輸 出電壓 中的紋波滿足許 多要求較 高的應(yīng) 用場合 。
標(biāo)簽: 紋波抑制器 有源低通濾波器 LC低通濾波器
上傳時間: 2022-07-26
上傳用戶:
擴(kuò)頻通信系統(tǒng)與常規(guī)的通信系統(tǒng)相比,具有很強(qiáng)的抗窄帶干擾,抗多徑干擾,抗人為干擾的能力,并具有信息隱蔽、多址保密通信等優(yōu)點。在近年來得到了迅速的發(fā)展。本論文主要討論和實現(xiàn)了基于FPGA的直接序列擴(kuò)頻信號的解擴(kuò)解調(diào)處理。論文對該直擴(kuò)通信系統(tǒng)和FPGA設(shè)計方法進(jìn)行了相關(guān)研究,最后用Altera公司的最新的FPGA開發(fā)平臺Quarus Ⅱ5.0實現(xiàn)了相關(guān)設(shè)計。 整個系統(tǒng)分為兩個部分,發(fā)送部分和接收部分。發(fā)送部分主要有串并轉(zhuǎn)換、差分卷積編碼、PN碼擴(kuò)頻、QPSK調(diào)制、成型濾波等模塊。接收部分主要有前端抗干擾、數(shù)字下變頻、解擴(kuò)解調(diào)等模塊。 論文首先介紹了擴(kuò)頻通信系統(tǒng)的特點以及相關(guān)技術(shù)的國內(nèi)外發(fā)展現(xiàn)狀,并介紹了本論文的研究思路和內(nèi)容。 然后,論文分析了幾種常用的窄帶干擾抑制、載波同步及PN碼同步算法,結(jié)合實際需要,設(shè)計了一種零中頻DSSS解調(diào)解擴(kuò)方案。給出了抗窄帶干擾、PN碼捕獲及跟蹤以及載波同步的算法分析,采用了基于數(shù)字外差調(diào)制的自適應(yīng)陷波器來進(jìn)行前端窄帶干擾抑制處理,用基于自適應(yīng)門限技術(shù)的滑動相關(guān)捕獲和分時復(fù)用單相關(guān)器跟蹤來改善PN碼同步的性能,用基于硬判決的COSTAS(科斯塔斯)環(huán)來減少載波提取的算法復(fù)雜度,用改進(jìn)型CORDIC算法實現(xiàn)NCO來方便的進(jìn)行擴(kuò)展。 接著,論文給出了系統(tǒng)總體設(shè)計和發(fā)送及接受子系統(tǒng)的各個功能模塊的實現(xiàn)分析以及在Quartus Ⅱ5.0上的實現(xiàn)細(xì)節(jié),給出了仿真結(jié)果。 然后論文介紹了整個系統(tǒng)的硬件電路設(shè)計和它在真實系統(tǒng)中連機(jī)調(diào)試所得到的測試結(jié)果,結(jié)果表明該系統(tǒng)具有性能穩(wěn)定,靈活性好,生產(chǎn)調(diào)試容易,體積小,便于升級等特點并且達(dá)到課題各項指標(biāo)的要求。 最后是對論文工作的一些總結(jié)和對今后工作的展望。
標(biāo)簽: FPGA 調(diào)制解調(diào)器
上傳時間: 2013-05-23
上傳用戶:磊子226
擴(kuò)頻通信系統(tǒng)與常規(guī)的通信系統(tǒng)相比,具有很強(qiáng)的抗窄帶干擾,抗多徑干擾,抗人為干擾的能力,并具有信息隱蔽、多址保密通信等優(yōu)點。在近年來得到了迅速的發(fā)展。本論文主要討論和實現(xiàn)了基于FPGA的直接序列擴(kuò)頻信號的解擴(kuò)解調(diào)處理。論文對該直擴(kuò)通信系統(tǒng)和FPGA設(shè)計方法進(jìn)行了相關(guān)研究,最后用Altera公司的最新的FPGA開發(fā)平臺Quarus Ⅱ5.0實現(xiàn)了相關(guān)設(shè)計。 整個系統(tǒng)分為兩個部分,發(fā)送部分和接收部分。發(fā)送部分主要有串并轉(zhuǎn)換、差分卷積編碼、PN碼擴(kuò)頻、QPSK調(diào)制、成型濾波等模塊。接收部分主要有前端抗干擾、數(shù)字下變頻、解擴(kuò)解調(diào)等模塊。 論文首先介紹了擴(kuò)頻通信系統(tǒng)的特點以及相關(guān)技術(shù)的國內(nèi)外發(fā)展現(xiàn)狀,并介紹了本論文的研究思路和內(nèi)容。 然后,論文分析了幾種常用的窄帶干擾抑制、載波同步及PN碼同步算法,結(jié)合實際需要,設(shè)計了一種零中頻DSSS解調(diào)解擴(kuò)方案。給出了抗窄帶干擾、PN碼捕獲及跟蹤以及載波同步的算法分析,采用了基于數(shù)字外差調(diào)制的自適應(yīng)陷波器來進(jìn)行前端窄帶干擾抑制處理,用基于自適應(yīng)門限技術(shù)的滑動相關(guān)捕獲和分時復(fù)用單相關(guān)器跟蹤來改善PN碼同步的性能,用基于硬判決的COSTAS(科斯塔斯)環(huán)來減少載波提取的算法復(fù)雜度,用改進(jìn)型CORDIC算法實現(xiàn)NCO來方便的進(jìn)行擴(kuò)展。 接著,論文給出了系統(tǒng)總體設(shè)計和發(fā)送及接受子系統(tǒng)的各個功能模塊的實現(xiàn)分析以及在Quartus Ⅱ5.0上的實現(xiàn)細(xì)節(jié),給出了仿真結(jié)果。 然后論文介紹了整個系統(tǒng)的硬件電路設(shè)計和它在真實系統(tǒng)中連機(jī)調(diào)試所得到的測試結(jié)果,結(jié)果表明該系統(tǒng)具有性能穩(wěn)定,靈活性好,生產(chǎn)調(diào)試容易,體積小,便于升級等特點并且達(dá)到課題各項指標(biāo)的要求。 最后是對論文工作的一些總結(jié)和對今后工作的展望。
標(biāo)簽: FPGA 調(diào)制解調(diào)器
上傳時間: 2013-07-04
上傳用戶:yd19890720
今天,電視機(jī)與視訊轉(zhuǎn)換盒應(yīng)用中的大多數(shù)調(diào)諧器采用的都是傳統(tǒng)單變換MOPLL概念。這種調(diào)諧器既能處理模擬電視訊號也能處理數(shù)字電視訊號,或是同時處理這兩種電視訊號(即所謂的混合調(diào)諧器)。在設(shè)計這種調(diào)諧器時需考慮的關(guān)鍵因素包括低成本、低功耗、小尺寸以及對外部組件的選擇。本文將介紹如何用英飛凌的MOPLL調(diào)諧芯片TUA6039-2或其影像版TUA6037實現(xiàn)超低成本調(diào)諧器參考設(shè)計。這種單芯片ULC調(diào)諧器整合了射頻和中頻電路,可工作在5V或3.3V,功耗可降低34%。設(shè)計采用一塊單層PCB,進(jìn)一步降低了系統(tǒng)成本,同時能處理DVB-T/PAL/SECAM、ISDB-T/NTSC和ATSC/NTSC等混合訊號,可支持幾乎全球所有地區(qū)標(biāo)準(zhǔn)。圖1為采用TUA6039-2/TUA6037設(shè)計單變換調(diào)諧器架構(gòu)圖。該調(diào)諧器實際上不僅是一個射頻調(diào)諧器,也是一個half NIM,因為它包括了中頻模塊。射頻輸入訊號透過一個簡單的高通濾波器加上中頻與民間頻段(CB)陷波器的組合電路進(jìn)行分離。該設(shè)計沒有采用PIN二極管進(jìn)行頻段切換,而是采用一個非常簡單的三工電路進(jìn)行頻段切換。天線阻抗透過高感抗耦合電路變換至已調(diào)諧的輸入電路。然后透過英飛凌的高增益半偏置MOSFET BF5030W對預(yù)選訊號進(jìn)行放大。BG5120K雙MOSFET可以用于兩個VHF頻段。在接下來的調(diào)諧后帶通濾波器電路中,則進(jìn)行信道選擇和鄰道與影像頻率等多余訊號的抑制。前級追蹤陷波器和帶通濾波器的容性影像頻率補償電路就是專門用來抑制影像頻率。
上傳時間: 2013-11-19
上傳用戶:ryb
鋁合金壓鑄成型外殼單向通電獨立供給衛(wèi)生集波器,干線不需供電。防止線短路,導(dǎo)致接收機(jī)損毀。
上傳時間: 2013-10-13
上傳用戶:yyxy
今天,電視機(jī)與視訊轉(zhuǎn)換盒應(yīng)用中的大多數(shù)調(diào)諧器采用的都是傳統(tǒng)單變換MOPLL概念。這種調(diào)諧器既能處理模擬電視訊號也能處理數(shù)字電視訊號,或是同時處理這兩種電視訊號(即所謂的混合調(diào)諧器)。在設(shè)計這種調(diào)諧器時需考慮的關(guān)鍵因素包括低成本、低功耗、小尺寸以及對外部組件的選擇。本文將介紹如何用英飛凌的MOPLL調(diào)諧芯片TUA6039-2或其影像版TUA6037實現(xiàn)超低成本調(diào)諧器參考設(shè)計。這種單芯片ULC調(diào)諧器整合了射頻和中頻電路,可工作在5V或3.3V,功耗可降低34%。設(shè)計采用一塊單層PCB,進(jìn)一步降低了系統(tǒng)成本,同時能處理DVB-T/PAL/SECAM、ISDB-T/NTSC和ATSC/NTSC等混合訊號,可支持幾乎全球所有地區(qū)標(biāo)準(zhǔn)。圖1為采用TUA6039-2/TUA6037設(shè)計單變換調(diào)諧器架構(gòu)圖。該調(diào)諧器實際上不僅是一個射頻調(diào)諧器,也是一個half NIM,因為它包括了中頻模塊。射頻輸入訊號透過一個簡單的高通濾波器加上中頻與民間頻段(CB)陷波器的組合電路進(jìn)行分離。該設(shè)計沒有采用PIN二極管進(jìn)行頻段切換,而是采用一個非常簡單的三工電路進(jìn)行頻段切換。天線阻抗透過高感抗耦合電路變換至已調(diào)諧的輸入電路。然后透過英飛凌的高增益半偏置MOSFET BF5030W對預(yù)選訊號進(jìn)行放大。BG5120K雙MOSFET可以用于兩個VHF頻段。在接下來的調(diào)諧后帶通濾波器電路中,則進(jìn)行信道選擇和鄰道與影像頻率等多余訊號的抑制。前級追蹤陷波器和帶通濾波器的容性影像頻率補償電路就是專門用來抑制影像頻率。
上傳時間: 2013-11-21
上傳用戶:時代將軍
這是一篇有關(guān)故障錄波儀如何開發(fā)的碩士論文,論文行文清楚、邏輯分明,重點講述了故障錄波器的算法,值得看。
上傳時間: 2015-07-05
上傳用戶:xuanchangri
This application report describes the use of Timer_A3 to decode RC5 and SIRC TV IR remote control signals. The decoder described in this report is interrupt-driven and operates a background function using specific features the Timer_A3. Only a small portion of the MSP430 CPU?s nonreal-time resources is used. Specific hardware bit-latching capabilities of the Timer_A3 module are used for real-time decoding of the IR data signal, independent and asynchronous to the CPU. CPU activity and power consumption are kept to an absolute minimum level. The Timer_A3 decoder implementation also allows other tasks to occur simultaneously if required. The solutions provided are written specifically for MSP430x11x(1) and MSP430x12x derivatives, but can be adapted to any other MSP430 incorporating Timer_A3. 電視遙控器設(shè)計基於MSP430
標(biāo)簽: application describes Timer_A control
上傳時間: 2014-01-01
上傳用戶:qq21508895
單片機(jī)實現(xiàn)的雙陷波數(shù)字濾波器及其應(yīng)用,實現(xiàn)雙陷波器的設(shè)計
標(biāo)簽: 單片機(jī) 雙陷波 數(shù)字濾波器
上傳時間: 2014-01-09
上傳用戶:dbs012280
隨著電力電子技術(shù)的迅速發(fā)展和推廣應(yīng)用,利用計算機(jī)仿真對電力電子電路進(jìn)行分析和研究得到了日益廣泛的重視。盡管目前一些仿真軟件都有比較強(qiáng)大的功能,可以利用它們來完成某些電力電子裝置的某些分析工作,但是由于器件模型的限制和電力電子裝置負(fù)載的復(fù)雜性,使得這些軟件并不能完成對于電力電子裝置所要進(jìn)行的所有分析要求,特別是當(dāng)其被用于電力電子裝置故障運行的仿真。針對上述問題,本論文在研究器件建模方法和裝置仿真方法的基礎(chǔ)上,運用C++語言開發(fā)了一個可專門用于電力電子裝置仿真分析的程序。 本課題首先對于各種電力電子器件進(jìn)行建模。在對各種元器件特性深入研究的基礎(chǔ)上利用已知的電路原理和建模方法,抓住各具體電力電子器件的主要特征,建立其電路及邏輯仿真模型。由于本論文中研究的是電力電子裝置作為一個整體的特性,所以在對器件電路模型的建模過程采用高層次的電路模型,即理想開關(guān)模型和雙極性電阻模型。器件的邏輯模型則是通過皮特里網(wǎng)絡(luò)來實現(xiàn),根據(jù)仿真的目的可建立不同精細(xì)程度的邏輯模型。因為器件邏輯模型的建模過程中采取的逐步細(xì)化的原則與面向?qū)ο蟪绦蛟O(shè)計中自頂而下,逐步求精的思想不謀而合,所以在仿真程序中采用C++語言對所建立的器件模型進(jìn)行描述。 針對電力電子裝置的非線性,病態(tài)特性和其負(fù)載的復(fù)雜性,使用階段仿真的思想進(jìn)行程序設(shè)計。確定了仿真程序的總體結(jié)構(gòu),并實現(xiàn)了程序的模塊化設(shè)計。利用通用的狀態(tài)變化檢測模塊和兼容性檢測模塊在程序中確定電路結(jié)構(gòu)發(fā)生變化的精確時刻,它們獨立于具體的電路結(jié)構(gòu)。狀態(tài)方程模塊和輸出方程模塊雖然與具體的電路結(jié)構(gòu)相關(guān),但是亦可將其設(shè)計為模塊的形式,針對不同的電路結(jié)構(gòu)僅需改變模塊中對于狀態(tài)方程和輸出方程的描述。鑒于數(shù)值計算方法對于仿真結(jié)果的重要性,本論文中討論了幾種數(shù)值積分方法的特點及適用范圍,并在程序用編寫了幾種常用的算法,以供用戶選擇。通過對于瓦格納斬波器、三相全控整流橋和三相半控整流橋的仿真驗證仿真程序的正確性和實用性。
上傳時間: 2013-07-16
上傳用戶:bhqrd30
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1