FPGA實(shí)現(xiàn)的SPI串行通信 可以方便的與微控器建立通信
標(biāo)簽: FPGA SPI 串行通信 微控器
上傳時(shí)間: 2017-09-09
上傳用戶(hù):維子哥哥
串口是目前最常用的一種串行通訊接口它是在年由美國(guó)電子工業(yè)協(xié)會(huì)聯(lián)合貝爾系統(tǒng)調(diào)制解調(diào)器廠家及計(jì)算機(jī)終端生產(chǎn)廠家共同制定的用于串行通訊的標(biāo)準(zhǔn)
標(biāo)簽: 串行通訊 家 串口 接口
上傳時(shí)間: 2017-09-10
上傳用戶(hù):ddddddos
正弦波信號(hào)的均勻量化和線性編碼 A/D 變換,實(shí)數(shù)的線性編碼 D/A 變換,實(shí)數(shù)的線形譯碼
標(biāo)簽: 正弦波信號(hào) 變換 量化 線性
上傳時(shí)間: 2017-09-19
上傳用戶(hù):duoshen1989
在linux上執(zhí)行指令 ls ctrl+h 等 按 ctrl + c 顯示執(zhí)行過(guò)的指令 按 ctrl + d 結(jié)束程式 ctrl + z 顯示曾經(jīng)執(zhí)行過(guò)的指令 執(zhí)行history 顯示出執(zhí)行過(guò)的指令
標(biāo)簽: ctrl history linux 指令
上傳時(shí)間: 2014-01-21
上傳用戶(hù):
該程序用事件管理器B的定時(shí)器4定時(shí)時(shí)間來(lái)觸發(fā)A/D采樣的啟動(dòng)。采樣時(shí)采用級(jí)聯(lián)模式,一次做16個(gè)轉(zhuǎn)換,轉(zhuǎn)換通道分別是0~15。轉(zhuǎn)換完成后,在A/D中斷服務(wù)子程序中將轉(zhuǎn)換結(jié)果讀出。該程序做一次A/D采樣。
標(biāo)簽: 采樣 程序 定時(shí)器 定時(shí)
上傳時(shí)間: 2017-09-25
上傳用戶(hù):標(biāo)點(diǎn)符號(hào)
并串轉(zhuǎn)換器:將并行輸入的信號(hào)以串行方式輸出,這里要注意需先對(duì)時(shí)鐘進(jìn)行分頻,用得到的低頻信號(hào)控制時(shí)序,有利于觀察結(jié)果(可以通過(guò)L燈觀察結(jié)果)
標(biāo)簽: 轉(zhuǎn)換器 并行 信號(hào) 串行方式
上傳時(shí)間: 2013-12-21
上傳用戶(hù):jiahao131
Dandn文件給出了輸入?yún)?shù)的名稱(chēng)及格式 即在調(diào)用prim前先輸入鄰接矩陣D和節(jié)點(diǎn)個(gè)數(shù)n 輸入prim 得到兩行的矩陣T,將上下兩行數(shù)字對(duì)應(yīng)的節(jié)點(diǎn)相連即可
標(biāo)簽: prim Dandn 輸入 矩陣
上傳時(shí)間: 2014-08-10
上傳用戶(hù):康郎
并/串轉(zhuǎn)換器即并行輸入、串行輸出轉(zhuǎn)換器,例如一個(gè)8bit輸入的并/串轉(zhuǎn)換器,輸出時(shí)鐘頻率是輸入時(shí)鐘頻率的8倍,輸入端一個(gè)時(shí)鐘到來(lái),8個(gè)輸入端口同時(shí)輸入數(shù)據(jù);輸出端以8倍的速度將并行輸入的8bit串行輸出,至于從高位輸出還是從低位輸出,可以再程序中指定。
標(biāo)簽: 轉(zhuǎn)換器 并行 串行 輸入
上傳用戶(hù):2467478207
0657、DC-AC變換器TC4069UB組成的方波振蕩器
標(biāo)簽:
上傳時(shí)間: 2014-04-09
上傳用戶(hù):gmswrj
0148、電容充放電產(chǎn)生方波,再經(jīng)積分器轉(zhuǎn)成三角波,再經(jīng)微分器轉(zhuǎn)成方波proteus仿真資料
上傳用戶(hù):leoying
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1