UHF(Ultra High Frequency,超高頻)RFID(Radio Frequency Identification,射頻身份識別)技術是近幾年剛剛開始興起并得到迅速推廣應用的一門新技術。該技術已被廣泛應用于工業自動化、商業自動化、交通運輸控制管理等眾多領域。但是,基于超高頻頻段讀寫器的研制在我國尚處于起步階段,傳統的超高頻讀寫器都是在單片機的基礎上實現的,這類讀寫器很難實現復雜的多任務功能;隨著經濟的飛速發展,能夠與網絡互聯并且帶有操作系統的超高頻讀寫器越來越受人們的青睞與追求。針對這些問題,本文設計并實現了一種基于ARMS3C2410微處理器和Linux操作系統的超高頻讀寫器,主要內容有: (1)分析了射頻識別技術的發展歷程和前景,以嵌入式技術為研究背景,結合軟硬件開發平臺,給出了一種基于ARM和Linux的超高頻讀寫器設計思路,指出了選題研究的目的和意義。 (2)闡述了超高頻讀寫器的原理及其應用,分析了讀寫器和標簽之間進行數據傳輸時所用到的相關技術;在給出超高頻讀寫器主要技術性能指標及功能要求的基礎上給出了基于ARMS3C2410和Linux超高頻讀寫器系統的總體設計,同時對系統構建過程中所用到的軟硬件進行了器件選型。 (3)實現了超高頻讀寫器系統硬件電路的模塊設計,主要包括主控電路模塊、存儲電路模塊、電源模塊、以太網模塊、液晶顯示模塊以及射頻收發模塊;闡述了各模塊的組成原理與實現方法,完成了硬件電路的原理圖繪制及PCB制板。 (4)根據系統的軟件需求,構建了一個進行嵌入式開發所需的軟件平臺。建立了交叉編譯環境以及NFS開發調試環境;移植了系統啟動所需的引導程序bootloader;實現了嵌入式Linux操作系統內核、文件系統的配置與移植;給出了Linux系統下典型設備(觸摸屏、網絡接口、LCD)驅動程序的移植方法。 (5)結合實驗測試環境,對超高頻讀寫器輸出功率,讀寫器發送命令以及標簽應答波形進行了測試與分析;對讀寫器的整機性能進行了聯機測試,給出了讀寫器系統的實際運行效果圖,同時對測試結果進行了總結。 實際應用結果表明,基于ARMS3C2410微處理器和Linux操作系統的超高頻讀寫器能夠實現接入網絡的功能,其讀寫速度、識別率以及識別距離等技術性能指標均達到或優于設計標準要求,該讀寫器在與PC機連接的情況下能進行數據處理,樣機系統運行穩定可靠,達到了預期的設計目標。
上傳時間: 2013-07-25
上傳用戶:saharawalker
變頻技術作為現代電力電子的核心技術,集現代電子、信息和智能技術于一體。而SPWM(正弦波脈寬調制)波的產生和控制則是變頻技術的核心之一。本文對SPWM 波形生成的三種算法--對稱規則采樣法、不對稱規則
上傳時間: 2013-04-24
上傳用戶:793212294
直接數字合成(DDS)技術采用全數字的合成方法,所產生的信號具有頻率分辨率高、頻率切換速度快、頻率切換時相位連續、輸出相位噪聲低和可以產生任意波形等諸多優點。本文研究的是一種基于DDS/FPGA的多波形信號源系統,其中,DDS技術是其核心技術。DDS可以精確地控制合成信號的三個參量:幅度、相位以及頻率,因此利用DDS技術可以合成任意波形。但因其數字化合成的固有特點,使其輸出信號中存在大量雜散信號。雜散信號的主要來源是:相位截斷帶來的雜散信號;幅度量化帶來的雜散信號;DAC的非線性特性帶來的雜散信號。這些雜散信號嚴重影響了合成信號的頻譜純度。因此抑制這些雜散信號是提高合成信號譜質的關鍵。 本文在研究各種抑制DDS雜散技術的基礎上,提出了中和加擾技術,這可以在很大程度上減小雜散對DDS輸出信號譜質的影響。 EP1S808956C6是一款高性能的FPGA芯片,其超強的數據處理能力十分適合應用于DDS多波形信號源的開發。在QuartusⅡ平臺下運用Verilog HDL語言和原理圖設計可以很方便地應用各種抑制雜散信號的方法來提高輸出信號的譜質。 結合高速DDS技術和FPGA兩者的優點,本文設計了一種基于DDS/FPGA的多波形信號源,它能完成正弦波、余弦波、三角波、鋸齒波、方波、AM、SSB、FM、2ASK、2FSK、π/4-QDPSK等多種信號。使得所設計的信號源可以適應多種不同的工作環境,給工作帶了方便。
上傳時間: 2013-07-27
上傳用戶:sc965382896
直接數字頻率合成(DDS)是七十年代初提出的一種新的頻率合成技術,其數字結構滿足了現代電子系統的許多要求,因而得到了迅速的發展?,F場可編程門陣列器件(FPGA)的出現,改變了現代電子數字系統的設計方法,提供了一種全新的設計模式。本論文結合這兩項技術,并利用單片機控制靈活的特點,開發了一種雙通道波形發生器。在實現過程中,選用了Altera公司的EP1C6Q240C8芯片作為產生波形數據的主芯片,充分利用了該芯片的超大集成性和快速性。在控制芯片上選用ATMAL的AT89C51單片機作為控制芯片。本設計中,FPGA芯片的設計和與控制芯片的接口設計是一個難點,本文利用Altera的設計工具Quartus Ⅱ并結合Verilog-HDL語言,采用硬件編程的方法很好地解決了這一問題。 本文首先介紹了波形發生器的研究背景和DDS的理論。然后詳盡地敘述了用EP1C6Q240C8完成DDS模塊的設計過程,這是設計的基礎。接著分析了整個設計中應處理的問題,根據設計原理就功能上進行了劃分,將整個儀器功能劃分為控制模塊、外圍硬件、FPGA器件三個部分來實現。然后就這三個部分分別詳細地進行了闡述。并且通過系列實驗,詳細地分析了該波形發生器的功能、性能、實現和實驗結果。最后,結合在設計中的一些心得體會,提出了本設計中的一些不足和改進意見。通過實驗說明,本設計達到了預定的要求,并證明了采用軟硬件結合,利用FPGA實現基于DDS架構的雙路波形發生器是可行的。
上傳時間: 2013-04-24
上傳用戶:gxf2016
基于AD9833的高精度可編程波形發生器系統設計:介紹一種基于AD9833的高精度可編程波形發生器系統解決方案,該系統具有可編程設置、波形頻率和峰峰值等功能,從而解決DDS輸出波形峰峰值不能直接
上傳時間: 2013-04-24
上傳用戶:ecooo
隨著國民經濟的發展和社會的進步,人們越來越需要便捷的交通工具,從而促進了汽車工業的發展,同時汽車發動機檢測維修等相關行業也發展起來。在汽車發動機檢測維修中,發動機電腦(Electronic Control.Unit-ECU)檢測維修是其中最關鍵的部分。發動機電腦根據發動機的曲軸或凸輪軸傳感器信號控制發動機的噴油、點火和排氣。所以,維修發動機電腦時,必須對其施加正確的信號。目前,許多發動機的曲軸和凸輪軸傳感器信號已不再是正弦波和方波等傳統信號,而是多種復雜波形信號。為了能夠提供這種信號,本文研究并設計了一種能夠產生復雜波形的低成本任意波形發生器(Arbitrary Waveform Generator-AWG)。 本文提出的任意波形發生器依據直接數字頻率合成(Direct Digial FrequencySynthesis-DDFS)原理,采用自行設計現場可編程門陣列(FPGA)的方案實現頻率合成,擴展數據存儲器存儲波形的量化幅值(波形數據),在微控制單元(MCU)的控制與協調下輸出頻率和相位均可調的信號。 任意波形發生器主要由用戶控制界面、DDFS模塊、放大及濾波、微控制器系統和電源模塊五部分組成。在設計中采用FPGA芯片EPF10K10QC208-4實現DDFS的硬件算法。波形調整及濾波由兩級放大電路來完成:第一級對D/A輸出信號進行調整;第二級完成信號濾波及信號幅值和偏移量的調節。電源模塊利用三端集成穩壓器進行電壓值變換,利用極性轉換芯片ICL7660實現正負極性轉換。 該任意波形發生器與通用模擬信號源相比具有:輸出頻率誤差小,分辨率高,可產生任意波形,成本低,體積小,使用方便,工作穩定等優點,十分適合汽車維修行業使用,具有較好的市場前景。
上傳時間: 2013-04-24
上傳用戶:KIM66
波形發生器是用來產生一種或多種特定波形的裝置。這些波形通常有正弦波﹑方波﹑三角波﹑鋸齒波,等等。以前,人們常用模擬電路來產生這些波形,其缺點是電路結構復雜,所產生的波形種類有限。隨著數字電子技術的發展,采用數字集成電路來產生各種波形的方法已經變得越來越普遍。雖然,用數字量產生的波形會呈微小的階梯狀,但是,只要提高數字量的位數即提高波形的分辨率,所產生的波形就會變得非常平滑。用數字方式的優點是電路簡單,改變輸出的波形極為容易。下面就說明以波形數據存貯器為核心來實現波形發生器的原理。
上傳時間: 2013-04-24
上傳用戶:541657925
模電基礎之波形發生電路 本教程網上收集的,供大家學習參考. 在學習過程中建議大家邊學邊用仿真軟件對電路進行驗證
上傳時間: 2013-04-24
上傳用戶:Jason1990
介紹了一種由MAX038和MC145151構成的精密函數波形發生器,該發生器可輸出正弦波、矩形波、三角波信號,輸出頻率能在8kHz~16MHz范圍內調整,調整增幅為1kHz,可作為通用的高頻精密函數波形發生器。
上傳時間: 2013-06-19
上傳用戶:zhang469965156
波形發生器設計論文:本系統主要以單片機為控制核心,由可編程邏輯器件(CPLD)模塊、鍵盤輸入模塊、LED顯示模塊、雙口RAMIDT7132、DA轉換輸出、rom、巴特沃斯有源低通濾波器等部件組成。采用
上傳時間: 2013-07-07
上傳用戶:ma1301115706