是Nios II處理器下客製化指令的一個32位元浮點數(shù)除法器,可將兩IEEE 754格式的值進行相除
上傳時間: 2014-01-21
上傳用戶:star_in_rain
電子發(fā)燒友網(wǎng)核心提示:Altera公司昨日宣布,在業(yè)界率先在28 nm FPGA器件上成功測試了復(fù)數(shù)高性能浮點數(shù)字信號處理(DSP)設(shè)計。獨立技術(shù)分析公司Berkeley設(shè)計技術(shù)有限公司(BDTI)驗證了能夠在 Altera Stratix V和Arria V 28 nm FPGA開發(fā)套件上簡單方便的高效實現(xiàn)Altera浮點DSP設(shè)計流程,同時驗證了要求較高的浮點DSP應(yīng)用的性能。本文是BDTI完整的FPGA浮點DSP分析報告。 Altera的浮點DSP設(shè)計流程經(jīng)過規(guī)劃,能夠快速適應(yīng)可參數(shù)賦值接口的設(shè)計更改,其工作環(huán)境包括來自MathWorks的MATLAB和 Simulink,以及Altera的DSP Builder高級模塊庫,支持FPGA設(shè)計人員比傳統(tǒng)HDL設(shè)計更迅速的實現(xiàn)并驗證復(fù)數(shù)浮點算法。這一設(shè)計流程非常適合設(shè)計人員在應(yīng)用中采用高性能 DSP,這些應(yīng)用包括,雷達、無線基站、工業(yè)自動化、儀表和醫(yī)療圖像等。
上傳時間: 2014-12-28
上傳用戶:18888888888
電子發(fā)燒友網(wǎng)核心提示:Altera公司昨日宣布,在業(yè)界率先在28 nm FPGA器件上成功測試了復(fù)數(shù)高性能浮點數(shù)字信號處理(DSP)設(shè)計。獨立技術(shù)分析公司Berkeley設(shè)計技術(shù)有限公司(BDTI)驗證了能夠在 Altera Stratix V和Arria V 28 nm FPGA開發(fā)套件上簡單方便的高效實現(xiàn)Altera浮點DSP設(shè)計流程,同時驗證了要求較高的浮點DSP應(yīng)用的性能。本文是BDTI完整的FPGA浮點DSP分析報告。 Altera的浮點DSP設(shè)計流程經(jīng)過規(guī)劃,能夠快速適應(yīng)可參數(shù)賦值接口的設(shè)計更改,其工作環(huán)境包括來自MathWorks的MATLAB和 Simulink,以及Altera的DSP Builder高級模塊庫,支持FPGA設(shè)計人員比傳統(tǒng)HDL設(shè)計更迅速的實現(xiàn)并驗證復(fù)數(shù)浮點算法。這一設(shè)計流程非常適合設(shè)計人員在應(yīng)用中采用高性能 DSP,這些應(yīng)用包括,雷達、無線基站、工業(yè)自動化、儀表和醫(yī)療圖像等。
上傳時間: 2015-01-01
上傳用戶:sunshie
程序說明:浮點數(shù)變?yōu)閴嚎sBCD碼,保存在以數(shù)組中 第1字節(jié)的位7:0正,1負.位6:0(位5--0代表小數(shù)點前的位數(shù)),1(位5--0代表小數(shù) 點后0的位數(shù)) 2--4字節(jié)為壓縮BCD碼,有效位為7位,3個半字節(jié),最后半個字節(jié)請使用者自行放 棄 程序占用資源PSW,A,B,DPTR,R0--R7,SP深度6,RAM 5個放數(shù)據(jù) keil 兼容,調(diào)用KEIL 的FPMUL子程序。 程序作者:*************陳遠征************** 目 的:追求更快的執(zhí)行速度,與最小的程序代碼 發(fā)布時間:2003--05--08 編寫背景:精通匯編,研究C51半個月。身感C51方便中的不便 研究了幾種匯編及KEIL的浮點算法,特做此程序. 聲 明:轉(zhuǎn)載時請保留以上的信息
上傳時間: 2016-07-20
上傳用戶:磊子226
本設(shè)計針對目前市場上傳統(tǒng)充電控制器對蓄電池的充放電控制不合理,同時保護也不夠充分,使得蓄電池的壽命縮短這種情況,研究確定了一種基于單片機的太陽能充電控制器的方案。在太陽能對蓄電池的充放電方式、控制器的功能要求和實際應(yīng)用方面做了一定分析,完成了硬件電路設(shè)計和軟件編制,實現(xiàn)了對蓄電池的高效率管理。設(shè)計一種太陽能LED照明系統(tǒng)充電控制器,既能實現(xiàn)太陽能電池的最大功率點跟蹤(MPPT)又能滿足蓄電池電壓限制條件和浮充特性。構(gòu)建實驗系統(tǒng),測試表明,控制器可以根據(jù)蓄電池狀態(tài)準確地在MPPT、恒壓、浮充算法之間切換,MPPT充電效率較恒壓充電提高約16%,該充電控制器既實現(xiàn)了太陽能的有效利用,又延長了蓄電池的使用壽命。在總體方案的指導(dǎo)下,本設(shè)計使用STMSS系列8位微控制器是STM8系列的主流微控制器產(chǎn)品,采用意法半導(dǎo)體的130納米工藝技術(shù)和先進的內(nèi)核架構(gòu),主頻達到16MHz(105系列),處理能力高達20MTPS。內(nèi)置EEPROM、阻容(RC)振蕩器以及完整的標準外設(shè),性價比高,STMSS指令格式和意法半導(dǎo)體早期的ST7系列基本類似,甚至兼容,內(nèi)嵌單線仿真接口模塊,支持STWM仿真,降低了開發(fā)成本;擁有多種外設(shè),而且外設(shè)的內(nèi)部結(jié)構(gòu)、配置方式與意法半導(dǎo)體的同樣是Cortex-M3內(nèi)核的32位嵌入式微處理器STM32系列的MCU基本相同或者相似。另外系列芯片功耗低、功能完善、性價比高,可廣泛應(yīng)用在家用電器、電源控制和管理、電機控制等領(lǐng)域,是8位機為控制器控制系統(tǒng)較為理想的升級替代控制芯片"261,軟件部分依據(jù)PWM(Pulse Wiath Modulation)脈寬調(diào)制控制策略,編制程序使單片機輸出PMM控制信號,通過控制光電耦合器通斷進而控制MOSFET管開啟和關(guān)閉,達到控制蓄電池充放電的目的,同時按照功能要求實現(xiàn)了對蓄電池過充、過放保護和短路保護。實驗表明,該控制器性能優(yōu)良,可靠性高,可以時刻監(jiān)視太陽能電池板和蓄電池狀態(tài),實現(xiàn)控制蓄電池最優(yōu)充放電,達到延長蓄電池的使用壽命。
上傳時間: 2022-06-19
上傳用戶:
生物醫(yī)學(xué)信號是源于一個生物系統(tǒng)的一類信號,像心音、腦電、生物序列和基因以及神經(jīng)活動等,這些信號通常含有與生物系統(tǒng)生理和結(jié)構(gòu)狀態(tài)相關(guān)的信息,它們對這些系統(tǒng)狀態(tài)的研究和診斷具有很大的價值。信號拾取、采集和處理的正確與否直接影響到生物醫(yī)學(xué)研究的準確性,如何有效地從強噪聲背景中提取有用的生物醫(yī)學(xué)信號是信號處理技術(shù)的重要問題。 設(shè)計自適應(yīng)濾波器對帶有工頻干擾的生物醫(yī)學(xué)信號進行濾波,從而消除工頻干擾,獲得最佳的濾波效果是本研究要解決的問題。生物醫(yī)學(xué)信號具有信號弱、噪聲強、頻率范圍較低、隨機性強等特點。由于心電(electrocardiogram,ECG)信號的確定性、穩(wěn)定性、規(guī)則性都比其他生物信號高,便于準確評估和檢測濾波效果,本研究采用ECG信號作為原始的模板信號。 本研究將新的電子芯片技術(shù)與現(xiàn)代信號處理技術(shù)相結(jié)合,從過去單一的軟件算法研究,轉(zhuǎn)向軟件與硬件結(jié)合,從而提高自適應(yīng)速度和精度,而且可以使系統(tǒng)的開發(fā)周期縮短、成本降低、容易升級和變更。 采用現(xiàn)場可編程邏輯器件(Field Programmable Gate Array,F(xiàn)PGA)作為新的ECG快速提取算法的硬件載體,加快信號處理的速度。為了將ECG快速提取算法轉(zhuǎn)換為常用的適合于FPGA芯片的定點數(shù)算法,研究中詳細分析了定點數(shù)的量化效應(yīng)對自適應(yīng)噪聲消除器的影響,以及對浮點數(shù)算法和定點數(shù)算法的復(fù)合自適應(yīng)濾波器的各種參數(shù)的選擇,如步長因子和字長選擇。研究中以定點數(shù)算法中的步長因子和字長選擇,作為FPGA設(shè)計的基礎(chǔ),利用串并結(jié)合的硬件結(jié)構(gòu)實現(xiàn)自適應(yīng)濾波器,并得到了預(yù)期的效果,準確提取改善后的ECG信號。 研究中,在MATLAB(Matrix Laboratry)軟件的環(huán)境下模擬,選取帶有50Hz工頻干擾的不同信噪比的ECG原始信號,在浮點數(shù)情況下,原始信號通過采用最小均方LMS(LeastMean Squares)算法的浮點數(shù)自適應(yīng)濾波器后,根據(jù)信噪比的改善和收斂速度,確定不同的最佳μ值,并在定點數(shù)情況下,在最佳μ值的情況下,原始信號通過采用LMs算法的定點數(shù)自適應(yīng)濾波器后,根據(jù)信噪比的改善效果和采用硬件的經(jīng)濟性,確定最佳的定點數(shù)。并了解LMS算法中步長因子、定點數(shù)字長值對信號信噪比、收斂速度和硬件經(jīng)濟性的影響。從而得出針對含有工頻干擾的不同信噪比的原始ECG,應(yīng)該采用什么樣的μ值和什么樣的定點數(shù)才能對原始ECG的改善和以后的硬件實現(xiàn)取得最佳的效果,并根據(jù)所得到的數(shù)據(jù)和結(jié)果,在FPGA上實現(xiàn)自適應(yīng)濾波器,使自適應(yīng)濾波器能對帶有工頻干擾的ECG原始信號有最佳的濾波效果。
上傳時間: 2013-04-24
上傳用戶:gzming
第一章 序論……………………………………………………………6 1- 1 研究動機…………………………………………………………..7 1- 2 專題目標…………………………………………………………..8 1- 3 工作流程…………………………………………………………..9 1- 4 開發(fā)環(huán)境與設(shè)備…………………………………………………10 第二章 德州儀器OMAP 開發(fā)套件…………………………………10 2- 1 OMAP介紹………………………………………………………10 2-1.1 OMAP是什麼?…….………………………………….…10 2-1.2 DSP的優(yōu)點……………………………………………....11 2- 2 OMAP Architecture介紹………………………………………...12 2-2-1 OMAP1510 硬體架構(gòu)………………………………….…12 2-2.2 OMAP1510軟體架構(gòu)……………………………………...12 2-2.3 DSP / BIOS Bridge簡述…………………………………...13 2- 3 TI Innovator套件 -- OMAP1510 ……………………………..14 2-2.1 General Purpose processor -- ARM925T………………...14 2-2.2 DSP processor -- TMS320C55x …………………………15 2-2.3 IDE Tool – CCS …………………………………………15 2-2.4 Peripheral ………………………………………………..16 第三章 在OMAP1510上建構(gòu)Embedded Linux System…………….17 3- 1 嵌入式工具………………………………………………………17 3-1.1 嵌入式程式開發(fā)與一般程式開發(fā)之不同………….….17 3-1.2 Cross Compiling的GNU工具程式……………………18 3-1.3 建立ARM-Linux Cross-Compiling 工具程式………...19 3-1.4 Serial Communication Program………………………...20 3- 2 Porting kernel………………………………………………….…21 3-2.1 Setup CCS ………………………………………….…..21 3-2.2 編譯及上傳Loader…………………………………..…23 3-2.3 編譯及上傳Kernel…………………………………..…24 3- 3 建構(gòu)Root File System………………………………………..…..26 3-3.1 Flash ROM……………………………………………...26 3-3.2 NFS mounting…………………………………………..27 3-3.3 支援NFS Mounting 的kernel…………………………..27 3-3.4 提供NFS Mounting Service……………………………29 3-3.5 DHCP Server……………………………………………31 3-3.6 Linux root 檔案系統(tǒng)……………………………….…..32 3- 4 啟動及測試Innovator音效裝置…………………………..…….33 3- 5 建構(gòu)支援DSP processor的環(huán)境…………………………...……34 3-5.1 Solution -- DSP Gateway簡介……………………..…34 3-5.2 DSP Gateway運作架構(gòu)…………………………..…..35 3- 6 架設(shè)DSP Gateway………………………………………….…36 3-6.1 重編kernel……………………………………………...36 3-6.2 DEVFS driver…………………………………….……..36 3-6.3 編譯DSP tool和API……………………………..…….37 3-6.4 測試……………………………………………….…….37 第四章 MP3 Player……………………………………………….…..38 4- 1 MP3 介紹………………………………………………….…….38 4- 2 MP3 壓縮原理……………………………………………….….39 4- 3 Linux MP3 player – splay………………………………….…….41 4.3-1 splay介紹…………………………………………….…..41 4.3-2 splay 編譯………………………………………….…….41 4.3-3 splay 的使用說明………………………………….……41 第五章 程式改寫………………………………………………...…...42 5-1 程式評估與改寫………………………………………………...…42 5-1.1 Inter-Processor Communication Scheme…………….....42 5-1.2 ARM part programming……………………………..…42 5-1.3 DSP part programming………………………………....42 5-2 程式碼………………………………………………………..……43 5-3 雙處理器程式開發(fā)注意事項…………………………………...…47 第六章 效能評估與討論……………………………………………48 6-1 速度……………………………………………………………...48 6-2 CPU負載………………………………………………………..49 6-3 討論……………………………………………………………...49 6-3.1分工處理的經(jīng)濟效益………………………………...49 6-3.2音質(zhì)v.s 浮點與定點運算………………………..…..49 6-3.3 DSP Gateway架構(gòu)的限制………………………….…50 6-3.4減少IO溝通……………….………………………….50 6-3.5網(wǎng)路掛載File System的Delay…………………..……51 第七章 結(jié)論心得…
上傳時間: 2013-10-14
上傳用戶:a471778
melp1.2.tar_Floating.gz為美軍2400bps語音壓縮編碼,為MELP編碼算法,文件是C語言浮點算法的標準源代碼。
標簽: tar_Floating melp 2400 bps
上傳時間: 2013-12-20
上傳用戶:1109003457
MCS-51單片機實用子程序庫,加減乘除,進制轉(zhuǎn)換,浮點算法,應(yīng)有盡有!
上傳時間: 2014-12-01
上傳用戶:遠遠ssad
實習(xí)目的 本實驗將練習(xí)如何運用 DSP EVM 產(chǎn)生弦波。使學(xué)生能夠加深瞭解 TMS320C6701 EVM 發(fā)展系統(tǒng)的基本操作,及一些周邊的運作。 藉由產(chǎn)生弦波的實驗,學(xué)習(xí)如何使用硬體及軟體。在軟體部份,使 用 Code Composer Studio(CCS) ,包含 C 編輯器、連接器(linker)和 TI 所提供的C源始碼偵錯器(debugger) 。在硬體部份包括TMS320C67 的 浮點 DSP 和在 EVM 板子上的類比晶片。
上傳時間: 2016-05-05
上傳用戶:sclyutian
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1