亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

消費(fèi)機(jī)

  • 電磁阻尼器力矩特性的仿真研究.rar

    本文研究的電磁阻尼器是一種特殊結(jié)構(gòu)的空心杯發(fā)電機(jī),它主要用于對能量的吸收和耗散,達(dá)到減振消能的目的,是具有很高單位耗能的能量吸收元件。電磁阻尼器的應(yīng)用十分廣泛,已涉及航天、航空、電力等諸多領(lǐng)域,有著廣闊的市場前景。 采用電磁場分析軟件建立了電磁阻尼器的仿真模型,仿真分析了電磁阻尼器阻尼力矩與定子、轉(zhuǎn)子結(jié)構(gòu)參數(shù)的關(guān)系。 介紹了常規(guī)空心杯電機(jī)與電磁阻尼器的結(jié)構(gòu)、發(fā)展和應(yīng)用,基于Ansoft公司的電磁場分析軟件Maxwell 2D學(xué)生版軟件建立了電磁阻尼器靜磁場的二維仿真模型,分別對不同充磁方向、極弧系數(shù)、磁極對數(shù)的氣隙磁密分布進(jìn)行了靜態(tài)仿真分析,得出了相應(yīng)結(jié)論。在此基礎(chǔ)上,運(yùn)用Infolytica公司的電磁場分析軟件MagNet對電磁阻尼器的二維穩(wěn)態(tài)磁場進(jìn)行了仿真,研究了如下內(nèi)容: (1)定子磁路結(jié)構(gòu)中的磁鋼材料、磁鋼充磁方向、定子磁極對數(shù)的改變對力矩特性的影響; (2) 轉(zhuǎn)子結(jié)構(gòu)參數(shù)中的轉(zhuǎn)子長度、轉(zhuǎn)子材料、轉(zhuǎn)子厚度、轉(zhuǎn)子平均直徑、轉(zhuǎn)子轉(zhuǎn)向的改變對力矩特性的影響。根據(jù)所得的阻尼力矩仿真數(shù)據(jù),基于Excel軟件的曲線擬合和Matlab軟件對擬合曲線進(jìn)行的數(shù)值分析,求得了力矩特性斜率與上述參數(shù)的關(guān)系式。此關(guān)系式為探索電磁阻尼器的工程設(shè)計方法提供了一定理論依據(jù),具有重要的工程應(yīng)用價值。 最后,將仿真計算得到的阻尼力矩值與實(shí)驗(yàn)測得的阻尼力矩值進(jìn)行了對比,分析了誤差產(chǎn)生的原因。

    標(biāo)簽: 電磁 力矩 仿真研究

    上傳時間: 2013-04-24

    上傳用戶:元宵漢堡包

  • lunwen1.rar

    臺灣成功大學(xué)的關(guān)于無人機(jī)自動駕駛控制的論文集(1) 這包共4篇,分別為: 無人飛機(jī)速度控制器設(shè)計與實(shí)現(xiàn) 無人飛行船自主性控制設(shè)計與實(shí)現(xiàn) 無人飛行載具導(dǎo)引飛控整合自動駕駛儀參數(shù)選取之研究 無人飛行載具導(dǎo)引飛控之軟體與硬體模擬

    標(biāo)簽: lunwen

    上傳時間: 2013-08-03

    上傳用戶:luominghua

  • 多載波擴(kuò)頻通信的Rake接收機(jī)理論研究及FPGA實(shí)現(xiàn).rar

    由于移動環(huán)境的復(fù)雜性,無線信號在發(fā)送傳輸和接收過程中有很明顯的衰落現(xiàn)象,特別是在高頻無線通信中,多徑衰落或頻率選擇性衰落對無線信號的干擾最為嚴(yán)重。通過分集接收技術(shù),Rake接收機(jī)在CDMA移動通信系統(tǒng)中抗多徑衰落效果尤為明顯。作為一種新穎的多址接入方式,多載波CDMA充分利用了OFDM最優(yōu)頻率利用率以及CDMA的多址和頻率分集,且系統(tǒng)容量和抗符號間干擾性能明顯優(yōu)于傳統(tǒng)的單載波CDMA。這些特性使得多載波CDMA成為未來的寬帶無線通信系統(tǒng)最有希望的候選。 @@ 本文研究了一種多載波擴(kuò)頻通信系統(tǒng),介紹了其Rake接收機(jī)工作原理和設(shè)計思想,進(jìn)行了理論仿真并用FPGA予以實(shí)現(xiàn)。 @@ 本文首先介紹了移動通信系統(tǒng)的發(fā)展歷史以及OFDM和CDMA技術(shù)原理,并描述了OFDM和CDMA結(jié)合的三種系統(tǒng)(MC-DS-CDMA、MT-CDMA、MC-CDMA)的原理和系統(tǒng)模型;接著,介紹了目前影響移動通信的主要衰落以及Rake接收機(jī)基本原理及其作用。多徑信號的每路信號都可能含有可以利用的信息,Rake接收機(jī)就是通過多個相關(guān)接收器接收多徑信號中各路信號,通過信道估計和信道補(bǔ)償消去信道因子的附加相位,并把他們合并在一起,以此來改善信號的信噪比和系統(tǒng)的可靠性;在此基礎(chǔ)上,論文提出了一種多載波擴(kuò)頻通信系統(tǒng)的實(shí)現(xiàn)方案,并詳細(xì)介紹了其Rake接收機(jī)實(shí)現(xiàn)原理,給出了最大比合并時各種分徑數(shù)目下系統(tǒng)誤碼率的仿真圖;最后介紹了此方案中Rake接收機(jī)的FPGA硬件實(shí)現(xiàn)設(shè)計方案及其系統(tǒng) 測試結(jié)果。@@ 仿真結(jié)果顯示出隨著分集徑數(shù)的增加,系統(tǒng)的誤碼率顯著降低。表明Rake接收機(jī)抗多徑衰落效果顯著,且在多載波CDMA系統(tǒng)中其分集效果更好,實(shí)現(xiàn)相對簡單。最終Rake接收機(jī)的FPGA實(shí)現(xiàn)結(jié)果同理論仿真一致,時序通過,資源耗費(fèi)不大,具有較大的實(shí)用價值。 @@關(guān)鍵詞:多載波擴(kuò)頻通信,CDMA,Rake接收機(jī),F(xiàn)PGA

    標(biāo)簽: Rake FPGA 多載波

    上傳時間: 2013-07-25

    上傳用戶:axxsa

  • 基于FPGA的視頻圖像處理系統(tǒng).rar

    隨著電子技術(shù)和計算機(jī)技術(shù)的飛速發(fā)展,視頻圖像處理技術(shù)近年來得到極大的重視和長足的發(fā)展,其應(yīng)用范圍主要包括數(shù)字廣播、消費(fèi)類電子、視頻監(jiān)控、醫(yī)學(xué)成像及文檔影像處理等領(lǐng)域。當(dāng)前視頻圖像處理主要問題是當(dāng)處理的數(shù)據(jù)量很大時,處理速度慢,執(zhí)行效率低。而且視頻算法的軟件和硬件仿真和驗(yàn)證的靈活性低。 本論文首先根據(jù)視頻信號的處理過程和典型視頻圖像處理系統(tǒng)的構(gòu)成提出了基于FPGA的視頻圖像處理系統(tǒng)總體框圖;其次選擇視頻轉(zhuǎn)換芯片SAA7113,完成視頻圖像采集模塊的設(shè)計,主要分三步完成:1)配置視頻轉(zhuǎn)換芯片的工作模式,完成視頻轉(zhuǎn)化芯片SAA7113的初始化:2)通過分析輸出數(shù)據(jù)流的格式標(biāo)準(zhǔn),來識別奇偶場信號、場消隱信號和有效行數(shù)據(jù)的開始和結(jié)束信號三種控制信號,并根據(jù)控制信號,用Verilog硬件描述語言編程實(shí)現(xiàn)圖像數(shù)據(jù)的采集;3)分析SRAM的讀寫控制時序,采用兩塊SRAM完成圖像數(shù)據(jù)的存儲。然后編寫軟件測試文件,在ISE Simulator仿真環(huán)境進(jìn)行程序測試與運(yùn)行,并分析仿真結(jié)果,驗(yàn)證了數(shù)據(jù)采集和存儲的正確性;最后,對常用視頻圖像算法的MATLAB仿真,選擇適當(dāng)?shù)乃阕樱捎霉ぞ進(jìn)ATLAB、System Generator for DSP和ISE,利用模塊構(gòu)建方式,搭建視頻算法平臺,實(shí)現(xiàn)圖像平滑濾波、銳化濾波算法,在Simulink中仿真并自動生成硬件描述語言和網(wǎng)表,對資源的消耗做簡要分析。 本論文的創(chuàng)新點(diǎn)是采用新的開發(fā)環(huán)境System Generator for DSP實(shí)現(xiàn)視頻圖像算法。這種開發(fā)視頻圖像算法的方式靈活性強(qiáng)、設(shè)計周期短、驗(yàn)證方便、是視頻圖像處理發(fā)展的必然趨勢。

    標(biāo)簽: FPGA 視頻圖像 處理系統(tǒng)

    上傳時間: 2013-05-20

    上傳用戶:fudong911

  • H264AVC的CAVLC編碼算法研究及FPGA實(shí)現(xiàn).rar

    H.264/AVC是國際電信聯(lián)盟與國際標(biāo)準(zhǔn)化組織/國際電工委員會聯(lián)合推出的活動圖像編碼標(biāo)準(zhǔn),簡稱H.264。作為最新的國際視頻編碼標(biāo)準(zhǔn),H.264/AVC與MPEG-4、H.263等視頻編碼標(biāo)準(zhǔn)相比,性能有了很大的提高,并已在流媒體、數(shù)字電視、電話會議、視頻存儲等諸多領(lǐng)域得到廣泛的應(yīng)用。 本論文的研究課題是基于H.264/AVC視頻編碼標(biāo)準(zhǔn)的CAVLC(Context-based Adaptive Variable Length Coding,基于上下文的自適應(yīng)可變長編碼)編碼算法研究及FPGA實(shí)現(xiàn)。對于變換后的熵編碼,H.264/AVC支持兩種編碼模式:基于上下文的可變長編碼(CAVLC)和基于上下文的自適應(yīng)算術(shù)編碼(CABAC,Context-based Adaptive BinaryArithmetic Coding)。在H.264/AVC中,盡管CAVLC算法也是采用了VLC編碼,但是同以往標(biāo)準(zhǔn)不同,它所有的編碼都是基于上下文進(jìn)行。這種方法比傳統(tǒng)的查單一表的方法提高了編碼效率,但也增加了設(shè)計上的困難。 作者在全面學(xué)習(xí)H.264/AVC協(xié)議和深入研究CAVLC編碼算法的基礎(chǔ)上,確定了并行編碼的CAVLC編碼器結(jié)構(gòu)框圖,并總結(jié)出了影響CAVLC編碼器實(shí)現(xiàn)的瓶頸。針對這些瓶頸,對CAVLC編碼器中的各個功能模塊進(jìn)行了優(yōu)化設(shè)計,這些優(yōu)化設(shè)計包括多參考塊的表格預(yù)測法、快速查找表法、算術(shù)消除法等。最后,用Verilog硬件描述語言對所設(shè)計的CAVLC編碼器進(jìn)行了描述,用EDA軟件對其主要功能模塊進(jìn)行了仿真,并在Cyclone II系列EP2C20F484的FPGA上驗(yàn)證了它們的功能。結(jié)果表明,該CAVLC編碼器各編碼單元的編碼速度得到了顯著提高且均能滿足實(shí)時通信要求,為整個CAVLC編碼器的實(shí)時通信提供了良好的基礎(chǔ)。

    標(biāo)簽: CAVLC H264 FPGA 264

    上傳時間: 2013-06-22

    上傳用戶:diamondsGQ

  • 雙信號快速測頻技術(shù)及FPGA實(shí)現(xiàn)

    建立在數(shù)據(jù)率轉(zhuǎn)換技術(shù)之上的寬帶數(shù)字偵察接收機(jī)要求能夠?qū)崿F(xiàn)高截獲概率、高靈敏度、近乎實(shí)時的信號處理能力。雙信號數(shù)據(jù)率轉(zhuǎn)換技術(shù)是寬帶數(shù)字偵察接收機(jī)關(guān)鍵技術(shù)之一,是解決寬帶數(shù)字接收機(jī)中前端高速ADC采樣的高速數(shù)據(jù)流與后端DSP處理速度之間瓶頸問題的可行方案。測頻技術(shù)以及帶通濾波,即寬帶數(shù)字下變頻技術(shù),是實(shí)現(xiàn)數(shù)據(jù)率轉(zhuǎn)換系統(tǒng)的關(guān)鍵技術(shù)。本文首先介紹了寬帶數(shù)字偵察接收關(guān)鍵技術(shù)之一的數(shù)據(jù)率轉(zhuǎn)換技術(shù),著重研究了快速、高精度雙信號測頻算法以及實(shí)驗(yàn)系統(tǒng)硬件實(shí)現(xiàn)。論文主要工作如下: (1)分析了現(xiàn)代電子偵察環(huán)境下的信號特征,指出寬帶數(shù)字接收機(jī)必須滿足寬監(jiān)視帶寬、流水作業(yè)以及近實(shí)時的響應(yīng)時間。給出了一種頻率引導(dǎo)式的數(shù)字接收機(jī)方案,簡要介紹這種接收機(jī)的關(guān)鍵技術(shù)——快速、高精度頻率估計以及高效的數(shù)據(jù)率轉(zhuǎn)換。 (2)介紹了FFT技術(shù)在測頻算法中的應(yīng)用,比較了FFT專用芯片及其優(yōu)點(diǎn)和缺點(diǎn),指出為了滿足實(shí)時處理要求,必須選用FPGA設(shè)計FFT模塊。 (3)在分析常規(guī)的插值算法基礎(chǔ)上,提出了一種單信號的快速插值頻率估計方法,只需三個FFT變換系數(shù)的實(shí)部構(gòu)造頻率修正項(xiàng),計算量低。該方法具有精度高、測頻速率快的特點(diǎn)。 (4)基于DFT理論和自相關(guān)理論,提出了結(jié)合FFT和自相關(guān)的雙信號頻率估計算法。該方法先用DFT估計其中一個信號的頻率和幅度,以此頻率對信號解調(diào)并對消該頻率成分,最后利用自相關(guān)理論估計出另一個信號的頻率。 (5)基于DFT理論和FFT技術(shù),研究了信號平方與FFT結(jié)合的雙信號頻率估計算法。根據(jù)信號中兩頻率分量的幅度比,只需一次一維平方信號譜峰搜索,就可以得到雙信號的和頻與差頻分量的估計值,并利用插值技術(shù)提高測頻精度。該算法能夠精確地估計頻率間隔小的雙信號頻率,且容易地擴(kuò)展到復(fù)信號,F(xiàn)PGA硬件實(shí)現(xiàn)容易。 (6)基于現(xiàn)代譜分析理論,研究了基于AR(2)模型的雙信號頻率估計算法。方法在利用AR(2)模型系數(shù)估計雙正弦信號頻率之和的同時,利用FFT快速測頻算法估計其中強(qiáng)信號分量的頻率值。算法仿真驗(yàn)證和性能分析表明了提出的算法能快速高精度地估計雙信號頻率。 (7)給出了基于頻譜重心算法的雷達(dá)雙信號頻率估計的FPGA硬件實(shí)現(xiàn)架構(gòu),并進(jìn)行了時序仿真。 (8)討論了雙信號帶寬匹配接收系統(tǒng)的硬件設(shè)計方案,給出了快速測頻及帶寬估計模塊設(shè)計。

    標(biāo)簽: FPGA 信號 測頻

    上傳時間: 2013-06-02

    上傳用戶:youke111

  • 基于ARM&WinCE的刀具狀態(tài)監(jiān)測數(shù)據(jù)處理平臺設(shè)計

    刀具狀態(tài)的精確監(jiān)測是保證金屬切削加工過程順利進(jìn)行的關(guān)鍵,因此研制準(zhǔn)確、可靠且成本低廉的刀具狀態(tài)監(jiān)測系統(tǒng)一直是研究人員所追求的目標(biāo)。在眾多刀具狀態(tài)監(jiān)測方法中,聲發(fā)射監(jiān)測技術(shù),以其信號直接來源于切削區(qū),具有靈敏度高、響應(yīng)快,能有效避開低頻干擾等優(yōu)點(diǎn),非常適用于刀具狀態(tài)監(jiān)測。 圍繞如何獲取高信噪比的刀具狀態(tài)信號特征,擬結(jié)合嵌入式技術(shù),構(gòu)建準(zhǔn)確、穩(wěn)定、低成本的實(shí)時刀具狀態(tài)監(jiān)測與辨識系統(tǒng)。給出了基于ARM& WinCE平臺的刀具狀態(tài)監(jiān)測系統(tǒng)數(shù)據(jù)處理平臺軟硬件初步解決方案。作為課題的前期研究本文主要進(jìn)行了以下工作: (1)分析了聲發(fā)射信號與刀具磨損狀態(tài)的相關(guān)性,驗(yàn)證了利用聲發(fā)射信號進(jìn)行刀具狀態(tài)監(jiān)測的可行性; (2)確定刀具狀態(tài)監(jiān)測系統(tǒng)的整體方案,包括系統(tǒng)整體架構(gòu)、軟硬件設(shè)計方案。ARM& WinCE構(gòu)成本系統(tǒng)的數(shù)據(jù)處理與顯示平臺,EVC為圖形界面應(yīng)用程序開發(fā)工具; (3)構(gòu)建了數(shù)據(jù)處理與顯示平臺。選用MagicARM2410實(shí)驗(yàn)開發(fā)平臺,簡化了硬件設(shè)計;根據(jù)系統(tǒng)的功能需求,進(jìn)行ARM平臺的接口設(shè)計、操作系統(tǒng)和必要的驅(qū)動程序的剪裁及移植; (4)完成了數(shù)據(jù)處理與顯示應(yīng)用軟件設(shè)計。系統(tǒng)軟件包括界面模塊、數(shù)據(jù)管理模塊、數(shù)據(jù)處理模塊、圖形及結(jié)果顯示模塊、參數(shù)設(shè)置模塊等,其中數(shù)據(jù)處理模塊主要包括小波消噪、小波包分解特征提取等算法; (5)實(shí)現(xiàn)了ARM& WinCE平臺與PC機(jī)的實(shí)時可靠通訊。

    標(biāo)簽: WinCE ARM 刀具 狀態(tài)監(jiān)測

    上傳時間: 2013-04-24

    上傳用戶:lanjisu111

  • 電子密碼鎖的設(shè)計與實(shí)現(xiàn)

    電子密碼鎖的設(shè)計與實(shí)現(xiàn)一、實(shí)驗(yàn)?zāi)康?nbsp;1.進(jìn)一步掌握鍵盤掃描和LED顯示的程序設(shè)計。 2.了解按鍵消抖的方法。 3.綜合運(yùn)用微機(jī)原理的

    標(biāo)簽: 電子密碼鎖

    上傳時間: 2013-04-24

    上傳用戶:cy1109

  • 局域網(wǎng)內(nèi)聊天傳輸文件

    局域網(wǎng)內(nèi)聊天傳輸文件.rar 1、可以進(jìn)行群聊。 2、點(diǎn)中名字前的復(fù)選框要以說消消話。 3、可以群發(fā)文件,可以發(fā)給指定的人(選中復(fù)選框),也可以發(fā)給所有人。-LAN chatting to trans

    標(biāo)簽: 局域網(wǎng) 傳輸

    上傳時間: 2013-07-17

    上傳用戶:ZHWKLIU

  • 基于FPGA的LED顯示屏同步控制系統(tǒng)的設(shè)計

    自90年代以來,LED顯示屏的設(shè)計制造和應(yīng)用水平得到日益提高,LED顯示屏經(jīng)歷了從單色、雙色圖文顯示屏,到圖像顯示屏,一直到今天的全彩色視頻顯示屏的發(fā)展過程。在此發(fā)展過程中,無論在器件的性能(超高亮度LED顯示屏及藍(lán)色發(fā)光二極管等)和系統(tǒng)組成(計算機(jī)化的全動態(tài)顯示系統(tǒng))等方面都取得了長足的進(jìn)步。 LED顯示屏相比與其它的平板顯示器,有其獨(dú)特的優(yōu)越性,比如:可靠性高、使用壽命長、環(huán)境適應(yīng)能力強(qiáng)、性價比高且成本低等特點(diǎn),且隨著全彩屏顯示技術(shù)的日益完善,使得LED顯示屏在許多場合得到廣泛的應(yīng)用。 本文詳細(xì)介紹了利用DVI接口作為視頻LED顯示屏數(shù)據(jù)源,利用查表的方法實(shí)現(xiàn)伽瑪矯正的實(shí)現(xiàn)方案和實(shí)現(xiàn)4096級灰度的LED視頻顯示屏控制系統(tǒng)的設(shè)計原理。通過對等長時間實(shí)現(xiàn)4096級灰度方案的分析,得到此方案在系統(tǒng)速度和顯示屏的亮度上存在的局限,提出采用變長時間和消影時間相結(jié)合的方案實(shí)現(xiàn)4096級灰度的方案及實(shí)現(xiàn),這是在提高硬件成本以獲得成本,速度和亮度的折中。在此基礎(chǔ)上,提出了用脈沖打散輸出的方法改善LED顯示屏顯示效果,并探討了低幀頻無閃爍LED全彩屏的實(shí)現(xiàn)方法;對一些可以提高LED顯示屏系統(tǒng)技術(shù)的新技術(shù)展開討論,為今后的動態(tài)全彩色LED顯示屏具體實(shí)現(xiàn)打下堅實(shí)的理論基礎(chǔ)。

    標(biāo)簽: FPGA LED 顯示屏 同步控制

    上傳時間: 2013-04-24

    上傳用戶:793212294

主站蜘蛛池模板: 屏南县| 盐池县| 理塘县| 新乡县| 绥江县| 顺昌县| 南乐县| 博乐市| 邯郸市| 睢宁县| 定陶县| 罗田县| 遂宁市| 大竹县| 凌海市| 玉山县| 平泉县| 天等县| 海门市| 石楼县| 中方县| 札达县| 扬中市| 什邡市| 汽车| 柳河县| 临澧县| 庆城县| 清徐县| 建阳市| 吴忠市| 舟曲县| 巍山| 两当县| 东源县| 观塘区| 乐东| 什邡市| 教育| 大理市| 朔州市|