MSP430系列超低功耗16位單片機(jī)原理與應(yīng)用
標(biāo)簽: MSP 430 超低功耗 位單片機(jī)
上傳時(shí)間: 2013-07-15
上傳用戶:LouieWu
TLC1551是美國TI公司生產(chǎn)的10位并行輸出模數(shù)轉(zhuǎn)換器,該器件轉(zhuǎn)換速度快,傳輸數(shù)據(jù)方便,應(yīng)用電路簡(jiǎn)單.文中介紹了TLC1551的管腳功能、電氣特性、工作原理和時(shí)序、應(yīng)用電路及模數(shù)轉(zhuǎn)換的單片機(jī)基本程
上傳時(shí)間: 2013-07-26
上傳用戶:amwfhv
海信TF2177H彩電電路圖海信TF2177H彩色電視機(jī)電路圖,海信TF2177H彩電圖紙,海信TF2177H原理圖
上傳時(shí)間: 2013-07-06
上傳用戶:xmsmh
18B20源程序加上位機(jī)溫度顯示應(yīng)用程序包
標(biāo)簽: 18B20 源程序 上位機(jī) 溫度顯示
上傳時(shí)間: 2013-06-03
上傳用戶:xuanjie
文章介紹了一個(gè)基于WEB的GSM短信服務(wù)系統(tǒng)的設(shè)計(jì);闡述了系統(tǒng)應(yīng)用的關(guān)鍵技術(shù);討論了系統(tǒng)實(shí)現(xiàn)的幾種方式,通過對(duì)比這幾種方式的優(yōu)劣,提出一種適合中小型應(yīng)用的系統(tǒng)實(shí)現(xiàn)方案。根據(jù)上述技術(shù)開發(fā)的GSM
標(biāo)簽: Web GSM 短信 服務(wù)系統(tǒng)
上傳時(shí)間: 2013-04-24
上傳用戶:manking0408
電液位置伺服系統(tǒng)具有控制精度高、響應(yīng)速度快、輸出功率大、信號(hào)處理靈活、易于實(shí)現(xiàn)各種參量反饋等優(yōu)點(diǎn),因此它已經(jīng)遍及國民經(jīng)濟(jì)和軍事工業(yè)的各個(gè)技術(shù)領(lǐng)域。近年來,對(duì)電液位置伺服系統(tǒng)的快速性、穩(wěn)定性、準(zhǔn)確性等控制性能提出了新的要求,作為電液位置伺服系統(tǒng)核心的控制器,起到更為關(guān)鍵的作用。 現(xiàn)階段,嵌入式微處理器以其小型、專用、便攜、高可靠的特點(diǎn),已經(jīng)在工業(yè)控制領(lǐng)域得到了廣泛的應(yīng)用,如工業(yè)過程、遠(yuǎn)程監(jiān)控、智能儀器儀表、機(jī)器人控制、數(shù)控系統(tǒng)等,嵌入式微處理器嵌入實(shí)時(shí)操作系統(tǒng),可以克服傳統(tǒng)的基于單片機(jī)控制系統(tǒng)功能不足和基于PC的控制系統(tǒng)非實(shí)時(shí)性的缺點(diǎn),其性能、可靠性等都能滿足電液位置伺服系統(tǒng)控制的要求,在控制領(lǐng)域具有廣泛的應(yīng)用前景。 本文以實(shí)驗(yàn)室的電液位置伺服系統(tǒng)為研究對(duì)象,按照系統(tǒng)的控制要求,提出以ARM9(S3C2410)微處理器為核心的控制器對(duì)電液位置伺服系統(tǒng)進(jìn)行控制的一種方案,設(shè)計(jì)了一種新型的基于ARM9(S3C2410)微處理器的電液位置伺服控制器。本系統(tǒng)控制器的開發(fā)設(shè)計(jì)中,在以ARM9(S3C2410)微處理器為核心的控制器基礎(chǔ)上,通過外部擴(kuò)展,使得系統(tǒng)控制器具有豐富的硬件資源,開發(fā)了A/D轉(zhuǎn)換電路、D/A(PWM)轉(zhuǎn)換電路、伺服放大電路、串行接口等電路,同時(shí)為了使得控制器的程序代碼具有較強(qiáng)的可讀性、可維護(hù)性、可擴(kuò)展性,使用了操作系統(tǒng),通過比較選擇了uC/OS-Ⅱ?qū)崟r(shí)內(nèi)核,并成功移植到ARM9(S3C2410)微處理器中,并編寫了A/D、數(shù)字濾波、D/A(PWM)等軟件程序,通過編譯、調(diào)試、驗(yàn)證,程序運(yùn)行正常。在對(duì)電液位置伺服系統(tǒng)進(jìn)行控制策略的選擇中,分別采用PID、滑模變結(jié)構(gòu)、模糊自學(xué)習(xí)滑模三種控制策略進(jìn)行仿真比較,得出采用模糊自學(xué)習(xí)滑模控制策略更有利于系統(tǒng)控制。
標(biāo)簽: ARM 微處理器 伺服控制系統(tǒng) 電液位置
上傳時(shí)間: 2013-04-24
上傳用戶:sssnaxie
本文首先介紹了主流8位MCU(微控制器)的通用架構(gòu),通過比較分析主流國際MCU半導(dǎo)體供應(yīng)商的MCU產(chǎn)品,結(jié)合作者在德國英飛凌公司的項(xiàng)目實(shí)踐,分析了英飛凌XC866系列8位MCU的架構(gòu)特點(diǎn)和功能特性。在此基礎(chǔ)上,介紹了該MCU芯片的系統(tǒng)集成方法,以及組成模塊的架構(gòu)和功能。 LlN協(xié)議是當(dāng)前廣泛應(yīng)用的車載局部互連協(xié)議,作為英飛凌XC866MCU上很關(guān)鍵的一個(gè)外圍IP,本論文在介紹了MCU架構(gòu)基礎(chǔ)上,設(shè)計(jì)實(shí)現(xiàn)了LlN控制器。LIN協(xié)議是UART在數(shù)據(jù)鏈路層上的擴(kuò)展,其關(guān)鍵是LlN協(xié)議數(shù)據(jù)鏈路層的檢測(cè)實(shí)現(xiàn)。本文給出了一種可靠,高效的協(xié)議檢測(cè)機(jī)制,從而使軟件和硬件更好配合工作完成協(xié)議檢測(cè)。在完成LlN控制器設(shè)計(jì)后,本文結(jié)合了XC866ADC的架構(gòu),介紹了ADC模擬和系統(tǒng)的數(shù)字接口概念和實(shí)現(xiàn)要點(diǎn),介紹了如何考慮分析選擇合理的數(shù)字接口方案。論文最后以XC866的系統(tǒng)架構(gòu)為基礎(chǔ),提出了一種高效的基于FPGA的IP原型驗(yàn)證平臺(tái)方案,并以LlN控制器作為驗(yàn)證這一平臺(tái)的IP,在FPGA上成功的實(shí)現(xiàn)了驗(yàn)證方案。論文同時(shí)介紹了從SOC設(shè)計(jì)向FPGA原型驗(yàn)證轉(zhuǎn)換時(shí)的處理方法及工程經(jīng)驗(yàn),介紹了MCU及驗(yàn)證平臺(tái)的測(cè)試平臺(tái)思想,以及基于FPGA原型和邏輯分析儀實(shí)時(shí)測(cè)試的MCU固件代碼覆蓋率測(cè)試方法。 目前8位MCU在中低端的應(yīng)用越來越廣泛,特別是目前發(fā)展迅速的汽車電子和消費(fèi)電子領(lǐng)域。因此對(duì)MCU架構(gòu)的不斷研究和提高,對(duì)更多面向應(yīng)用領(lǐng)域的IP的研究和設(shè)計(jì),以及如何更快速的實(shí)現(xiàn)芯片驗(yàn)證將極大的推動(dòng)MCU在各個(gè)領(lǐng)域的應(yīng)用和推廣,將產(chǎn)生極大的經(jīng)濟(jì)和應(yīng)用價(jià)值。
上傳時(shí)間: 2013-07-14
上傳用戶:李夢(mèng)晗
隨著對(duì)高處理能力、網(wǎng)絡(luò)通信、實(shí)時(shí)多任務(wù),超低功耗這些需求的增長(zhǎng),傳統(tǒng)8位處理器已經(jīng)不能滿足新產(chǎn)品的要求了,高端嵌入式處理器已經(jīng)得到了普遍的重視和應(yīng)用.ARM是目前嵌入式領(lǐng)域應(yīng)用最廣泛的RISC微處理器結(jié)構(gòu),該文研究了基于ARM處理器的嵌入式系統(tǒng)的開發(fā),介紹了利用一款A(yù)RM微處理器和FPGA設(shè)計(jì)的四路E1中繼板卡的硬件結(jié)構(gòu)和工作原理,并在這個(gè)硬件平臺(tái)上進(jìn)行軟件開發(fā)的過程.該四路E1收發(fā)器能夠提供四條E1鏈路,把帶寬從2Mbps提高到8Mbps,能夠同時(shí)負(fù)載120個(gè)用戶的通信,解決了數(shù)字環(huán)路系統(tǒng)中卡槽數(shù)目限制的問題.目前,建立在G. 703基礎(chǔ)上的El接口在分組網(wǎng)、幀中繼網(wǎng)、GSM移動(dòng)基站及軍事通信中得到廣泛的應(yīng)用,傳送語音信號(hào)、數(shù)據(jù)、圖像等業(yè)務(wù).文中首先分析了當(dāng)前數(shù)字環(huán)路系統(tǒng)的發(fā)展現(xiàn)狀和趨勢(shì),隨著網(wǎng)絡(luò)通信的用戶數(shù)目及信息量的猛增,拓寬數(shù)據(jù)傳輸?shù)耐ǖ朗且豁?xiàng)研究熱點(diǎn),這是開發(fā)四路E1收發(fā)器的一個(gè)目的.接著敘述了數(shù)字環(huán)路系統(tǒng)的結(jié)構(gòu)和工作原理,即四路E1收發(fā)器的應(yīng)用環(huán)境,著重介紹了四路E1板卡在整個(gè)系統(tǒng)中所扮演的角色和嵌入式處理器ARM的體系結(jié)構(gòu)和特點(diǎn),鑒于數(shù)據(jù)傳輸中對(duì)時(shí)鐘的要求比較嚴(yán)格,該文還介紹了FPGA技術(shù),應(yīng)用它主要是為系統(tǒng)提供各個(gè)精確的時(shí)鐘.然后,在分析了四路E1收發(fā)器的工作原理和比較了各類處理器特點(diǎn)的基礎(chǔ)上,提出了四路E1收發(fā)器的硬件設(shè)計(jì),分別介紹了時(shí)鐘模塊、系統(tǒng)接口電路、存儲(chǔ)系統(tǒng)模塊、四通道E1合成器模塊、CPU模塊以及時(shí)隙交換模塊.接著,在研究分析了G.703和G.704等通信協(xié)議后,再根據(jù)系統(tǒng)要求提出了四路E1收發(fā)器的軟件設(shè)計(jì).先介紹了實(shí)時(shí)操作系統(tǒng)RTXC,詳細(xì)闡述了ARM處理器啟動(dòng)代碼程序的設(shè)計(jì),然后給出了在此操作系統(tǒng)下軟件設(shè)計(jì)的整體結(jié)構(gòu),分四個(gè)任務(wù)分別闡述此軟件功能,其中詳細(xì)介紹了信令處理模塊、接口中斷處理模塊、系統(tǒng)運(yùn)行監(jiān)測(cè)模塊和RC消息LC消息處理模塊.最后介紹了軟件和硬件的調(diào)試方法以及設(shè)計(jì)過程中的調(diào)試開發(fā)過程,整個(gè)系統(tǒng)設(shè)計(jì)完成后,經(jīng)過反復(fù)調(diào)試、測(cè)驗(yàn)已達(dá)到了預(yù)期的效果,現(xiàn)正投入使用中.
標(biāo)簽: FPGA ARM 處理器 中的應(yīng)用
上傳時(shí)間: 2013-04-24
上傳用戶:夢(mèng)雨軒膂
ADS7824是美國BB公司生產(chǎn)的12位開關(guān)電容式逐次逼近型模/數(shù)轉(zhuǎn)換芯片.它具有與CPU的并行/串行接口,功耗低,片上資源豐富,接口靈活等特點(diǎn).文中詳細(xì)介紹了ADS7824的工作原理、引腳定義、工作
上傳時(shí)間: 2013-07-08
上傳用戶:yy307115118
作為嵌入式系統(tǒng)核心的微處理器,是SOC不可或缺的“心臟”,微處理器的性能直接影響著整個(gè)SOC的性能。 與國際先進(jìn)技術(shù)相比,我國在這一領(lǐng)域的研究和開發(fā)工作還相當(dāng)落后,這直接影響到我國信息產(chǎn)業(yè)的發(fā)展。本著趕超國外先進(jìn)技術(shù),填補(bǔ)我國在該領(lǐng)域的空白以擺脫受制于國外的目的,我國很多科研單位和公司進(jìn)行了自己的努力和嘗試。經(jīng)過幾年的探索,已經(jīng)有多種自主知識(shí)產(chǎn)權(quán)的處理器芯片完成了設(shè)計(jì)驗(yàn)證并逐漸進(jìn)入市場(chǎng)化階段。我國已結(jié)束無“芯”的歷史,并向設(shè)計(jì)出更高性能處理器的目標(biāo)邁進(jìn)。 艾科創(chuàng)新微電子公司的VEGA處理器,是公司憑借自己的技術(shù)力量和科研水平設(shè)計(jì)出的一款64位高性能RSIC微處理器。該處理器基于MIPSISA構(gòu)架,采用五級(jí)流水線的設(shè)計(jì),并且使用了高性能處理器所廣泛采用的虛擬內(nèi)存管理技術(shù)。設(shè)計(jì)過程中采用自上而下的方法,根據(jù)其功能將其劃分為取指、譯碼、算術(shù)邏輯運(yùn)算、內(nèi)存管理、流水線控制和cache控制等幾個(gè)功能塊,使得我們?cè)谠O(shè)計(jì)中能夠按照其功能和時(shí)序要求進(jìn)行。 本文的首先介紹了MIPS微處理器的特點(diǎn),通過對(duì)MIPS指令集和其五級(jí)流水線結(jié)構(gòu)的介紹使得對(duì)VEGA的設(shè)計(jì)有了一個(gè)直觀的認(rèn)識(shí)。在此基礎(chǔ)上提出了VEGA的結(jié)構(gòu)劃分以及主要模塊的功能。作為采用虛擬內(nèi)存管理技術(shù)的處理器,文章的主要部分介紹了VEGA的虛擬內(nèi)存管理技術(shù),將VEGA的內(nèi)存管理單元(MMU)尤其是內(nèi)部?jī)蓚€(gè)翻譯后援緩沖(TLB)的設(shè)計(jì)作為重點(diǎn)給出了流水線處理器設(shè)計(jì)的方法。結(jié)束總體設(shè)計(jì)并完成仿真后,并不能代表設(shè)計(jì)的正確性,它還需要我們?cè)趯?shí)際的硬件平臺(tái)上進(jìn)行驗(yàn)證。作為論文的又一重點(diǎn)內(nèi)容,介紹了我們?cè)赩EGA驗(yàn)證過程中使用到的FPGA的主要配置單元,F(xiàn)PGA的設(shè)計(jì)流程。VEGA的FPGA平臺(tái)是一完整的計(jì)算機(jī)系統(tǒng),我們利用在線調(diào)試軟件XilinxChipscope對(duì)其進(jìn)行了在線調(diào)試,修正其錯(cuò)誤。 經(jīng)過模塊設(shè)計(jì)到最后的FPGA驗(yàn)證,VEGA完成了其邏輯設(shè)計(jì),經(jīng)過綜合和布局布線等后端流程,VEGA采用0.18工藝流片后達(dá)到120MHz的工作頻率,可在其平臺(tái)上運(yùn)行Windows-CE和Linux嵌入式操作系統(tǒng),達(dá)到了預(yù)計(jì)的設(shè)計(jì)要求。
標(biāo)簽: MIPS FPGA 微處理器 模塊設(shè)計(jì)
上傳時(shí)間: 2013-07-07
上傳用戶:標(biāo)點(diǎn)符號(hào)
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1