Dev-C++是一個(gè)Windows下的C和C++程序的集成開發(fā)環(huán)境。它使用MingW32/GCC編譯器,遵循C/C++標(biāo)準(zhǔn)。開發(fā)環(huán)境包括多頁面窗口、工程編輯器以及調(diào)試器等,在工程編輯器中集合了編輯器、編譯器、連接程序和執(zhí)行程序,提供高亮度語法顯示的,以減少編輯錯(cuò)誤
標(biāo)簽: Dev
上傳時(shí)間: 2013-07-31
上傳用戶:3233
清華大學(xué)出版社,ARM體系結(jié)構(gòu)與編程,杜春雷編著。本書內(nèi)容有:ARM體系介紹、ARM程序設(shè)計(jì)模型、ARM匯編語言程序設(shè)計(jì)、ARM C/C++語言程序設(shè)計(jì)、ARM連接器的使用、ARM集成開發(fā)環(huán)境CodeWarriorIED的介紹及高性能的調(diào)試工具ADW的使用,以及一些典型的基于ARM體系的嵌入式應(yīng)用系統(tǒng)設(shè)計(jì)時(shí)的基本技術(shù)。第1-252頁。
上傳時(shí)間: 2013-06-25
上傳用戶:tfyt
清華大學(xué)出版社,ARM體系結(jié)構(gòu)與編程,杜春雷編著。本書內(nèi)容有:ARM體系介紹、ARM程序設(shè)計(jì)模型、ARM匯編語言程序設(shè)計(jì)、ARM C/C++語言程序設(shè)計(jì)、ARM連接器的使用、ARM集成開發(fā)環(huán)境CodeWarriorIED的介紹及高性能的調(diào)試工具ADW的使用,以及一些典型的基于ARM體系的嵌入式應(yīng)用系統(tǒng)設(shè)計(jì)時(shí)的基本技術(shù)。第253頁-完。
上傳時(shí)間: 2013-07-09
上傳用戶:ukuk
現(xiàn)場(chǎng)可編程門陣列(FPGA)是一種可實(shí)現(xiàn)多層次邏輯器件?;赟RAM的FPGA結(jié)構(gòu)由邏輯單元陣列來實(shí)現(xiàn)所需要的邏輯函數(shù)。FPGA中,互連線資源是預(yù)先定制的,這些資源是由各種長(zhǎng)度的可分割金屬線,緩沖器和.MOS管實(shí)現(xiàn)的,所以相對(duì)于ASIC中互連線所占用的面積更大。為了節(jié)省芯片面積,一般都采用單個(gè)MOS晶體管來連接邏輯資源。MOS晶體管的導(dǎo)通電阻可以達(dá)到千歐量級(jí),可分割金屬線段的電阻相對(duì)于MOS管來說是可以忽略的,然而它和地之間的電容達(dá)到了0.1pf[1]。為了評(píng)估FPGA的性能,用HSPICE仿真模型雖可以獲得非常精確的結(jié)果,但是基于此模型需要花費(fèi)太多的時(shí)間。這在基于時(shí)序驅(qū)動(dòng)的工藝映射和布局布線以及靜態(tài)時(shí)序分析中都是不可行的。于是,非常迫切地需要一種快速而精確的模型。 FPGA中連接盒、開關(guān)盒都是由MOS管組成的。FPGA中的時(shí)延很大部分取決于互連,而MOS傳輸晶體管在互連中又占了很大的比重。所以對(duì)于MOS管的建模對(duì)FPGA時(shí)延估算有很大的影響意義。對(duì)于MOS管,Muhammad[15]采用導(dǎo)通電阻來代替MOS管,然后用。Elmore[3]時(shí)延和Rubinstein[4]時(shí)延模型估算互連時(shí)延。Elmore時(shí)延用電路的一階矩來近似信號(hào)到達(dá)最大值50%時(shí)的時(shí)延,而Rubinstein也是通過計(jì)算電路的一階矩估算時(shí)延的上下邊界來估算電路的時(shí)延,然而他們都是用來計(jì)算RC互連時(shí)延。傳輸管是非線性器件,所以沒有一個(gè)固定的電阻,這就造成了Elmore時(shí)延和Rubinstein時(shí)延模型的過于近似的估算,對(duì)整體評(píng)估FPGA的性能帶來負(fù)面因素。 本論文提出快速而精確的現(xiàn)場(chǎng)可編程門陣列FPGA中的互連資源MOS傳輸管時(shí)延模型。首先從階躍信號(hào)推導(dǎo)出適合50%時(shí)延的等效電阻模型,然后在斜坡輸入的時(shí)候,給出斜坡輸入時(shí)的時(shí)延模型,并且給出等效電容的計(jì)算方法。結(jié)果驗(yàn)證了我們精確的時(shí)延模型在時(shí)間上的開銷少的性能。 在島型FPGA中,單個(gè)傳輸管能夠被用來作為互連線和互連線之間的連接,或者互連線和管腳之間的連接,如VPR把互連線和管腳作為布線資源,管腳只能單獨(dú)作為輸入或者輸出管腳,以致于它們不是一個(gè)線網(wǎng)的起點(diǎn)就是線網(wǎng)的終點(diǎn)。而這恰恰忽略了管腳實(shí)際在物理上可以作為互連線來使用的情況(VPR認(rèn)為dogleg現(xiàn)象本身對(duì)性能提高不多)。本論文通過對(duì)dogleg現(xiàn)象進(jìn)行了探索,并驗(yàn)證了在使用SUBSET開關(guān)盒的情況下,dogleg能提高FPGA的布通率。
上傳時(shí)間: 2013-07-24
上傳用戶:yezhihao
Microsoft編寫優(yōu)質(zhì)無錯(cuò)C程序秘訣
上傳時(shí)間: 2013-06-20
上傳用戶:ryanxue
C語言源代碼,電路原理圖,PCB,GPS/GPRS車載終端,LPC2387、UCOSII,天澤物流協(xié)議
上傳時(shí)間: 2013-06-26
上傳用戶:rhl123
TCPIP源代碼C語言版本,文件 中是用C寫的TCP/IP通信協(xié)議,如果用得到可以直接移植到嵌入式處理器中,只需小量修改即可,希望對(duì)有需要者有所幫助^_^
上傳時(shí)間: 2013-07-17
上傳用戶:372825274
MSP430單片機(jī)C語言實(shí)例精講,想學(xué)MSP430的,是不能錯(cuò)過這個(gè)資料的,入門級(jí)的好教程,希望對(duì)有需要者有所幫助^_^
上傳時(shí)間: 2013-04-24
上傳用戶:cy1109
AVR單片機(jī)C語言高級(jí)程序設(shè)計(jì),很不錯(cuò)的一本書,學(xué)AVR的可以看下~
標(biāo)簽: AVR 單片機(jī) C語言 程序設(shè)計(jì)
上傳時(shí)間: 2013-06-21
上傳用戶:yy307115118
幾個(gè)C語言小游戲源碼,推箱子,掃雷,五子棋,等收集,希望大家用的愉快
上傳時(shí)間: 2013-05-27
上傳用戶:liuqy
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1