利用混沌的對(duì)初值和參數(shù)敏感、偽隨機(jī)以及遍歷等特性設(shè)計(jì)的加密方案,相對(duì)傳統(tǒng)加密方案而言,表現(xiàn)出許多優(yōu)越性能,尤其在快速置亂和擴(kuò)散數(shù)據(jù)方面.目前,大多數(shù)混沌密碼傾向于軟件實(shí)現(xiàn),這些實(shí)現(xiàn)方案中數(shù)據(jù)串行處理且吞吐量有限,因而不適合硬件實(shí)現(xiàn).該論文分別介紹了適合FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列)并行實(shí)現(xiàn)的序列密碼和分組密碼方案.序列密碼方案,對(duì)傳統(tǒng)LFSR(線(xiàn)性反饋移位寄存器)進(jìn)行改進(jìn),采用非線(xiàn)性的混沌方程代替LFSR中的線(xiàn)性反饋方程,進(jìn)而構(gòu)造出基于混沌偽隨機(jī)數(shù)發(fā)生器的加密算法.分組密碼方案,從圖像置亂的快速性考慮,將兩維混沌映射擴(kuò)展到三維空間;同時(shí),引入另一種混沌映射對(duì)圖像數(shù)據(jù)進(jìn)行擴(kuò)散操作,以有效地抵抗統(tǒng)計(jì)和差分攻擊.對(duì)于這兩種方案,文中給出了VHDL(硬件描述語(yǔ)言)編程、FPGA片內(nèi)功能模塊設(shè)計(jì)、加密效果以及硬件性能分析等.其中,序列密碼硬件實(shí)現(xiàn)方案,在不考慮通信延時(shí)的情況下,可以達(dá)到每秒61.622兆字節(jié)的加密速度.實(shí)驗(yàn)結(jié)果表明,這兩種加密算法的FPGA實(shí)現(xiàn)方案是可行的,并且能夠得到較高的安全性和較快的加密速度.
標(biāo)簽: FPGA 混沌 加密芯片 技術(shù)研究
上傳時(shí)間: 2013-04-24
上傳用戶(hù):yx007699
在基本Sprott-B混沌系統(tǒng)數(shù)學(xué)模型的基礎(chǔ)上,引入一個(gè)控制參數(shù)進(jìn)行系統(tǒng)改造,構(gòu)建出一個(gè)恒定Lyapunov指數(shù)譜魯棒混沌系統(tǒng)。通過(guò)相軌圖、Lyapunov指數(shù)譜和分岔圖等動(dòng)力學(xué)工具對(duì)系統(tǒng)進(jìn)行了仿真分析。研究結(jié)果表明,系統(tǒng)對(duì)唯一的控制參數(shù)保持恒定的Lyapunov指數(shù)譜,從而工作于魯棒混沌狀態(tài),理論分析則揭示出控制參數(shù)對(duì)于系統(tǒng)的混沌振蕩具有線(xiàn)性或非線(xiàn)性調(diào)幅作用。此外,在以改進(jìn)的Euler算法進(jìn)行離散化后,采用微控制器MSP430F249進(jìn)行了實(shí)驗(yàn)驗(yàn)證,證明了系統(tǒng)的可實(shí)現(xiàn)性。
標(biāo)簽: Lyapunov 魯棒 混沌系統(tǒng) 微控制器
上傳時(shí)間: 2014-01-06
上傳用戶(hù):Shaikh
混沌科學(xué)得到廣泛研究應(yīng)該得益于20世紀(jì)60年代洛倫茲(Lorenz)的“蝴蝶效應(yīng)”。混沌信號(hào)具有初值敏感性、內(nèi)隨機(jī)性、遍歷性和有界性等特點(diǎn),近幾年得到深入的研究和探索,并開(kāi)始廣泛應(yīng)用于信號(hào)處理、保密通信、生物醫(yī)學(xué)等領(lǐng)域,特別是在醫(yī)療器械的應(yīng)用,有著重大的突破。科學(xué)研究表明:生物體是一個(gè)高度的非線(xiàn)性系統(tǒng),而非線(xiàn)性系統(tǒng)的運(yùn)動(dòng)通常表現(xiàn)出混沌現(xiàn)象,人體的生理活動(dòng)呈現(xiàn)眾多的混沌現(xiàn)象。所以,研究混沌信號(hào)源的產(chǎn)生對(duì)生物醫(yī)學(xué)的研究有著極其重要的意義。
上傳時(shí)間: 2013-11-10
上傳用戶(hù):xdqm
隨著混沌理論應(yīng)用于產(chǎn)生偽隨機(jī)序列的發(fā)展,用現(xiàn)場(chǎng)可編程邏輯門(mén)陣列實(shí)現(xiàn)了基于TD—ERCS混沌的偽隨機(jī)序列發(fā)生器.為了便于硬件實(shí)現(xiàn)并減少硬件占用資源.對(duì)原算法(即基于TD—ERCS構(gòu)造偽隨機(jī)序列發(fā)生器的算法)進(jìn)行了適當(dāng)改進(jìn),密鑰空間縮減到2⋯.設(shè)計(jì)采用雙精度浮點(diǎn)運(yùn)算,選用Cyclone系列的EPIC20F400芯片。完成了CPRSG的系統(tǒng)仿真實(shí)驗(yàn).系統(tǒng)的硬件電路占用17716個(gè)邏輯單元,占芯片資源88%,工作頻率50 MHz,EPRS產(chǎn)生速率10 Mbps.
標(biāo)簽: FPGA 混沌 偽隨機(jī)序列 發(fā)生器
上傳時(shí)間: 2013-10-28
上傳用戶(hù):crazyer
系統(tǒng)發(fā)射部分由Lorenz混沌電路和調(diào)頻電路產(chǎn)生混沌調(diào)頻載波信號(hào),經(jīng)采樣后在FPGA中實(shí)現(xiàn)差分延時(shí)和調(diào)制;接收部分基于非相干相關(guān)法,位同步模塊采用相關(guān)值與能量比值作為定時(shí)測(cè)度,通過(guò)設(shè)置門(mén)限和滑動(dòng)搜索窗口尋找初始同步,而后引入數(shù)字鎖相環(huán)進(jìn)行相關(guān)峰值跟蹤和位同步調(diào)整。
標(biāo)簽: FM-DCSK 混沌 原型設(shè)計(jì) 通信系統(tǒng)
上傳時(shí)間: 2013-10-27
上傳用戶(hù):wkxiian
隨著混沌理論應(yīng)用于產(chǎn)生偽隨機(jī)序列的發(fā)展,用現(xiàn)場(chǎng)可編程邏輯門(mén)陣列實(shí)現(xiàn)了基于TD—ERCS混沌的偽隨機(jī)序列發(fā)生器.為了便于硬件實(shí)現(xiàn)并減少硬件占用資源.對(duì)原算法(即基于TD—ERCS構(gòu)造偽隨機(jī)序列發(fā)生器的算法)進(jìn)行了適當(dāng)改進(jìn),密鑰空間縮減到2⋯.設(shè)計(jì)采用雙精度浮點(diǎn)運(yùn)算,選用Cyclone系列的EPIC20F400芯片。完成了CPRSG的系統(tǒng)仿真實(shí)驗(yàn).系統(tǒng)的硬件電路占用17716個(gè)邏輯單元,占芯片資源88%,工作頻率50 MHz,EPRS產(chǎn)生速率10 Mbps.
標(biāo)簽: FPGA 混沌 偽隨機(jī)序列 發(fā)生器
上傳時(shí)間: 2013-11-21
上傳用戶(hù):許小華
混沌遺傳算法
標(biāo)簽: 混沌遺傳算法
上傳時(shí)間: 2015-01-12
上傳用戶(hù):362279997
牛頓法解方程之混沌情況
上傳時(shí)間: 2013-12-06
上傳用戶(hù):vodssv
這個(gè)是基于混沌的AES加密算法
上傳時(shí)間: 2015-02-12
上傳用戶(hù):huangld
這個(gè)是基于混沌的DES算法
上傳時(shí)間: 2013-12-04
上傳用戶(hù):水口鴻勝電器
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1