亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

清華

  • 微電子電路第5版上冊高清版.part1

    估計是全站唯一高清《微電子電路》中文第五版,對剛csdn百元會員費。因為文件100m以上,所以分多批上傳。上冊part1:http://dl.21ic.com/download/1565416017-314802.html part2:http://dl.21ic.com/download/5-314803.html part3:http://dl.21ic.com/download/5-314804.html 下冊:  http://dl.21ic.com/download/5-314805.html 

    標簽: 微電子 電路

    上傳時間: 2022-07-03

    上傳用戶:

  • 我的第一本算法書+算法圖解 PDF(高清文字版,帶目錄書簽)

    我的第一本算法書+帶算法圖解(高清無水印版PDF),基本加高級算法輕松理解,非常適合算法研究.

    標簽: 算法

    上傳時間: 2022-07-11

    上傳用戶:

  • 海思Hi3515開發板高清IP攝像機解決方案,附全套硬件資料

    海思Hi3515開發板高清IP攝像機解決方案,附全套硬件資料

    標簽: hi3515 開發板 ip攝像機

    上傳時間: 2022-07-11

    上傳用戶:

  • C Primer Plus 第6版 高清中文版+源碼

    C Primer Plus 第6版 高清中文版+源碼 文件比較大,滿滿的干貨。

    標簽: C++

    上傳時間: 2022-07-12

    上傳用戶:

  • 數據結構_李丹主編pdf高清版

    李丹編寫的數據結構書籍pdf高清版,帶書簽。

    標簽: 數據結構

    上傳時間: 2022-07-20

    上傳用戶:

  • 工程數學 線性代數超清——同濟第五版 pdf

    線性代數超清——同濟第五版.pdf,  超級清晰, 可以搜索文字, 

    標簽: 線性代數

    上傳時間: 2022-07-25

    上傳用戶:canderile

  • 安霸A2S高清攝像機PCB+原理圖,Cadence軟件繪制

    安霸A2S高清攝像機PCB+原理圖 Cadence軟件繪制    

    標簽: 攝像機 pcb 原理圖 Cadence

    上傳時間: 2022-07-27

    上傳用戶:

  • fft算法.zip

    這是根據《數字信號處理》(程佩清)中FFT的流程圖,自己編寫的快速傅里葉變換算法。

    標簽: fft zip 算法

    上傳時間: 2013-06-16

    上傳用戶:huql11633

  • 基于FPGA的實時圖像采集與處理系統研究.rar

    隨著數碼技術的不斷發展,數字圖像處理的應用領域不斷擴大,其實時處理技術成為研究的熱點。VLSI技術的迅猛發展為數字圖像實時處理技術提供了硬件基礎。其中FPGA(現場可編程門陣列)的特點使其非常適用于進行一些基于像素級的圖像處理。 傳統的圖像顯示系統必須連接到PC才能觀察圖像視頻,存在著高速實時性、穩定性問題。本設計脫離高清晰工業相機必須與PC連接才可以觀看到高清晰圖像的束縛,實現系統的小型化。針對130萬像素彩色1/2英寸鎂光CMOS圖像傳感器,提出用硬件實現Bayer格式到RGB格式轉換的設計方案,完成由黑白圖像到高清彩色圖像的轉換,用SDRAM作緩存,輸出標準VGA信號,可直接連接VGA顯示器、投影儀等設備進行實時的視頻圖像觀看,與模擬相機740X576分辨率(480線)圖像相比,設計圖像畫質相當于1280X1024分辨率(750線),最高幀率25fps,整個結構應用FPGA作為主控制器,用少量的緩存代替傳統的大容量存儲,加快了運算速率,減小了電路規模,滿足圖像實時處理的要求,使展現出來的視頻圖像得到質的飛躍??梢詮V泛應用于工業控制和遠程監控等領域。 論文研究的重點是采用altera公司EP2C芯片前端驅動CMOS圖像傳感器,實時采集Bayer圖像象素,分析研究CFA圖像插值算法,實現了基于FPGA的實時線性插值算法,能夠對輸入是每像素8bit、分辨率為1280×1204的Bayer模式圖像數據進行實時重構,輸出彩色RGB圖像。由端口FIFO作為數據緩沖,存儲一幀圖像到高速SDRAM,構建VGA顯示控制器,實現對輸入是每像素24bit(RGB101010)、分辨率為640×480、幀頻25HZ彩色圖像進行實時顯示。 整個模塊結構包括電源模塊單元等、CMOS成像單元、FPGA數據處理單元、SDRAM控制單元、VGA顯示接口單元。 最后,對系統進行了調試。經實驗驗證,系統達到了實時性,能正確和可靠的工作。整個設計模塊能夠滿足高幀率和高清晰的實時圖像處理,占用系統資源很少,用較少的時間完成了圖像數據的轉換,提高了效率。

    標簽: FPGA 實時圖像采集 與處理系統

    上傳時間: 2013-06-08

    上傳用戶:zhengjian

  • DVBSS2調制器的設計及其FPGA實現.rar

    數字高清電視是當前世界上最先進的圖像壓縮編碼技術和數字傳輸技術的結合,是高技術競爭的焦點之一。其中,信道處理系統及其相關芯片更是集中了數字信號處理、前向糾錯編解碼等數字電視傳輸的核心技術,成為設計和開發整個數字電視系統的關鍵技術之一。本文以衛星數字電視的信道處理系統為對象,結合國際通行的DVB-S/S2標準,研究了該系統在發射端的設計與實現所涉及到的一系列內容。 本文介紹了數字電視的發展概況和主要標準,特別是對我國衛星電視的發展進行了詳細的介紹。然后,本文DVB-S/S2信道處理系統的基本原理進行了介紹和分析,主要包括RS碼、卷積碼、BCH碼、LDPC碼等的差錯編碼的基本原理,以及基帶信號處理的基本原理。在此基礎上對兩種系統的傳輸性能和DVB-S2的后向兼容系統分別進行了基于Matlab的仿真。最后闡述了基于FPGA的DVB-S調制器的信道編碼和調制實現,按功能對DVB-S/S2信道編碼過程進行模塊分解,并針對每個模塊進行工作原理分析、算法分析、HDL描述、時序仿真及FPGA實現。DVB-S/S2調制器的核心是信道編碼和調制部分,利用FPGA在數字信號處理方面的優勢,本文重點對其中的幾個關鍵模塊,包括RS編碼、卷積交織器、卷積編碼、BCH編碼、LDPC編碼等的實現算法進行了比較詳細的分析,并通過HDL描述和時序仿真來驗證算法正確性。

    標簽: DVBSS2 FPGA 調制器

    上傳時間: 2013-07-10

    上傳用戶:gmh1314

主站蜘蛛池模板: 西昌市| 左云县| 三原县| 洪洞县| 固阳县| 二手房| 澄江县| 呼伦贝尔市| 搜索| 哈密市| 景东| 大庆市| 临沂市| 石楼县| 五莲县| 千阳县| 金沙县| 巴彦县| 洮南市| 衡阳县| 休宁县| 苍南县| 屏边| 日喀则市| 湛江市| 贵南县| 漳浦县| 灵丘县| 勃利县| 定远县| 桐庐县| 鹤山市| 轮台县| 东宁县| 迁西县| 深州市| 西充县| 宝山区| 永福县| 桦南县| 壤塘县|