該文結(jié)合"10M/100M以太網(wǎng)交換芯片的設(shè)計(jì)"課題,介紹了以太網(wǎng)技術(shù)發(fā)展的概況和IP CORE、SoC的設(shè)計(jì)方法,闡述了以太網(wǎng)交換原理及關(guān)鍵技術(shù),研究了CSMA/CD協(xié)議、交換機(jī)、VLAN的原理和數(shù)據(jù)流優(yōu)先技術(shù)及流量控制,在此基礎(chǔ)上完成了10M/100M以太網(wǎng)交換芯片的主要模塊的設(shè)計(jì)方案和實(shí)現(xiàn)框圖.同時(shí)結(jié)合Philip公司的IC總線的工作原理,給出了10M/100M以太網(wǎng)交換芯片的設(shè)計(jì)方案中的IC接口模塊的FPGA設(shè)計(jì)的驗(yàn)證和仿真,并對(duì)仿真結(jié)果進(jìn)行分析比較,驗(yàn)證了IC接口模塊可以作為一個(gè)軟核來使用.
標(biāo)簽: 10100M FPGA I2C 以太網(wǎng)
上傳時(shí)間: 2013-07-18
上傳用戶:jichenxi0730
隨著全球經(jīng)濟(jì)不斷增長和信息技術(shù)持續(xù)發(fā)展,越來越多用戶提出了對(duì)數(shù)據(jù)、語音和視訊等寬帶接入業(yè)務(wù)的需求。傳統(tǒng)的接入網(wǎng)技術(shù)己成為新一代寬帶通信網(wǎng)絡(luò)建設(shè)的瓶頸,通信網(wǎng)絡(luò)的寬帶化成為一個(gè)必然的趨勢。在眾多新興的接入技術(shù)中,寬帶無線接入技術(shù)以其特有的優(yōu)勢成為近年來通信技術(shù)市場的最大亮點(diǎn)。基于IEEE802.16e的WiMAX技術(shù)作為一種面向無線城域網(wǎng)(WMAN)的寬帶接入方案,正以其優(yōu)異的性能和廣闊的市場前景而倍受關(guān)注。 本文是基于WiMAX技術(shù)的網(wǎng)絡(luò)終端的設(shè)計(jì),根據(jù)IEEE802.16e協(xié)議,物理層需要對(duì)收發(fā)信息進(jìn)行編解碼、調(diào)制解調(diào)等的處理,其中包含很多運(yùn)算密集的算法;這些處理有些適合硬件邏輯實(shí)現(xiàn),有些適合數(shù)字信號(hào)處理器實(shí)現(xiàn),所以設(shè)計(jì)采用了FPGAs+DSPs的實(shí)現(xiàn)方式。考慮對(duì)接收和發(fā)送數(shù)據(jù)的不同處理,在詳細(xì)分析上行和下行鏈路的工作過程的基礎(chǔ)上,對(duì)模塊的進(jìn)行了詳細(xì)劃分,并對(duì)系統(tǒng)的FPGA部分進(jìn)行了詳細(xì)設(shè)計(jì)。 設(shè)計(jì)中本文充分考慮了FPGA和DSP之間處理的優(yōu)缺點(diǎn),并注意避免器件之間通信的復(fù)雜化,在滿足器件之間數(shù)據(jù)流量的同時(shí),盡量使數(shù)據(jù)流向簡單化,避免了延時(shí)增加和接口帶寬調(diào)度的復(fù)雜化。最終整個(gè)設(shè)計(jì)完成完整的802.16e網(wǎng)絡(luò)終端的物理層基帶處理功能。
標(biāo)簽: WiMAX FPGA 網(wǎng)絡(luò)終端 基帶
上傳時(shí)間: 2013-06-01
上傳用戶:123456wh
隨著集成電路頻率的提高和多核時(shí)代的到來,傳統(tǒng)的高速電互連技術(shù)面臨著越來越嚴(yán)重的瓶頸問題,而高速下的光互連具有電互連無法比擬的優(yōu)勢,成為未來電互連的理想替代者,也成為科學(xué)研究的熱點(diǎn)問題。目前,由OIF(Optical Intemetworking Forum,光網(wǎng)絡(luò)論壇)論壇提出的甚短距離光互連協(xié)議,主要面向主干網(wǎng),其延遲、功耗、兼容性等都不能滿足板間、芯片間光互連的需要,因此,研究定制一種適用于板級(jí)、芯片級(jí)的光互連協(xié)議具有非常重要的研究意義。 本論文將協(xié)議功能分為數(shù)據(jù)鏈路層和物理層來設(shè)計(jì),鏈路層功能包括了協(xié)議原語設(shè)計(jì),數(shù)據(jù)幀格式和數(shù)據(jù)傳輸流程設(shè)計(jì),流量控制機(jī)制設(shè)計(jì),協(xié)議通道初始化設(shè)計(jì),錯(cuò)誤檢測機(jī)制設(shè)計(jì)和空閑字符產(chǎn)生、時(shí)鐘補(bǔ)償方式設(shè)計(jì);物理層功能包含了數(shù)據(jù)的串化和解串功能,多通道情況下的綁定功能,數(shù)據(jù)編解碼功能等。 然后,文章采用FPGA(Field Programmable Gate Array,現(xiàn)場可編程門陣列)技術(shù)實(shí)現(xiàn)了定制協(xié)議的單通道模式。重點(diǎn)是數(shù)據(jù)鏈路層的實(shí)現(xiàn),物理層采用定制具備其功能的IP(Intellectual Property,知識(shí)產(chǎn)權(quán))——RocketIO來實(shí)現(xiàn)。實(shí)現(xiàn)的過程中,采用了Xilinx公司的ISE(Integrated System Environment,集成開發(fā)環(huán)境)開發(fā)流程,使用的設(shè)計(jì)工具包括:ISE,ModelSim,Synplify Pro,ChipScope等。 最后,本文對(duì)實(shí)現(xiàn)的協(xié)議進(jìn)行了軟件仿真和上扳測試,訪真和測試結(jié)果表明,實(shí)現(xiàn)的單通道模式,支持的最高串行頻率達(dá)到3.5GHz,完全滿足了光互連驗(yàn)證系統(tǒng)初期的要求,同時(shí)由RocketIO的高速串行差分口得到的眼圖質(zhì)量良好,表明對(duì)物理層IP的定制是成功的。
標(biāo)簽: FPGA 板級(jí) 光互連 協(xié)議研究
上傳時(shí)間: 2013-06-28
上傳用戶:guh000
隨著現(xiàn)代互聯(lián)網(wǎng)規(guī)模的不斷擴(kuò)大,網(wǎng)絡(luò)數(shù)據(jù)流量迅速增長,傳統(tǒng)的路由器已經(jīng)無法滿足網(wǎng)絡(luò)的交換和路由需求。當(dāng)前,新一代路由器普遍利用了交換式路由技術(shù),通過使用交換背板以充分利用公共通信鏈路,有效的提高了鏈路的利用率,并使各通信節(jié)點(diǎn)的并行通信成為可能。硬件系統(tǒng)設(shè)計(jì)中結(jié)合了專用網(wǎng)絡(luò)處理器,可編程器件各自的特點(diǎn),采用了基于ASIC,F(xiàn)PGA,CPLD硬件結(jié)構(gòu)模塊化的設(shè)計(jì)方法。基于ASIC技術(shù)體系的GSR的出現(xiàn),使得路由器的性能大大提高。但是,這種路由器主要滿足數(shù)據(jù)業(yè)務(wù)(文字,圖象)的傳送要求,不能解決全業(yè)務(wù)(語音,數(shù)據(jù),視頻)數(shù)據(jù)傳送的需要。隨著網(wǎng)絡(luò)規(guī)模的擴(kuò)大,矛盾越來越突出,而基于網(wǎng)絡(luò)處理器技術(shù)的新一代路由器,從理論上提出了解決GSR所存在問題的解決方案。 基于網(wǎng)絡(luò)路由器技術(shù)實(shí)現(xiàn)的路由器,采用交換FPGA芯片硬件實(shí)現(xiàn)的方式,對(duì)路由器內(nèi)部各種單播、多播數(shù)據(jù)包進(jìn)行路由轉(zhuǎn)發(fā),實(shí)現(xiàn)網(wǎng)絡(luò)路由器與外部數(shù)據(jù)收發(fā)芯片的數(shù)據(jù)通信。本文主要針對(duì)路由器內(nèi)部交換FPGA芯片數(shù)據(jù)轉(zhuǎn)發(fā)流程的特點(diǎn),分析研究了傳統(tǒng)交換FPGA所采用的交換算法,針對(duì)簡單FIFO算法所產(chǎn)生的線頭阻塞現(xiàn)象,結(jié)合虛擬輸出隊(duì)列(VOQ)機(jī)制及隊(duì)列仲裁算法(RRM)的特點(diǎn),并根據(jù)實(shí)際設(shè)計(jì)中各外圍接口芯片,給出了一種消除數(shù)據(jù)轉(zhuǎn)發(fā)過程中出現(xiàn)的線頭阻塞的iSLIP改進(jìn)算法。針對(duì)實(shí)際網(wǎng)絡(luò)單播、多播數(shù)據(jù)包在數(shù)據(jù)轉(zhuǎn)發(fā)處理過程的不同,給出了實(shí)際的解決方案。并對(duì)FPGA外部SSRAM包緩存帶寬的利用,數(shù)據(jù)轉(zhuǎn)發(fā)的包亂序現(xiàn)象及FPGA內(nèi)部環(huán)回?cái)?shù)據(jù)包的處理流程作了分析并提出了解決方案,有效的提高了路由器數(shù)據(jù)交換性能。 根據(jù)設(shè)計(jì)方案所采用的算法的實(shí)現(xiàn)方式,結(jié)合FPGA內(nèi)部部分關(guān)鍵模塊的功能特點(diǎn)及性能要求,給出了交換FPGA內(nèi)部可用BlockRam資源合理的分配方案及部分模塊的設(shè)計(jì)實(shí)現(xiàn),滿足了實(shí)際的設(shè)計(jì)要求。所有處理模塊均在xilinx公司的FPGA芯片中實(shí)現(xiàn)。
標(biāo)簽: 網(wǎng)絡(luò) 報(bào)文交換 算法 路由器
上傳時(shí)間: 2013-04-24
上傳用戶:牛布牛
本書很有些年頭了。主要內(nèi)容有:超聲波的基本原理,超聲波換能器,聲速、衰減和聲阻抗的測量及其在媒質(zhì)特性分析上的應(yīng)用,超聲波粘度計(jì),超聲波測溫技術(shù),超聲波測量流量,超聲波液位測量技術(shù),超聲測厚。
上傳時(shí)間: 2013-06-07
上傳用戶:cwyd0822
·詳細(xì)說明:MP3編碼庫,可直接將wav,aiff格式的音頻文件壓縮成碼流量為128Kbps的mp3文件-Mp3encode is a kind of mp3 encoded library which can compress wav,aiff files to mp3 files of 128kbps data flow.文件列表: mp3encoder-05-07-04 &nbs
上傳時(shí)間: 2013-06-14
上傳用戶:baitouyu
本系統(tǒng) 1.采用電信級(jí)路由RouterOS3.22。 2.用戶PPPoE拔號(hào)上網(wǎng)。 3.流量控制及套餐訂制。 4.多網(wǎng)段集中管理。 5.用戶詳細(xì)賬單管理。 6.用戶到期續(xù)費(fèi)提醒。 有不明的地方請與我聯(lián)系 QQ:786010966 電話13392434107
上傳時(shí)間: 2013-04-24
上傳用戶:alan-ee
開關(guān)電源基本原理與設(shè)計(jì)介紹,臺(tái)達(dá)的資料,很好的
上傳時(shí)間: 2013-04-24
上傳用戶:cursor
本系統(tǒng)由服務(wù)器軟件控制平臺(tái)和fpga硬件處理系統(tǒng)組成,其中fpga硬件處理系統(tǒng)是整個(gè)系統(tǒng)的核心部分。系統(tǒng)管理員通過服務(wù)器的軟件控制平臺(tái)可以對(duì)fpga硬件處理系統(tǒng)進(jìn)行即時(shí)的配置,fpga硬件處理系統(tǒng)按照系統(tǒng)管理員的配置進(jìn)行工作,并會(huì)在檢測到異常情況或者檢測到用戶敏感的流量或者數(shù)據(jù)包的時(shí)候通知服務(wù)器,服務(wù)器會(huì)向管理員發(fā)送通知。管理員可以在服務(wù)器軟件平臺(tái)上做進(jìn)一步的分析處理。
標(biāo)簽: fpga 服務(wù)器 控制平臺(tái)
上傳時(shí)間: 2013-08-07
上傳用戶:molo
_Wiley_Synthesis_of_Arithmetic_Circuits_-_FPGA_ASIC_and_Embedded_Systems_(2006)_-_DDU一些硬體設(shè)計(jì)教學(xué)文件
標(biāo)簽: Wiley_Synthesis_of_Arithmetic_Cir FPGA_ASIC_and_Embedded_Systems cuits 2006
上傳時(shí)間: 2013-08-20
上傳用戶:lchjng
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1