DFT(Discrete Fourier Transformation)是數字信號分析與處理如圖形、語音及圖像等領域的重要變換工具,直接計算DFT的計算量與變換區間長度N的平方成正比.當N較大時,因計算量太大,直接用DFT算法進行譜分析和喜好的實時處理是不切實際的.快速傅里葉變換(Fast Fourier Transformation,簡稱FFT)使DFT運算效率提高1~2個數量級.本文的目的就是研究如何應用FPGA這種大規模可編程邏輯器件實現FFT的算法.本設計主要采用先進的基-4DIT算法研制一個具有實用價值的FFT實時硬件處理器.在FFT實時硬件處理器的設計實現過程中,利用遞歸結構以及成組浮點制運算方式,解決了蝶形計算、數據傳輸和存儲操作協調一致問題.合理地解決了位增長問題.同時,采用并行高密度乘法器和流水線(pipeline)工作方式,并將雙端口RAM、只讀ROM全部內置在FPGA芯片內部,使整個系統的數據交換和處理速度得以很大提高,實際合理地解決了資源和速度之間相互制約的問題.本設計采用Verilog HDL硬件描述語言進行設計,由于在設計中采用Xilinx公司提供的稱為Core的IP功能塊極大地提高了設計效率.
標簽:
FPGA
FFT
數字處理器
硬件實現
上傳時間:
2013-06-20
上傳用戶:小碼農lz
確保產品之制造性, R&D在設計階段必須遵循Layout相關規范, 以利制造單位能順利生產, 確保產品良率, 降低因設計而重工之浪費.
“PCB Layout Rule” Rev1.60 (發文字號: MT-8-2-0029)發文后, 尚有訂定不足之處, 經補充修正成“PCB Layout Rule” Rev1.70.
PCB Layout Rule Rev1.70, 規范內容如附件所示, 其中分為:
(1) ”PCB LAYOUT 基本規范”:為R&D Layout時必須遵守的事項, 否則SMT,DIP,裁板時無法生產.
(2) “錫偷LAYOUT RULE建議規范”: 加適合的錫偷可降低短路及錫球.
(3) “PCB LAYOUT 建議規范”:為制造單位為提高量產良率,建議R&D在design階段即加入PCB Layout.
(4) ”零件選用建議規范”: Connector零件在未來應用逐漸廣泛, 又是SMT生產時是偏移及置件不良的主因,故制造希望R&D及采購在購買異形零件時能顧慮制造的需求, 提高自動置件的比例.
(5) “零件包裝建議規范”:,零件taping包裝時, taping的公差尺寸規范,以降低拋料率.
標簽:
PCB
華碩
設計規范
上傳時間:
2013-04-24
上傳用戶:vendy