USB2.0 攝像頭微處理器支持高速USB2.0 接口,內(nèi)嵌強(qiáng)勁的圖像后處理單元,JPEG 高速編譯碼器,支持高達(dá)200 萬(wàn)像素的CMOS 傳感器接口和CCD 傳感器接口,處理器設(shè)計(jì)的產(chǎn)品可以實(shí)現(xiàn)獨(dú)特的運(yùn)動(dòng)監(jiān)測(cè)功能與臉部追蹤功能,這不僅大大加強(qiáng)了顯示效果,提高了畫面的品質(zhì),更拓展了PC 攝像頭的應(yīng)用領(lǐng)域,如增強(qiáng)的實(shí)時(shí)視頻聊天功能和門禁監(jiān)測(cè)系統(tǒng)。關(guān)鍵詞:USB2.0,微控制器,硬件設(shè)計(jì)1.引言USB2.0 攝像頭微處理器支持高速USB2.0 接口,內(nèi)嵌強(qiáng)勁的圖像后處理單元,JPEG 高速編譯碼器,支持高達(dá)200 萬(wàn)像素的CMOS 傳感器接口和CCD 傳感器接口,處理器設(shè)計(jì)的產(chǎn)品可以實(shí)現(xiàn)獨(dú)特的運(yùn)動(dòng)監(jiān)測(cè)功能與臉部追蹤功能,這不僅大大加強(qiáng)了顯示效果,提高了畫面的品質(zhì),更拓展了PC 攝像頭的應(yīng)用領(lǐng)域,如增強(qiáng)的實(shí)時(shí)視頻聊天功能和門禁監(jiān)測(cè)系統(tǒng)。主要功能:USB2.0 高速傳輸并兼容USB1.1;高速圖像后處理單元;JPEG 高速編譯碼器;VGA 下30 幀/秒高速傳輸;CMOS/CCD 接口;內(nèi)置8 比特微控制器。不儀具備以上的先進(jìn)特性,還擁有以下多種可擴(kuò)展性:多個(gè)GPIO 接口為增加連拍、LED 指示燈、快捷鍵等功能提供了無(wú)限可能;USB2.0 兼容USB1.1,為攝像頭的廣泛的使用增加了保障;支持多種操作系統(tǒng),如64-bit Window,Windows XP,Linux,Mac,VxWorks,WinCE等等。以下就是對(duì)USB2.0 攝像頭微處理器的硬件設(shè)計(jì)方法及外圍電路分布的介紹。2.系統(tǒng)硬件設(shè)計(jì)2.1 振蕩器USB2.0 攝像頭微處理器的鐘頻是12MHz,外部時(shí)鐘頻率穩(wěn)定性必須小于±50ppm。圖1 是振蕩器電路的設(shè)計(jì)參考圖。
標(biāo)簽: USB 攝像頭 微處理器 硬件設(shè)計(jì)
上傳時(shí)間: 2014-01-16
上傳用戶:dumplin9
本書從實(shí)用角度出發(fā),全面系統(tǒng)深入地闡述了MCS—51單片機(jī)及其兼容機(jī)外圍電路的 設(shè)計(jì)與應(yīng)用..全書共10章.第1章至第3章分別介紹各種智能化/網(wǎng)絡(luò)化集成傳感器、傳 感器系統(tǒng)的原理與應(yīng)用、數(shù)字IC及智能傳感器的接口技術(shù).第4章闡述單片機(jī)測(cè)控系統(tǒng)的 設(shè)計(jì).第5章闡述數(shù)據(jù)采集系統(tǒng)及新穎檢測(cè)電路的設(shè)計(jì).第6章講述智能儀器專用集成電 路及其應(yīng)用.第7章介紹一種基于串行口在線下載的單片機(jī)開(kāi)發(fā)系統(tǒng)的設(shè)計(jì).第8章闡述 單片機(jī)系統(tǒng)穩(wěn)壓電源的設(shè)計(jì).第9章介紹電源監(jiān)控及保護(hù)電路.第10章專門介紹單片機(jī)測(cè) 控系統(tǒng)的抗干擾措施.隨書贈(zèng)送的光盤中,包含了大量的單片機(jī)外圍集成電路的最新英 文資料,是不可多得的珍貴技術(shù)資料庫(kù)...
標(biāo)簽: 單片機(jī) 外圍電路設(shè)計(jì)
上傳時(shí)間: 2013-10-13
上傳用戶:凌云御清風(fēng)
系統(tǒng)實(shí)現(xiàn)計(jì)劃: 1、首先是熟悉NetFPGA平臺(tái),并進(jìn)行平臺(tái)搭建,NetFPGA通過(guò)計(jì)算機(jī)的PCI接口與上位機(jī)進(jìn)行數(shù)據(jù)交互和系統(tǒng)設(shè)置等工作; 2、根據(jù)NetFPGA的路由器功能對(duì)其進(jìn)行硬件代碼的編寫和改進(jìn); 3、接下來(lái)是使用C語(yǔ)言編寫網(wǎng)絡(luò)行為記錄器; 4、設(shè)計(jì)管理系統(tǒng)、Web服務(wù)器、數(shù)據(jù)庫(kù)。
標(biāo)簽: Xilinx HDUSec FPGA 網(wǎng)絡(luò)
上傳時(shí)間: 2013-11-08
上傳用戶:xingisme
Arria V系列 FPGA芯片基本描述 (1)28nm FPGA,在成本、功耗和性能上達(dá)到均衡; (2)包括低功耗6G和10G串行收發(fā)器; (3)總功耗比6G Arria II FPGA低40%; (4)豐富的硬核IP模塊,提高了集成度 (5)目前市場(chǎng)上支持10.3125Gbps收發(fā)器技術(shù)、功耗最低的中端FPGA。
上傳時(shí)間: 2013-10-26
上傳用戶:wsq921779565
100-Gb光傳送網(wǎng)(OTN)復(fù)用轉(zhuǎn)發(fā)器 a. 提供連續(xù)數(shù)據(jù)范圍在600 Mbps到14.1 Gbps之間的串行收發(fā)器,通過(guò)使用方便的部分重新配置功能支持多標(biāo)準(zhǔn)客戶側(cè)接口; b. 44個(gè)獨(dú)立發(fā)送時(shí)鐘域,提高了時(shí)鐘靈活性; c. 收發(fā)器集成電信號(hào)散射補(bǔ)償(EDC)功能,可直接驅(qū)動(dòng)光模塊(SFP+、SFP、QSFP、CFP); d. 支持下一代光接口的28-Gbps收發(fā)器; e. 替代外部壓控晶體振蕩器(VCXO)的高級(jí)fPLL。
標(biāo)簽: Altera FPGA Gbit 100
上傳時(shí)間: 2013-11-19
上傳用戶:zhyiroy
特點(diǎn) 精確度0.1%滿刻度 ±1位數(shù) 可量測(cè) 交直流電流/交直流電壓/電位計(jì)/傳送器/Pt-100/荷重元/電阻 等信號(hào) 顯示范圍-1999-9999可任意規(guī)劃 具有異常值與異常次數(shù)記錄保留功能 異常信號(hào)過(guò)高或過(guò)低或范圍內(nèi)或范圍外檢測(cè)可任意設(shè)定 報(bào)警繼電器復(fù)歸方式可任意設(shè)定 尺寸小,穩(wěn)定性高 2.主要規(guī)格 精確度: 0.1% F.S. ±1 digit 0.2% F.S. ±1 digit(AC) 取樣時(shí)間: 16 cycles/sec. 顯示值范圍: -1999 - +9999 digit adjustable 啟動(dòng)延遲動(dòng)作時(shí)間: 0-99.9 second adjustable 繼電器延遲動(dòng)作時(shí)間: 0-99.9 second adjustable 繼電器復(fù)歸方式: Manual (N) / latch(L) can be modified 繼電器動(dòng)作方向: HI /LO/GO/HL can be modified 繼電器容量: AC 250V-5A, DC 30V-7A 過(guò)載顯示: "doFL" 溫度系數(shù): 50ppm/℃ (0-50℃) 顯示幕: Red high efficiency LEDs high 14.22mm(.56")(PV) Red high efficiency LEDs high 7.0mm(.276")(NO) 參數(shù)設(shè)定方式: Touch switches 記憶型式 : Non-volatile E2PROM memory 絕緣耐壓能力: 2KVac/1 min. (input/output/power) 1600Vdc(input/output 使用環(huán)境條件 : 0-50℃(20 to 90% RH non-condensed) 存放環(huán)境條件: 0-70℃(20 to 90% RH non-condensed) CE認(rèn)證: EN 55022:1998/A1:2000 Class A EN 61000-3-2:2000 EN 61000-3-3:1995/A1:2001 EN 55024:1998/A1:2001
上傳時(shí)間: 2013-11-02
上傳用戶:fandeshun
系統(tǒng)實(shí)現(xiàn)計(jì)劃: 1、首先是熟悉NetFPGA平臺(tái),并進(jìn)行平臺(tái)搭建,NetFPGA通過(guò)計(jì)算機(jī)的PCI接口與上位機(jī)進(jìn)行數(shù)據(jù)交互和系統(tǒng)設(shè)置等工作; 2、根據(jù)NetFPGA的路由器功能對(duì)其進(jìn)行硬件代碼的編寫和改進(jìn); 3、接下來(lái)是使用C語(yǔ)言編寫網(wǎng)絡(luò)行為記錄器; 4、設(shè)計(jì)管理系統(tǒng)、Web服務(wù)器、數(shù)據(jù)庫(kù)。
標(biāo)簽: Xilinx HDUSec FPGA 網(wǎng)絡(luò)
上傳時(shí)間: 2013-10-11
上傳用戶:2404
Arria V系列 FPGA芯片基本描述 (1)28nm FPGA,在成本、功耗和性能上達(dá)到均衡; (2)包括低功耗6G和10G串行收發(fā)器; (3)總功耗比6G Arria II FPGA低40%; (4)豐富的硬核IP模塊,提高了集成度 (5)目前市場(chǎng)上支持10.3125Gbps收發(fā)器技術(shù)、功耗最低的中端FPGA。
上傳時(shí)間: 2013-10-21
上傳用戶:lht618
100-Gb光傳送網(wǎng)(OTN)復(fù)用轉(zhuǎn)發(fā)器 a. 提供連續(xù)數(shù)據(jù)范圍在600 Mbps到14.1 Gbps之間的串行收發(fā)器,通過(guò)使用方便的部分重新配置功能支持多標(biāo)準(zhǔn)客戶側(cè)接口; b. 44個(gè)獨(dú)立發(fā)送時(shí)鐘域,提高了時(shí)鐘靈活性; c. 收發(fā)器集成電信號(hào)散射補(bǔ)償(EDC)功能,可直接驅(qū)動(dòng)光模塊(SFP+、SFP、QSFP、CFP); d. 支持下一代光接口的28-Gbps收發(fā)器; e. 替代外部壓控晶體振蕩器(VCXO)的高級(jí)fPLL。
標(biāo)簽: Altera FPGA Gbit 100
上傳時(shí)間: 2013-11-10
上傳用戶:pzw421125
特點(diǎn): 精確度0.1%滿刻度±1位數(shù) 可量測(cè)交直流電流/交直流電壓/電位計(jì)/傳送器/Pt-100/荷重元/電阻等信號(hào) 顯示范圍0-1999可任意規(guī)劃 小數(shù)點(diǎn)可任意規(guī)劃 尺寸小,穩(wěn)定性高
上傳時(shí)間: 2013-10-28
上傳用戶:DE2542
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1