內(nèi)部存儲(chǔ)器負(fù)責(zé)計(jì)算機(jī)系統(tǒng)內(nèi)部數(shù)據(jù)的中轉(zhuǎn)、存儲(chǔ)與讀取,作為計(jì)算機(jī)系統(tǒng)中必不可少的三大件之一,它對(duì)計(jì)算機(jī)系統(tǒng)性能至關(guān)重要。內(nèi)存可以說是CPU處理數(shù)據(jù)的“大倉庫”,所有經(jīng)過CPU處理的指令和數(shù)據(jù)都要經(jīng)過內(nèi)存?zhèn)鬟f到電腦其他配件上,因此內(nèi)存性能的好壞,直接影響到系統(tǒng)的穩(wěn)定性和運(yùn)行性能。在當(dāng)今的電子系統(tǒng)設(shè)計(jì)中,內(nèi)存被使用得越來越多,并且對(duì)內(nèi)存的要求越來越高。既要求內(nèi)存讀寫速度盡可能的快、容量盡可能的大,同時(shí)由于競(jìng)爭(zhēng)的加劇以及利潤(rùn)率的下降,人們希望在保持、甚至提高系統(tǒng)性能的同時(shí)也能降低內(nèi)存產(chǎn)品的成本。面對(duì)這種趨勢(shì),設(shè)計(jì)和實(shí)現(xiàn)大容量高速讀寫的內(nèi)存顯得尤為重要。因此,近年來內(nèi)存產(chǎn)品正經(jīng)歷著從小容量到大容量、從低速到高速的不斷變化,從技術(shù)上也就有了從DRAM到SDRAM,再到DDR SDRAM及DDR2 SDRAM等的不斷演進(jìn)。和普通SDRAM的接口設(shè)計(jì)相比,DDR2 SDRAM存儲(chǔ)器在獲得大容量和高速率的同時(shí),對(duì)存儲(chǔ)器的接口設(shè)計(jì)也提出了更高的要求,其接口設(shè)計(jì)復(fù)雜度也大幅增加。一方面,由于I/O塊中的資源是有限的,數(shù)據(jù)多路分解和時(shí)鐘轉(zhuǎn)換邏輯必須在FPGA核心邏輯中實(shí)現(xiàn),設(shè)計(jì)者可能不得不對(duì)接口邏輯進(jìn)行手工布線以確保臨界時(shí)序。而另一方面,不得不處理好與DDR2接口有關(guān)的時(shí)序問題(包括溫度和電壓補(bǔ)償)。要正確的實(shí)現(xiàn)DDR2接口需要非常細(xì)致的工作,并在提供設(shè)計(jì)靈活性的同時(shí)確保系統(tǒng)性能和可靠性。 本文對(duì)通過Xilinx的Spartan3 FPGA實(shí)現(xiàn)DDR2內(nèi)存接口的設(shè)計(jì)與實(shí)現(xiàn)進(jìn)行了詳細(xì)闡述。通過Xilinx FPGA提供了I/O模塊和邏輯資源,從而使接口設(shè)計(jì)變得更簡(jiǎn)單、更可靠。本設(shè)計(jì)中對(duì)I/O模塊及其他邏輯在RTL代碼中進(jìn)行了配置、嚴(yán)整、執(zhí)行,并正確連接到FPGA上,經(jīng)過仔細(xì)仿真,然后在硬件中驗(yàn)證,以確保存儲(chǔ)器接口系統(tǒng)的可靠性。
標(biāo)簽: DDR2SDRAM 存儲(chǔ)器 接口設(shè)計(jì)
上傳時(shí)間: 2013-06-08
上傳用戶:fairy0212
·360度全角鏡頭圓形圖像自動(dòng)展開成全景圖像
標(biāo)簽: 360 鏡頭 圖像 全景圖像
上傳時(shí)間: 2013-07-17
上傳用戶:caiiicc
·用MATLAB曲線擬合工具箱計(jì)算藥物溶出度Weibull分布參數(shù)
標(biāo)簽: Weibull MATLAB 曲線擬合 工具箱
上傳時(shí)間: 2013-05-24
上傳用戶:qulele
EAGLE是一款多媒體處理器。EAGLE集成了帶有DSP特性的32位EISC CPU處理器、H.264解碼器、JPEG解碼器、2D圖像引擎、聲音混音器、具有OSD功能的CRT控制器、視頻編碼器、視頻解碼接口模塊、USB主/從和通用I/O外設(shè)接口。視頻芯片和聲音芯片的集成使得基于EAGLE的系統(tǒng)開發(fā)成本、時(shí)間、復(fù)雜度都大大縮減,系統(tǒng)的開發(fā)僅僅需要增加存儲(chǔ)器和I/O設(shè)備例如LCD panel,flash等等就可完成,幫助系統(tǒng)設(shè)計(jì)師降低設(shè)計(jì)難度和減少設(shè)計(jì)時(shí)間。
標(biāo)簽: PKM 32 AG 芯片數(shù)據(jù)
上傳時(shí)間: 2013-06-27
上傳用戶:星仔
]本文介紹了如何利用CPLD(復(fù)雜可編程邏輯器件)與單片機(jī)的結(jié)合實(shí)現(xiàn)并行I/\r\nO(輸入/輸出)接口的擴(kuò)展。該設(shè)計(jì)與用8255做并行I/O接口相比,與單片機(jī)軟件完全兼容,\r\n同時(shí)擁有速度快,功耗低,價(jià)格便宜,使用靈活等特點(diǎn)
標(biāo)簽: CPLD 如何利用 單片機(jī) 并行
上傳時(shí)間: 2013-08-14
上傳用戶:xa_lgy
:針對(duì)現(xiàn)場(chǎng)可編程門陣列(FPGA)芯片的特點(diǎn),研究FPGA中雙向端口I/O的設(shè)計(jì),同時(shí)給出仿真初始化雙向端口I/O的方法。采用這種雙向端口的設(shè)計(jì)方法,選用Xilinx的Spartan2E芯片設(shè)計(jì)一個(gè)多通道圖像信號(hào)處理系統(tǒng)。
標(biāo)簽: FPGA 雙向端口
上傳時(shí)間: 2013-08-17
上傳用戶:xiaoyunyun
凌力爾特公司的 LT®5575 直接轉(zhuǎn)換解調(diào)器實(shí)現(xiàn)了超卓線性度和噪聲性能的完美結(jié)合。
標(biāo)簽: 高線性度 元件 直接轉(zhuǎn)換 接收器
上傳時(shí)間: 2013-11-10
上傳用戶:mikesering
數(shù)字容性隔離器的應(yīng)用環(huán)境通常包括一些大型電動(dòng)馬達(dá)、發(fā)電機(jī)以及其他產(chǎn)生強(qiáng)電磁場(chǎng)的設(shè)備。暴露在這些磁場(chǎng)中,可引起潛在的數(shù)據(jù)損壞問題,因?yàn)殡妱?shì)(EMF,即這些磁場(chǎng)形成的電壓)會(huì)干擾數(shù)據(jù)信號(hào)傳輸。由于存在這種潛在威脅,因此許多數(shù)字隔離器用戶都要求隔離器具備高磁場(chǎng)抗擾度 (MFI)。許多數(shù)字隔離器技術(shù)都聲稱具有高 MFI,但容性隔離器卻因其設(shè)計(jì)和內(nèi)部結(jié)構(gòu)擁有幾乎無窮大的MFI。本文將對(duì)其設(shè)計(jì)進(jìn)行詳細(xì)的介紹。
標(biāo)簽: 數(shù)字 隔離器 磁場(chǎng)抗擾度
上傳時(shí)間: 2013-10-26
上傳用戶:litianchu
任何雷達(dá)接收器所接收到的回波(echo)訊號(hào),都會(huì)包含目標(biāo)回波和背景雜波。雷達(dá)系統(tǒng)的縱向解析度和橫向解析度必須夠高,才能在充滿背景雜波的環(huán)境中偵測(cè)到目標(biāo)。傳統(tǒng)上都會(huì)使用短週期脈衝波和寬頻FM 脈衝來達(dá)到上述目的。
標(biāo)簽: 步進(jìn)頻率 模擬 雷達(dá)系統(tǒng) 測(cè)試
上傳時(shí)間: 2014-12-23
上傳用戶:zhqzal1014
針對(duì)數(shù)字預(yù)失真系統(tǒng)對(duì)反饋鏈路平坦度的要求,提出一種在不斷開模擬鏈路的前提下,采用單音測(cè)量WCDMA<E混模基站射頻拉遠(yuǎn)單元反饋鏈路的增益平坦度,并采用最小二乘法,分別擬合射頻、本振和中頻的增益的方法。采用MATLAB工具產(chǎn)生濾波器系數(shù),在基本不增加復(fù)雜度的基礎(chǔ)上,通過DPD軟件離線補(bǔ)償中頻的增益不平坦度。實(shí)際應(yīng)用取得良好的補(bǔ)償效果。
標(biāo)簽: 數(shù)字預(yù)失真 反饋 增益
上傳時(shí)間: 2013-10-18
上傳用戶:haohaoxuexi
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1