亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

無線網(wǎng)絡(luò)通信

  • 基于CAN總線的多節(jié)點語音通信系統(tǒng)設(shè)計.rar

    在實際工作現(xiàn)場,常常需要在一個非常惡劣的環(huán)境中進行通話,隨著CAN總線在工業(yè)生產(chǎn)的應(yīng)用越來越廣泛,想到了把CAN總線應(yīng)用于電話通信上來.CAN總線具有極高的總線利用率,這有可能使得我們只需要用兩根CAN總線,就可以把需要通話的節(jié)點電話連接起來,從而實現(xiàn)語音通信. 本文主要論述了基于CAN總線的多節(jié)點語音通信系統(tǒng)設(shè)計.該系統(tǒng)使用MC14LC5480作為語音采集編解碼器,AT90CAN128作為處理器,使用處理器自帶的CAN模塊實現(xiàn)多個CAN節(jié)點間的通信,最終達到實現(xiàn)多節(jié)點間語音通信的功能. 本文的前半部分介紹了CAN總線技術(shù)和語音信號的數(shù)字處理技術(shù),評價了用CAN總線傳輸語音信號的優(yōu)點.本文后半部分詳細介紹了該系統(tǒng)的硬件結(jié)構(gòu)和軟件設(shè)計,通過分析系統(tǒng)所涉及的芯片對該系統(tǒng)的各個功能模塊做了詳細的說明,包括語音編解碼電路,語音數(shù)字信號處理電路,CAN總線傳輸電路等.通過該系統(tǒng),能夠?qū)崿F(xiàn)在實驗室條件下多個CAN節(jié)點間的語音通信.

    標簽: CAN 總線 節(jié)點

    上傳時間: 2013-04-24

    上傳用戶:mingaili888

  • 基于DSP的全數(shù)字通信高頻開關(guān)電源的研究與設(shè)計.rar

    隨著電信業(yè)的迅猛發(fā)展,電信網(wǎng)絡(luò)總體規(guī)模不斷擴大,網(wǎng)絡(luò)結(jié)構(gòu)日益復(fù)雜先進。作為通訊支撐系統(tǒng)的通訊用基礎(chǔ)電源系統(tǒng),市場需求逐年增加,其動力之源的重要性也日益突出。龐大的電信網(wǎng)絡(luò)高效、安全、有序的正常運行,對通信電源系統(tǒng)的品質(zhì)提出了越來越嚴格的要求,推動了通信電源向著高效率、高頻化、模塊化、數(shù)字化方向發(fā)展。 本文在廣泛了解通信電源的行業(yè)現(xiàn)狀和研究熱點的基礎(chǔ)上,深入研究了開關(guān)電源的基本原理及相關(guān)技術(shù),重點分析了開關(guān)電源功率因數(shù)技術(shù)及移相全橋軟開關(guān)PWM技術(shù)的基本原理,并在這基礎(chǔ)上設(shè)計了一款通信機房常用的48V/25A的通信電源模塊,該電源模塊由功率因數(shù)校正和DC/DC變換兩級電路組成,采用了一些最新的技術(shù)來提高電源的性能。例如,在電路拓撲中引入軟開關(guān)技術(shù),通過采用移相全橋軟開關(guān)PWM變換器實現(xiàn)開關(guān)管的零電壓開通,減小功率器件損耗,提高電源效率;采用高性能的DSP芯片對電源實現(xiàn)數(shù)字PWM控制,克服了一般單芯片控制器由于運行頻率有限,無法產(chǎn)生足夠高頻率和精度的PWM輸出及無法完成單周期控制的缺陷;引入了智能控制技術(shù),以模糊自適應(yīng)PID控制算法取代傳統(tǒng)的PID算法,提高了開關(guān)電源的動態(tài)性能。 整篇論文以電源設(shè)計為主線,在詳細分析電路原理的基礎(chǔ)上,進行系統(tǒng)的主電路參數(shù)設(shè)計、輔助電路設(shè)計、控制回路設(shè)計、仿真研究、軟件實現(xiàn)。

    標簽: DSP 全數(shù)字 通信

    上傳時間: 2013-05-26

    上傳用戶:l254587896

  • 串口通信程序.rar

    串口通信串口通信串口通信串口通信串口通信串口通信串口通信串口通信串口通信串口通信

    標簽: 串口通信 程序

    上傳時間: 2013-05-20

    上傳用戶:netwolf

  • 485通信仿真源碼.rar

    關(guān)于485通信的一些資料 和自己寫的一個仿真 三機通訊(一個主機,2個從機)

    標簽: 485 通信 仿真

    上傳時間: 2013-06-18

    上傳用戶:gzming

  • GSM數(shù)字移動通信系統(tǒng)培訓(xùn)教材.rar

    通信技術(shù)新手入門資料,手機軟件開發(fā) GSM數(shù)字移動通信系統(tǒng)培訓(xùn)教材.pdf

    標簽: GSM 數(shù)字移動 培訓(xùn)教材

    上傳時間: 2013-04-24

    上傳用戶:西伯利亞狼

  • 通信電路.rar

    通信電路,主要為高頻電路,發(fā)射電路、接受電路、高頻放大、功率放大等電路。

    標簽: 通信電路

    上傳時間: 2013-06-14

    上傳用戶:zsjinju

  • 基于FPGA的直擴通信系統(tǒng)的同步設(shè)計與實現(xiàn).rar

    擴頻通信技術(shù)因為具有較強的抗干擾、抗噪聲、抗多徑衰落能力、較好的保密性、較強的多址能力和高精度測量等優(yōu)點,在軍事抗干擾和個人通信業(yè)務(wù)中得到了很大的發(fā)展。尤其是基于擴頻理論的CDMA通信技術(shù)成為國際電聯(lián)規(guī)定的第三代移動通信系統(tǒng)的主要標準化建議后,標志著擴頻通信技術(shù)在民用通信領(lǐng)域的應(yīng)用進入了新階段。 近年來,隨著微電子技術(shù)和電子設(shè)計自動化(EDA)技術(shù)的迅速發(fā)展,以FPGA和CPLD為代表的可編程邏輯器件憑借其設(shè)計方便靈活等特點廣泛應(yīng)用于數(shù)字信號處理領(lǐng)域。 本論文正是采用基于FPGA硬件平臺來實現(xiàn)了一個直接序列擴頻通信基帶系統(tǒng),該系統(tǒng)的實現(xiàn)涉及擴頻通信和有關(guān)FPGA的相關(guān)知識,以及實現(xiàn)這些模塊的VHDL硬件描述語言和QuartusⅡ開發(fā)平臺,目標是實現(xiàn)一個集成度高、靈活性強、并具有較強的數(shù)據(jù)處理能力的擴頻通信基帶系統(tǒng)。 本論文中首先對擴頻通信的基礎(chǔ)理論做了探討,著重對直序擴頻的理論進行了分析;其次根據(jù)理論分析,設(shè)計了全數(shù)字直接序列擴頻基帶系統(tǒng)的結(jié)構(gòu),完成了擴頻序列的產(chǎn)生、信息碼的輸入和擴頻。重點完成了對基帶擴頻信號的相關(guān)解擴和幾種同步捕獲電路的設(shè)計,將多種專用芯片的功能集成在一片大規(guī)模FPGA芯片上。在論文中列出了部分模塊的VHDL程序,并在QuartusⅡ仿真平臺上完成各部分模塊的功能仿真。

    標簽: FPGA 直擴通信 同步設(shè)計

    上傳時間: 2013-04-24

    上傳用戶:chenjjer

  • 基于FPGA通信原理實驗系統(tǒng)的研究.rar

    通信與信息技術(shù)行業(yè)飛速發(fā)展,已成為我國支柱產(chǎn)業(yè)之一。隨著該行業(yè)的迅速發(fā)展,社會對具備實際動手能力人才的需求也不斷增加,高校通信教學(xué)改革勢在必行。在最初的通信原理實驗設(shè)備中每個實驗獨立占用一塊硬件資源,隨著EDA技術(shù)的發(fā)展,實驗設(shè)備廠商將CPLD/FPGA技術(shù)作為獨立的一項實驗內(nèi)容,加入到通信原理實驗設(shè)備中。FPGA技術(shù)具備集成度高、速度快和現(xiàn)場可編程的優(yōu)勢,適合高集成度和高速的時序運算。本文總結(jié)現(xiàn)有通信原理實驗設(shè)備的優(yōu)缺點,采用FPGA技術(shù)設(shè)計出集驗證性和設(shè)計性于一體,具備較高的綜合性和系統(tǒng)性的通信原理實驗系統(tǒng)。  本系統(tǒng)提供了一個開放性的硬件、軟件平臺,從培養(yǎng)學(xué)生實際動手能力出發(fā),利用FPGA在通用的硬件上實現(xiàn)所有實驗內(nèi)容。學(xué)生在本系統(tǒng)上除了能完成已固化的實驗內(nèi)容,還可以實現(xiàn)電子設(shè)計開發(fā)和驗證。這對培養(yǎng)學(xué)生的實踐能力大有裨益。  本文結(jié)合數(shù)字通信系統(tǒng)基本模型,把基于FPGA的通信原理實驗系統(tǒng)劃分為信號源模塊、發(fā)送端模塊、信道仿真模塊、接收端模塊和同步模塊幾部分。其中,模擬信號源采用DDS技術(shù),能夠生成非常高的頻率精度,可作為任意波形發(fā)生器。發(fā)送端和接收端模塊結(jié)合到一起組成多體制調(diào)制解調(diào)器,形成多頻段、多波形的軟件無線電系統(tǒng)。載波同步采用全數(shù)字COSTAS環(huán)提取技術(shù),具備良好的載波跟蹤特性,利用對載波相位不敏感 的Gardner算法跟蹤位同步信號。  本文首先介紹了通信原理實驗系統(tǒng)的研究現(xiàn)狀和意義;然后根據(jù)通信系統(tǒng)模型從《通信原理》各個章節(jié)中提煉出各模塊的實驗內(nèi)容,分別列出各實驗的數(shù)字化實現(xiàn)模型;繼而根據(jù)各模塊資源需求選取合適FPGA芯片,并給出硬件設(shè)計方案;最后,給出各模塊在FPGA上具體實現(xiàn)過程、系統(tǒng)測試結(jié)果及分析。測試和實際運行結(jié)果表明設(shè)計方法正確,且功能和技術(shù)指標滿足設(shè)計要求。 關(guān)鍵詞:通信原理,實驗系統(tǒng),F(xiàn)PGA,DDS,多體制調(diào)制解調(diào),全數(shù)字COSTAS環(huán),位同步

    標簽: FPGA 通信原理 實驗系統(tǒng)

    上傳時間: 2013-07-07

    上傳用戶:evil

  • TCN多功能車輛通信總線的FPGA設(shè)計.rar

    隨著列車自動化控制和現(xiàn)場總線技術(shù)的發(fā)展,基于分布式控制系統(tǒng)的列車通信網(wǎng)絡(luò)技術(shù)TCN(IEC-61375)在現(xiàn)代高速列車上得到廣泛應(yīng)用。TCN協(xié)議將列車通信網(wǎng)絡(luò)分為絞線式列車總線WTB和多功能車輛總線MVB,其中WTB實現(xiàn)對開式列車中的互聯(lián)車輛間的數(shù)據(jù)傳輸和通信,MVB實現(xiàn)車載設(shè)備的協(xié)同工作和互相交換信息。 本文介紹了國內(nèi)外列車通信網(wǎng)絡(luò)的發(fā)展情況和各自優(yōu)勢,分析了MVB一類設(shè)備底層協(xié)議。研究利用FPGA實現(xiàn)MVB控制芯片MVBC,用ARM作為微處理器實現(xiàn)MVB一類設(shè)備的嵌入式解決方案。其中,在FPGA芯片中主要采用自頂向下的設(shè)計方法,RLT硬件描述語言實現(xiàn)MVB控制芯片MVBC一類設(shè)備的主要功能,包括幀編碼器、幀解碼器和邏輯接口單元。ARM主要完成了軟件程序的編寫和實時操作系統(tǒng)的移植。在eCos實時操作系統(tǒng)上,完成了驅(qū)動和上層應(yīng)用程序,包括端口初始化、端口配置、幀收發(fā)指令和報文分析。 為了驗證設(shè)計的正確性,在設(shè)計的硬件平臺基礎(chǔ)上,搭建了MVB通信網(wǎng)絡(luò)的最小系統(tǒng),對網(wǎng)絡(luò)進行系統(tǒng)功能測試。測試結(jié)果表明:設(shè)計方案正確,達到了設(shè)計的預(yù)期要求。

    標簽: FPGA TCN 多功能

    上傳時間: 2013-08-03

    上傳用戶:bruce5996

  • 基于FPGA的小型CPU中通信協(xié)議的研究及IPCore的開發(fā).rar

    FPGA作為新一代集成電路的出現(xiàn),引起了數(shù)字電路設(shè)計的巨大變革。隨著FPGA工藝的不斷更新與改善,越來越多的用戶與設(shè)計公司開始使用FPGA進行系統(tǒng)開發(fā),因此,PFAG的市場需求也越來越高,從而使得FPGA的集成電路板的工藝發(fā)展也越來越先進,在如此良性循環(huán)下,不久的將來,F(xiàn)PGA可以主領(lǐng)集成電路設(shè)計領(lǐng)域。正是由于FPGA有著如此巨大的發(fā)展前景與市場吸引力,因此,本文采用FPGA作為電路設(shè)計的首選。 @@ 隨著FPGA的開發(fā)技術(shù)日趨簡單化、軟件化,從面向硬件語言的VHDL、VerilogHDL設(shè)計語言,到現(xiàn)在面向?qū)ο蟮腟ystem Verilog、SystemC設(shè)計語言,硬件設(shè)計語言開始向高級語言發(fā)展。作為一個軟件設(shè)計人員,會很容易接受面向?qū)ο蟮恼Z言。現(xiàn)在軟件的設(shè)計中,算法處理的瓶頸就是速度的問題,如果采用專用的硬件電路,可以解決這個問題,本文在第一章第二節(jié)詳細介紹了軟硬結(jié)合的開發(fā)優(yōu)勢。另外,在第一章中還介紹了知識產(chǎn)權(quán)核心(IP Core)的發(fā)展與前景,特別是IP Core中軟核的設(shè)計與開發(fā),許多FGPA的開發(fā)公司開始爭奪軟核的開發(fā)市場。 @@ 數(shù)字電路設(shè)計中最長遇到的就是通信的問題,而每一種通信方式都有自己的協(xié)議規(guī)范。在CPU的設(shè)計中,由于需要高速的處理速度,因此其內(nèi)部都是用并行總線進行通信,但是由于集成電路資源的問題,不可能所有的外部設(shè)備都要用并行總線進行通信,因此其外部通信就需要進行串行傳輸。又因為需要連接的外部設(shè)備的不同,因此就需要使用不同的串行通信接口。本文主要介紹了小型CPU中常用的三種通信協(xié)議,那就是SPI、I2C、UART。除了分別論述了各自的通信原理外,本文還特別介紹了一個小型CPU的內(nèi)部構(gòu)造,以及這三個通信協(xié)議在CPU中所處的位置。 @@ 在硬件的設(shè)計開發(fā)中,由于集成電路本身的特殊性,其開發(fā)流程也相對的復(fù)雜。本文由于篇幅的問題,只對總的開發(fā)流程作了簡要的介紹,并且將其中最復(fù)雜但是又很重要的靜態(tài)時序分析進行了詳細的論述。在通信協(xié)議的開發(fā)中,需要注意接口的設(shè)計、時序的分析、驗證環(huán)境的搭建等,因此,本文以SPI數(shù)據(jù)通信協(xié)議的設(shè)計作為一個開發(fā)范例,從協(xié)議功能的研究到最后的驗證測試,將FPGA 的開發(fā)流程與關(guān)鍵技術(shù)等以實例的方式進行了詳細的論述。在SPI通信協(xié)議的開發(fā)中,不僅對協(xié)議進行了詳細的功能分析,而且對架構(gòu)中的每個模塊的設(shè)計都進行了詳細的論述。@@關(guān)鍵詞:FPGA;SPI;I2C;UART;靜態(tài)時序分析;驗證環(huán)境

    標簽: IPCore FPGA CPU

    上傳時間: 2013-04-24

    上傳用戶:vvbvvb123

主站蜘蛛池模板: 怀集县| 鱼台县| 宁德市| 兴城市| 新竹县| 芜湖市| 赤水市| 福建省| 砚山县| 南阳市| 莲花县| 迭部县| 远安县| 秀山| 上思县| 仪陇县| 颍上县| 兴义市| 元氏县| 鄂尔多斯市| 汝阳县| 宣威市| 凌海市| 若尔盖县| 固镇县| 安龙县| 专栏| 封开县| 介休市| 台州市| 富顺县| 大埔县| 嘉鱼县| 偏关县| 涟水县| 深泽县| 广河县| 伽师县| 平湖市| 缙云县| 津南区|