IBIS 模型在做類似板級SI 仿真得到廣泛應用。在做仿真的初級階段,經常對于ibis 模型的描述有些疑問,只知道把模型拿來轉換為軟件所支持的格式或者直接使用,而對于IBIS 模型里面的數據描述什么都不算很明白,因此下面的一些描述是整理出來的一點對于ibis 的基本理解。在此引用很多presention來描述ibis 內容(有的照抄過來,阿彌陀佛,不要說抄襲,只不過習慣信手拈來說明一些問題),僅此向如muranyi 等ibis 先驅者致敬。本文難免有些錯誤或者考慮不周,隨時歡迎進行討論并對其進行修改!IBIS 模型的一些基本概念IBIS 這個詞是Input/Output buffer information specification 的縮寫。本文是基于IBIS ver3.2 所撰寫出來(www.eigroup.org/IBIS/可下載到各種版本spec),ver4.2增加很多新特性,由于在目前設計中沒用到不予以討論。。。在業界經常會把spice 模型描述為transistor model 是因為它描述很多電路細節問題。而把ibis 模型描述為behavioral model 是因為它并不象spice 模型那樣描述電路的構成,IBIS 模型描述的只不過是電路的一種外在表現,象個黑匣子一樣,輸入什么然后就得到輸出結果,而不需要了解里面驅動或者接收的電路構成。因此有所謂的garbage in, garbage out,ibis 模型的仿真精度依賴于模型的準確度以及考慮的worse case,因此無論你的模型如何精確而考慮的worse case 不周全或者你考慮的worse case 如何周全而模型不精確,都是得不到較好的仿真精度。
標簽: ibis 模型
上傳時間: 2013-10-16
上傳用戶:zhouli
mutisim仿真模型器件建立
標簽: mutisim 仿真模型 器件
上傳時間: 2013-10-12
上傳用戶:894898248
MATLAB及控制系統仿真_控制系統模型及轉換
標簽: MATLAB 2010 控制系統 仿真
上傳時間: 2013-12-26
上傳用戶:china97wan
大學物理實驗求校準差很麻煩,我設計了一個程序可以迅速算出標準差!!!
標簽: 大學物理 實驗 校準差
上傳時間: 2014-12-31
上傳用戶:waitingfy
上傳時間: 2013-10-21
上傳用戶:qoovoop
上傳用戶:sjyy1001
上傳時間: 2013-10-14
上傳用戶:a673761058
01_靜態時序分析基本原理和時序分析模型
標簽: 靜態時序分析 時序分析 模型
上傳時間: 2013-10-17
上傳用戶:lvchengogo
隨著系統設計復雜性和集成度的大規模提高,電子系統設計師們正在從事100MHZ以上的電路設計,總線的工作頻率也已經達到或者超過50MHZ,有一大部分甚至超過100MHZ。目前約80% 的設計的時鐘頻率超過50MHz,將近50% 以上的設計主頻超過120MHz,有20%甚至超過500M。當系統工作在50MHz時,將產生傳輸線效應和信號的完整性問題;而當系統時鐘達到120MHz時,除非使用高速電路設計知識,否則基于傳統方法設計的PCB將無法工作。因此,高速電路信號質量仿真已經成為電子系統設計師必須采取的設計手段。只有通過高速電路仿真和先進的物理設計軟件,才能實現設計過程的可控性。傳輸線效應基于上述定義的傳輸線模型,歸納起來,傳輸線會對整個電路設計帶來以下效應。 · 反射信號Reflected signals · 延時和時序錯誤Delay & Timing errors · 過沖(上沖/下沖)Overshoot/Undershoot · 串擾Induced Noise (or crosstalk) · 電磁輻射EMI radiation
標簽: 高速電路 傳輸線 效應分析
上傳時間: 2013-11-05
上傳用戶:tzrdcaabb
稀薄燃燒進氣模型
標簽: 控制 汽油機 模型
上傳時間: 2013-11-13
上傳用戶:helmos
蟲蟲下載站版權所有 京ICP備2021023401號-1