本文開發的上位機軟件是在VS2010平臺上基于MFC框架開發,并進行了以下幾個方面的分析、設計與實現。首先對邊界掃描原理進行了研究,如TAP端口、TAP控制器、指令寄存器和數據寄存器等。在對原理有一定的了解后,分析了三種邊界掃描測試電路擴展方式和邊界掃描測試的流程。同時也對網表文件和BSDL文件的格式進行了分析,為之后對這兩種文件進行讀取做好準備。接著對邊界掃描測試系統的總體設計進行了分析,同時對上位機軟件的需求進行了分析。需求分析是軟件開發的重要環節,能對之后的軟件具體開發工作起到事半功倍的作用。然后就是對上位機軟件的具體設計和實現部分,本文把上位機軟件主要分為4個模塊:測試文件處理模塊、測試矢量生成模塊、USB通信模塊和項目管理與界面設計模塊。測試文件處理模塊分為BSDL文件處理和網表文件處理,分別實現了對BSDL文件的通用性解析和對多種EDA軟件導出網表文件的解析:測試矢量生成模塊實現了對ID碼指令、采樣指令和外測試指令的測試矢量生成:USB通信模塊利用Cypress(賽普拉斯)公司提供的CyAPI實現了USB通信類的編寫,實現了與測試控制器的通信;項目管理與界面設計模塊實現了工程文件的可移植性和友好的操作界面。最后通過對上位機軟件、測試控制器和被測電路板進行聯合調試,調試結果表明本文開發的上位機軟件能夠實現預期的需求,即ID碼測試、動態顯示管腳狀態和設置管腳狀態等功能。
上傳時間: 2022-06-26
上傳用戶:
Proteus ISIS是英國Labcenter公司開發的電路分析與實物仿真軟件。它運行于Windows操作系統上,可以仿真、分析(SPICE)各種模擬器件和集成電路,該軟件的特點是:①實現了單片機仿真和SPICE電路仿真相結合。具有模擬電路仿真、數字電路仿真、單片機及其外圍電路組成的系統的仿真、RS232動態仿真、I2C調試器、SPI調試器、鍵盤和LCD系統仿真的功能;有各種虛擬儀器,如示波器、邏輯分析儀、信號發生器等。②支持主流單片機系統的仿真。目前支持的單片機類型有:68000系列、8051系列、AVR系列、PIC12系列、PIC16系列、PIC18系列、Z80系列、HC11系列以及各種外圍芯片。③提供軟件調試功能。在硬件仿真系統中具有全速、單步、設置斷點等調試功能,同時可以觀察各個變量、寄存器等的當前狀態,因此在該軟件仿真系統中,也必須具有這些功能;同時支持第三方的軟件編譯和調試環境,如KeilC51uVision2等軟件。④具有強大的原理圖繪制功能。總之,該軟件是一款集單片機和SPICE分析于一身的仿真軟件,功能極其強大。本章介紹Proteus ISIS軟件的工作環境和一些基本操作。
標簽: proteus
上傳時間: 2022-07-08
上傳用戶:zhanglei193
1.深入研究PCIe和千兆以太網,了解PCIe和千兆以太網的技術優勢,具體分析PCle和千兆以太網的傳輸協議,詳細說明PCleTLP數據包格式和以太網標2.完成PCIe DMA數據傳輸系統設計。設計方案主要包括兩大部分,分別是FPGA端Verilog邏輯模塊開發以及PC端的驅動和C應用程序開發。FPGA端基于PCle IP Core完成了發送接收引擎模塊、寄存器讀寫控制模塊和FIFO讀寫控制模塊的設計。定義了相應模塊的接口,并分析了數據傳輸的時序。PC端采用WinDriver進行PCle的驅動開發,并根據WinDriver提供的驅動API函數完成C應用程序的設計。3.完成千兆以太網數據傳輸系統設計。設計方案也主要包括兩大部分,分別是FPGA端Verilog邏輯模塊開發以及PC端Winpcap應用程序開發。FPGA端基于嵌入式三態以太網MACIPCore,設計了發送接收引擎模塊、FIFO讀寫控制模塊和物理接口模塊。定義了相應模塊的接口,并分析了數據傳輸經過Locallink接口和Client用戶接口上的傳輸時序。PC端采用Winpcap提供的網絡編程完成了C應用程序的設計,實現了捕獲FPGA端發送的數據包以及發送原始數據包至FPGA端的功能。4.PCIe DMA數據傳輸系統和千兆以太網數據傳輸系統在Xilinx ML507開發板上進行了性能測試。記錄FPGA與PC間進行讀寫測試的結果,驗證這兩個系統的可用性和穩定性,最后分析了影響系統傳輸速率的原因以及系統目前仍存在的不足。
上傳時間: 2022-07-11
上傳用戶:xsr1983
本文檔是基于STM32F103系列開發用的使用手冊,以便大家查閱寄存器及功能說明!
標簽: stm32f103
上傳時間: 2022-07-12
上傳用戶:
在網上看到的別人寫的一個基于STM32的MODBUS程序,還不錯,發上來分享一下。順便賺賺積分用于下載其他朋友的資料。 此Modbus協議暫時只支持RTU模式,只支持作為Modbus從設備。 暫時支持的功能碼(16進制)如下表所示: 01.讀線圈狀態(讀多個輸出位的狀態,有效地位為0-31) 02.讀輸入位狀態(讀多個輸入位的狀態,有效地位為0-31) 03.讀保持寄存器(讀多個保持寄存器的數值,有效地位為0-99) 04.讀輸入寄存器(讀多個輸入寄存器的數值,有效地址為0-1) 05.強制單個線圈(強制單個輸出位的狀態,有效地位為0-31) 06.預制單個寄存器(設定一個寄存器的數值,有效地址為0-99) 0F.強制多個線圈(強制多個輸出位的狀態,有效地址為0-31) 10.預制多個寄存器(設定多個寄存器的數值,有效地址為0-99)暫時支持的錯誤代碼為: 01 不合法功能代碼從機接收的是一種不能執行功能代碼。發出查詢命令后,該代碼指示無程序功能。(不支持的功能代碼) 02 不合法數據地址接收的數據地址,是從機不允許的地址。(起始地址不在有效范圍內) 03 不合法數據查詢數據區的值是從機不允許的值。(在起始地址的基礎上,這個數量是不合法的)
上傳時間: 2022-07-12
上傳用戶:
本文檔介紹如何使用 GNU 語言工具來編寫 16 位單片機 / 數字信號控制器應用程序代 碼。內容安排如下: ? 第 1 章 “編譯器概述”——介紹編譯器、開發工具和功能集。 ? 第 2 章“通用 C 接口”——介紹可用于增強 MPLAB XC 編譯器之間代碼可移植性 的通用 C 接口。 ? 第 3 章“操作指南”——列出了一些具體操作方面的問題和簡要說明,以及指向手 冊中相關章節的鏈接。 ? 第 4 章“XC16 工具鏈和 MPLAB X IDE”——說明關于如何通過 MPLAB X IDE 設 置和使用編譯器及相關工具的基礎知識。 ? 第 5 章 “編譯器命令行驅動程序”——介紹如何從命令行中使用編譯器。 ? 第 6 章“與器件相關的特性”——介紹編譯器頭文件和寄存器定義文件,以及如何 用于 SFR。 ? 第 7 章 “MPLAB XC16 和 ANSI C 之間的差別”——介紹編譯器語法支持的 C 語 言與標準 ANSI-89 C 之間的差別。 ? 第8章“支持的數據類型和變量”——介紹編譯器的整型、浮點型和指針數據類型。第 9 章 “定點算術支持”——說明編譯器中的定點算術支持。 ? 第 10 章 “存儲器分配和訪問”——介紹編譯器運行時模型,包括關于段、初始 化、存儲模型、軟件堆棧和更多方面的信息。 ? 第 11 章 “操作符和語句”——介紹操作符和語句。 ? 第 12 章 “寄存器使用”——說明如何訪問和使用 SFR。 ? 第 13 章 “函數”——詳細介紹可用的函數。 ? 第 14 章 “中斷”——介紹如何使用中斷。 ? 第 15 章 “main、運行時啟動和復位”——介紹 C 代碼的重要元素。 ? 第 16 章 “混合使用 C 代碼和匯編代碼”——提供關于編譯器與 16 位匯編語言模 塊配合使用的指導。 ? 第 17 章 “庫程序”——說明如何使用庫。 ? 第 18 章 “優化”——介紹優化選項。 ? 第 19 章 “預處理”——詳細介紹預處理操作。 ? 第 20 章 “鏈接程序”——說明鏈接如何工作。
標簽: mplab xc16 編譯器
上傳時間: 2022-07-16
上傳用戶:
1、啟動操作,啟動Multisim10以后,出現以下界面,如圖1所示。2、Multisim10打開后的界面如圖2所示:主要有菜單欄,工具欄,縮放欄,設計欄,仿真欄,工程欄,元件欄,儀器欄,電路圖編輯窗口等部分組成。3、選擇文件/新建/原理圖,即彈出圖3所示的主設計窗口。(1).選中“模擬虛擬元件(ANALOG_VIRTUAC)其“元件”欄中僅有虛擬比較器、三端虛擬運放和五端虛擬運放3個品種可供調用。(2).選中“運算放大器(OPAMP)。其“元件”欄中包括了國外許多公司提供的多達4243種各種規格運放可供調用。(3).選中“諾頓運算放大器(OPAMP_NORTON其“元件”欄中有16種規格諾頓運放可供調用。(4).選中“比較器(COMPARATOR)其“元件”欄中有341種規格比較器可供調用。(5).選中“寬帶運放(WIDEBAND_AMPS其“元件”欄中有144種規格寬帶運放可供調用,寬帶運放典型值達100MHz主要用于視頻放大電路。(6).選中“特殊功能運放(SPECIAL_FUNCTION)其“元件”欄中有165種規格特殊功能運放可供調用,主要包括測試運放、視頻運放、乘法器/除法器、前置放大器和有源濾波器等。
標簽: multisim
上傳時間: 2022-07-22
上傳用戶:wangshoupeng199
Altium Designer Summer 09的發布延續了連續不斷的新特性和新技術的應用過程。這必將幫助用戶更輕松地創建下一代電子設計。同時,我們將令Altium Designer更符合電子設計師的要求。Altium的一體化設計結構將硬件、軟件和可編程硬件集合在一個單一的環境中,這將令用戶自由地探索新的設計構想。在整個設計構成中,每個人都使用同一個設計界面。 Summer 09版本解決了大量歷史遺留的工具問題。其中就包括了增加更多的機械層設置、增強的原理圖網絡類定義。新版本中更關注于改進測試點的分配和管理、精簡嵌入式軟件開發、軟設計中智能化調試和流暢的License管理等功能。我們為這個版本發布的新特性和新功能的作用感到高興,我們非常相信這些新的特性和技術也將令您激動不已!電路板設計增強了圖形化DRC違規顯示Summer 09版本改進了在線實時及批量DRC檢測中顯示的傳統違規的圖形化信息,其含蓋了主要的設計規則。 利用與一個可定義的指示違規信息的掩蓋圖形的合成,用戶現在已經可以更靈活的解決出現在設計中的DRC錯誤。用戶自定制PCB布線網絡顏色Summer09版本允許用戶在PCB文件中自定義布線網絡顯示的顏色?,F在,用戶完全可以使用一種指定的顏色替代常用當前板層顏色作為布線網絡顯示的顏色。并將該特性延伸到圖形迭層模式,進一步增強了PCB的可視化特性。PCB板機械層設定增加到32層Altium Designer Summer 09版本為板級設計新增了16個機械層定義,使總的機械層定義達到32層。提升了PCB向Specctra導出數據的兼容性3D單層顯示模式改進了測試點管理系統改進了DirectX圖形重建速度在Altium Designer Summer09的PCB應用中增強了DirectX圖形引擎的功能,直接關系到圖形重建的速度。由于圖形重構是不常用到的,如果不是非常必要,將不再執行重構的操作;同時也優化了DirectX數據填充特性。經過測試,Summer09將在原版本的基礎上提升20%的圖形處理性能。前端設計按區域定義原理圖網絡類功能Altium Designer現在可以允許用戶使用網絡類標簽功能在原理圖設計中將所涵蓋的每條信號線納入到自定義網絡類之中。當從原理圖創建PCB時,就可以將自定義的網絡類引入到PCB規則。使用這種方式定義網絡的分配,將不再需要擔心耗費時間、原理圖中網絡定義的混亂等問題。Summer09版本將提供更加流暢、高效和整齊的網絡類定義的新模式。裝配變量和板級元件標號的圖形編輯功能Altium Designer Summer 09版本提供了裝配變量和板級元件標號的圖形編輯功能。在編譯后的原理圖源文件中就可以了解裝配變量和修改板級元件標號,這個新的特性將令你從設計的源頭就可以快速、高效的完成設計的變更;對于裝配變量和板級元件標號變更操作,更重要的是這將提供一種更快速、更直觀的變通方法。軟設計支持C++高級語法格式的軟件開發由于軟件開發技術的進步,使用更高級、更抽象的軟件開發語言和工具已經成為必然。從機器語言到匯編語言,再到過程化語言和面向對象的語言。Altium Designer Summer09版本現在可以支持C++軟件開發語言(一種更高級的語言),包括軟件的編譯和調試功能?;赪ishbone協議的探針儀器Altium Designer Summer 09新增了一款基于Wishbone協議的探針儀器(WB_PROBE)。該儀器是一個Wishbone主端元件,因此允許用戶利用探針儀器與Wishbone總線相連去探測兼容Wishbone協議的從設備。通過實時運行的調試面板,用戶就可以觀察和修改外設的內部寄存器內容、存儲器件的內存數據區,省卻了調用處理器儀器或底層調試器。對于無處理器的系統調試尤為重要。為FPGA儀器編寫腳本Altium Designer已經為用戶提供了一種可定制虛擬儀器的功能,在新的版本中您還將看到Altium新增了一種在FPGA內利用腳本編程實現可定制虛擬儀器的功能。該功能將為用戶提供一種更直觀、界面更友好的腳本應用模式增強的存儲單元管理器支持多軟件平臺知識庫新的FPGA外設內核元件新的FPGA可配置通用元件虛擬存儲儀器在Altium Designer Summer 09版本中,用戶將看到一種全新的虛擬存儲儀器(MEMORY_INSTRUMENT)。 就在虛擬儀器內部,其就可提供一個可配置存儲單元區。利用這個功能可以實現從其它邏輯器件、相連的PC和虛擬儀器面板中觀察和修改存儲區數據。系統級設計按需模式的License管理系統(On-Demand )Altium Designer Summer 09版本中增加了基于WEB協議和按需License的模式。利用客戶賬號訪問Altium客戶服務器,無須變更License文件或重新激活License,基于WEB協議的按需License管理器就可以允許一個License被用于任一一臺計算機。就好比一個全球化浮動License,而無需建立用戶自己的License服務器??蔀g覽的License管理和報表全新的主頁Altium Labs私有的License服務模式在外部Web頁面內打開網絡鏈接增強了供應商數據Altium Designer Summer 09版本中新增了兩個元器件供應商信息的實時數據連接,這兩個供應商分別為 Newark 和 Farnell 。通過供應商數據查找面板內的供應商條目,用戶現在可以向目標元件庫(SchLib, DbLib, SVNDbLib)或原理圖內的元器件中導入元器件的參數、數據手冊鏈接信息、元器件價格和庫存信息等。另外,用戶還可以在目標庫內從供應商條目中直接創建一個新的元器件。
上傳時間: 2022-07-22
上傳用戶:canderile
功能特色:·時鐘計數功能,可以對秒、分鐘、小時、月、P星期、年的計數。年計數可達到2100年?!び?1*8位的額外數據暫存寄存器·最少l/o引腳傳輸,通過三引腳控制·工作電壓:2.0-5.5V·工作電流小于320納安(2.0V)·讀寫時鐘寄存器或內部RAM(31*8位的額外數據暫存寄存)可以采用單字節模式和突發模式·8-pin DIP 封裝或8-pin SOICs·兼容TTL(5.0V)·可選的工業級別,工作溫度-40-85攝氏度·兼容DS1202較DS1202增加的功能:1.可通過Vcc1進行涓流充電2.雙重電源補給3.備用電源可采用電池或者超級電容(0.1F以上),可以用老式電腦主板上的3.6V充電電池。如果斷電時間較短(幾小時或幾天)時,就可以用漏電較小的普通電解電容器代替。100uF就可以保證1小時的正常走時。DS1302在第一次加電后,必須進行初始化操作。初始化后就可以按正常方法調整時間。
標簽: ds1302
上傳時間: 2022-07-24
上傳用戶:
該文檔為一種基于ARM7的工業測控板的研究總結文檔,本設計以嵌入式控制系統為目標,實現了多路AD采集、DA輸出、TLV5630IDW寄存器。數據存儲等功能,并能提供多總線通訊。實驗表明,系統AD/DA轉換精度高、使用靈活,效果良好。DI通道將經過光耦隔離后的輸入端子接在AT9lSAM7S64的I/O
上傳時間: 2022-07-26
上傳用戶:20125101110