亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

環(huán)境下

  • IAR下建立STM32工程

    IAR下建立STM32工程,IAR下建立STM32工程

    標(biāo)簽: IAR STM 32 工程

    上傳時間: 2013-07-22

    上傳用戶:heminhao

  • 基于FPGA的無線接收機下變頻器的設(shè)計與實現(xiàn)

    隨著無線通信的應(yīng)用日益廣泛,無線通信系統(tǒng)的種類也越來越繁雜,但是由于不同通信系統(tǒng)的工作頻段、調(diào)制方式、通信協(xié)議等原理結(jié)構(gòu)上存在差異而極大限制了不同系統(tǒng)之間的互通。軟件無線電擺脫了硬件體系結(jié)構(gòu)的束縛,成為解決不同通信體制之間互操作問題和開展多種通信業(yè)務(wù)的最佳途徑,具有巨大的商業(yè)和軍事價值,被喻為無線電通信領(lǐng)域一次新的技術(shù)革命。 本文首先回顧了軟件無線電的提出和發(fā)展現(xiàn)狀,然后論述了軟件無線電的基本理論和數(shù)學(xué)模型。在此理論和模型的基礎(chǔ)上,設(shè)計了軟件無線電接收機的硬件平臺。該平臺包括射頻部分、中頻處理部分和基帶處理部分。射頻部分由天線和無線接收機組成;中頻部分先將接收機輸出的模擬信號數(shù)字化,然后再通過FPGA實現(xiàn)下變頻;基帶部分主要由DSP和嵌入式系統(tǒng)組成,完成解調(diào)、同步等處理并可以進行一些其他的應(yīng)用。其中的嵌入式系統(tǒng)的主處理器是基于ARM7-TDMI內(nèi)核的LPC2200芯片,為了實現(xiàn)開發(fā)的方便在此芯片上移植了uC/OS-Ⅱ嵌入式時實內(nèi)核。 軟件無線電接收機是一個很龐大的體系,其中的數(shù)字下變頻器DDC是一個非常關(guān)鍵的組成部分,在這部分中可方便的對接收頻段、濾波器特性等進行編程控制,極大的提高了通信設(shè)備的性能和靈活性,因此本文的重點在于數(shù)字下變頻器的設(shè)計與實現(xiàn)。實現(xiàn)下變頻的方法有很多種,由于FPGA在速度和靈活性上的優(yōu)勢,其應(yīng)用也越來越廣泛,因此主要采用了居于領(lǐng)導(dǎo)地位的XILINX公司的SPATAN-Ⅱ芯片來實現(xiàn)數(shù)字下變頻的功能。

    標(biāo)簽: FPGA 無線接收機 下變頻

    上傳時間: 2013-04-24

    上傳用戶:mfhe2005

  • 在VB下PC機與MCS.doc

    簡介 探討了在PC機中用Visual Basic下的Microsoft Comm control控件與使用C51編程的MCS\ 51單片機之間的串行通信的方法,以及在VB中怎樣處理二進制碼,并給出了演示程序和通信協(xié)議。

    標(biāo)簽: MCS PC機

    上傳時間: 2013-04-24

    上傳用戶:18752787361

  • 基于FPGA的數(shù)字下變頻器

    本文設(shè)計和實現(xiàn)了基于FPGA的數(shù)字下變頻器DDC,用于寬帶數(shù)字中頻軟件無線電接收機中。采用自上向下的模塊化設(shè)計方法,將DDC的功能劃分為基本單元,實現(xiàn)這些功能模塊并組成模塊庫。在具體應(yīng)用時,優(yōu)化配置各個模塊來滿足具體無線通信系統(tǒng)性能的要求。這樣做比傳統(tǒng)ASIC數(shù)字下變頻器具有更好的可編程性和靈活性,從而滿足不同的工程設(shè)計需求。 首先闡述了軟件無線電中關(guān)鍵的數(shù)字信號處理技術(shù),包括中頻處理中的下變頻技術(shù)、抽取技術(shù)以及帶通采樣技術(shù)。利用MATLAB的Simulink完成了對系統(tǒng)的設(shè)計與仿真,驗證了設(shè)計的正確性。之后用QuartusII進行了基于FPGA抽取濾波器和NCO等關(guān)鍵模塊的設(shè)計,編譯后進行了時序仿真,最后在PCB板上實現(xiàn)了實際電路并應(yīng)用于工程項目中。

    標(biāo)簽: FPGA 數(shù)字下變頻

    上傳時間: 2013-08-05

    上傳用戶:lishuoshi1996

  • 基于FPGA的數(shù)字下變頻研究實現(xiàn)

    本文主要對數(shù)字下變頻器的FPGA實現(xiàn)方法進行了研究分析,重點完成了其主要模塊的設(shè)計驗證,最后進行了初步的系統(tǒng)級驗證。目標(biāo)任務(wù)是利用FPGA實現(xiàn)一個單通道專用數(shù)字下變頻芯片,以目前得到廣泛應(yīng)用的、代表單通道DDC器件領(lǐng)先水平的產(chǎn)品——美國Intersil公司的HSP50214B為設(shè)計目標(biāo),在整體結(jié)構(gòu)和一些參數(shù)上參考了該芯片的設(shè)計。 本文在深入學(xué)習(xí)軟件無線電理論基礎(chǔ)、數(shù)字信號處理的相關(guān)等相關(guān)知識的基礎(chǔ)上,分析研究了基于FPGA的軟件無線電數(shù)字下變頻技術(shù)實現(xiàn)方法,設(shè)計實現(xiàn)的主要工作是設(shè)定整體系統(tǒng)方案、進行模塊劃分和接口定義;對各個設(shè)計中主要的相關(guān)算法進行分析比較,確定模塊的實現(xiàn)方式;運用FPGA的設(shè)計方法,完成數(shù)字下變頻器中NCO、CIC積分梳狀濾波抽取器和FIR濾波器等關(guān)鍵模塊分析設(shè)計、及其仿真等;最后在Altera公司的StratixII EP2S60的專用開發(fā)板上進行系統(tǒng)的初步調(diào)試與測試。由于系統(tǒng)的復(fù)雜性、時間和個人精力等因素,本文完成了模塊的邏輯設(shè)計及仿真驗證,系統(tǒng)總體的整合、仿真驗證還未徹底完成。但是已經(jīng)得到驗證結(jié)果表明,此次的設(shè)計結(jié)構(gòu)和思想是正確的,本人下一步需要做的工作就是完成系統(tǒng)整體的仿真和驗證,并將其功能加以完善。

    標(biāo)簽: FPGA 數(shù)字下變頻

    上傳時間: 2013-04-24

    上傳用戶:sunjet

  • 軟件無線電中數(shù)字下變頻技術(shù)研究

    軟件無線電(SDR,Software Defined Radio)由于具備傳統(tǒng)無線電技術(shù)無可比擬的優(yōu)越性,已成為業(yè)界公認(rèn)的現(xiàn)代無線電通信技術(shù)的發(fā)展方向。理想的軟件無線電系統(tǒng)強調(diào)體系結(jié)構(gòu)的開放性和可編程性,減少靈活性著的硬件電路,把數(shù)字化處理(ADC和DAC)盡可能靠近天線,通過軟件的更新改變硬件的配置、結(jié)構(gòu)和功能。目前,直接對射頻(RF)進行采樣的技術(shù)尚未實現(xiàn)普及的產(chǎn)品化,而用數(shù)字變頻器在中頻進行數(shù)字化是普遍采用的方法,其主要思想是,數(shù)字混頻器用離散化的單頻本振信號與輸入采樣信號在乘法器中相乘,再經(jīng)插值或抽取濾波,其結(jié)果是,輸入信號頻譜搬移到所需頻帶,數(shù)據(jù)速率也相應(yīng)改變,以供后續(xù)模塊做進一步處理。數(shù)字變頻器在發(fā)射設(shè)備和接收設(shè)備中分別稱為數(shù)字上變頻器(DUC,Digital Upper Converter)和數(shù)字下變頻器(DDC,Digital Down Converter),它們是軟件無線電通信設(shè)備的關(guān)鍵部什。大規(guī)模可編程邏輯器件的應(yīng)用為現(xiàn)代通信系統(tǒng)的設(shè)計帶來極大的靈活性。基于FPGA的數(shù)字變頻器設(shè)計是深受廣大設(shè)計人員歡迎的設(shè)計手段。本文的重點研究是數(shù)字下變頻器(DDC),然而將它與數(shù)字上變頻器(DUC)完全割裂后進行研究顯然是不妥的,因此,本文對數(shù)字上變頻器也作適當(dāng)介紹。 第一章簡要闡述了軟件無線電及數(shù)字下變頻的基本概念,介紹了研究背景及所完成的主要研究工作。 第二章介紹了數(shù)控振蕩器(NCO),介紹了兩種實現(xiàn)方法,即基于查找表和基于CORDIC算法的實現(xiàn)。對CORDIc算法作了重點介紹,給出了傳統(tǒng)算法和改進算法,并對基于傳統(tǒng)CORDIC算法的NCO的FPGA實現(xiàn)進行了EDA仿真。 第三章介紹了變速率采樣技術(shù),重點介紹了軟件無線電中廣泛采用的級聯(lián)積分梳狀濾波器 (cascaded integratot comb, CIC)和ISOP(Interpolated Second Order Polynomial)補償法,對前者進行了基于Matlab的理論仿真和FPGA實現(xiàn)的EDA仿真,后者只進行了基于Matlab的理論仿真。 第四章介紹了分布式算法和軟件無線電中廣泛采用的半帶(half-band,HB)濾波器,對基于分布式算法的半帶濾波器的FPGA實現(xiàn)進行了EDA仿真,最后簡要介紹了FIR的多相結(jié)構(gòu)。 第五章對數(shù)字下變頻器系統(tǒng)進行了噪聲綜合分析,給出了一個噪聲模型。 第六章介紹了數(shù)字下變頻器在短波電臺中頻數(shù)字化應(yīng)用中的一個實例,給出了測試結(jié)果,重點介紹了下變頻器的:FPGA實現(xiàn),其對應(yīng)的VHDL程序收錄在本文最后的附錄中,希望對從事該領(lǐng)域設(shè)計的技術(shù)人員具有一定參考價值。

    標(biāo)簽: 軟件無線電 數(shù)字下變頻 技術(shù)研究

    上傳時間: 2013-06-09

    上傳用戶:szchen2006

  • 基于FPGA的數(shù)字下變頻技術(shù)研究

    數(shù)字下變頻(DDC:Digital Down Convert)是將中頻信號數(shù)字下變頻至零中頻且使信號速率下降至適合通用DSP器件處理速率的技術(shù)。實現(xiàn)這種功能的數(shù)字下變頻器是軟件無線電的核心部分。采用專用DDC芯片完成數(shù)字下變頻,雖然具...

    標(biāo)簽: FPGA 數(shù)字下變頻 技術(shù)研究

    上傳時間: 2013-07-11

    上傳用戶:6546544

  • 在keil調(diào)試環(huán)境下S3C2440.s的分析

    講解KEIL下ARM有啟動文件,注釋的蠻詳細(xì)的,可以看看哦^_^

    標(biāo)簽: keil 2440 調(diào)試環(huán)境

    上傳時間: 2013-06-21

    上傳用戶:yw14205

  • Matlab下的EEG處理程序庫

    ·詳細(xì)說明:Matlab下的EEG處理程序庫,例程豐富,講解清晰,醫(yī)學(xué)圖像圖形處理必備文件列表:   eeg_toolbox  ...........\brainstormresults2freesurfer.m  ...........\ColorMapsMake.m  ...........\ColorMapsShow.m  ..........

    標(biāo)簽: Matlab EEG 處理程序

    上傳時間: 2013-07-20

    上傳用戶:13681659100

  • 晶體管電路設(shè)計(下)(鈴木雅臣)

    ·晶體管電路設(shè)計(下)(鈴木雅臣)

    標(biāo)簽: 晶體管 電路設(shè)計 鈴木

    上傳時間: 2013-08-01

    上傳用戶:xz85592677

主站蜘蛛池模板: 澄城县| 桃园市| 天水市| 文化| 平罗县| 乌兰浩特市| 稷山县| 海阳市| 开原市| 中方县| 淮安市| 万源市| 义马市| 武威市| 平顶山市| 柞水县| 铜梁县| 雅江县| 宣汉县| 崇信县| 榆树市| 措勤县| 大渡口区| 江阴市| 调兵山市| 泸溪县| 石河子市| 乌兰县| 长宁区| 西林县| 赫章县| 南康市| 古浪县| 茶陵县| 萨嘎县| 浑源县| 游戏| 镇江市| 洪江市| 赞皇县| 富平县|