在集成電路內(nèi)建自測試的過程中,電路的測試功耗通常顯著高于正常模式產(chǎn)生的功耗,因此低功耗內(nèi)建自測試技術已成為當前的一個研究熱點。為了減少被測電路內(nèi)部節(jié)點的開關翻轉活動率,研究了一種隨機單輸入跳變(Random Single Input Change,RSIC)測試向量生成器的設計方案,利用VHDL語言描述了內(nèi)建自測試結構中的測試向量生成模塊,進行了計算機模擬仿真并用FPGA(EP1C6Q240C8)加以硬件實現(xiàn)。實驗結果證實了這種內(nèi)建自測試原理電路的正確性和有效性。
標簽:
低功耗測試
矢量
生成技術
上傳時間:
2013-10-08
上傳用戶:llwap