FPGA是一種可通過用戶編程來實現各種數字電路的集成電路器件。用FPGA設計數字系統有設計靈活、低成本,低風險、面市時間短等好處。本課題在結合國際上FPGA器件方面的各種研究成果基礎上,對FPGA器件結構進行了深入的探討,重點對FPGA的互連結構進行了分析與優化。FPGA器件速度和面積上相對于ASIC電路的不足很大程度上是由可編程布線結構造成的,FPGA一般用大量的可編程傳輸管開關和通用互連線段實現門器件的連接,而全定制電路中僅用簡單的金屬線實現,傳輸管開關帶來很大的電阻和電容參數,因而速度要慢于后者。這也說明,通過優化可編程連接方式和布線結構,可大大改善電路的性能。本文研究了基于SRAM編程技術的FPGA器件中邏輯模塊、互連資源等對FPGA性能和面積的影響。論文中在介紹FPGA器件的體系構架后,首先對開關矩陣進行了研究,結合Wilton開關矩陣和Disioint開關矩陣的特點,得到一個連接更加靈活的開關矩陣,提高了FPGA器件的可布線性,接著本課題中又對通用互連線長度、通用互連線間的連接方式和布線通道的寬度等進行了探討,并針對本課題中的FPGA器件,得出了一套適合于中小規模邏輯器件的通用互連資源結構,仿真顯示新的互連方案有較好的速度和面積性能,在互連資源的面積和性能上達到一個很好的折中。 接下來課題中對FPGA電路的可編程邏輯資源進行了研究,得到了一種邏輯規模適中的粗粒度邏輯塊簇,該邏輯塊簇采用類似Xilinx 公司的FPGA產品的LUT加觸發器結構,使邏輯塊簇內部基本邏輯單元的聯系更加緊密,提高了邏輯資源的功能和利用率。隨后我們還研究了IO模塊數目的確定和分布式SRAM結構中編程電路結構的設計,并簡單介紹了SRAM單元的晶體管級設計原理。最后,在對FPGA構架研究基礎上,完成了一款FPGA電路的設計并設計了相應的電路測試方案,該課題結合CETC58研究所的一個重要項目進行,目前已成功通過CSMC0.6μm 2P2M工藝成功流片,測試結果顯示其完全達到了預期的性能。
上傳時間: 2013-04-24
上傳用戶:6546544
8051處理器自誕生起近30年來,一直都是嵌入式應用的主流處理器,不同規模的805l處理器涵蓋了從低成本到高性能、從低密度到高密度的產品。該處理器極具靈活性,可讓開發者自行定義部分指令,量身訂制所需的功能模塊和外設接口,而且有標準版和經濟版等多種版本可供選擇,可讓設計人員各取所需,實現更高性價比的結構。如此多的優越性使得8051處理器牢固地占據著龐大的應用市場,因此研究和發展8051及與其兼容的接口具有極大的應用前景。在眾多8051的外設接口中,I2C總線接口扮演著重要的角色。通用的12C接口器件,如帶12C總線的RAM,ROM,AD/DA,LCD驅動器等,越來越多地應用于計算機及自動控制系統中。因此,本論文的根本目的就是針對如何在8051內核上擴展I2C外設接口進行較深入的研究。 本課題項目采用可編程技術來開發805l核以及12C接口。由于8051內核指令集相容,我們能借助在現有架構方面的經驗,發揮現有的大量代碼和工具的優勢,較快地完成設計。在8051核模塊里,我們主要實現中央處理器、程序存儲器、數據存儲器、定時/計數器、并行接口、串行接口和中斷系統等七大單元及數據總線、地址總線和控制總線等三大總線,這些都是標準8051核所具有的模塊。在其之上我們再嵌入12C的串行通信模塊,采用自下而上的方法,逐次實現一位的收發、一個字節的收發、一個命令的收發,直至實現I2C的整個通信協議。 8051核及I2C總線的研究通過可編程邏輯器件和一塊外圍I2C從設備TMPl01來驗證。本課題的最終目的是可編程邏輯器件實現的8051核成功并高效地控制擴展的12C接口與從設備TMPl01通信。 用EP2C35F672C6芯片開發的12C接口,數據的傳輸速率由該芯片嵌入8051微處理的時鐘頻率決定。經測試其傳輸速率可達普通速率和快速速率。 目前集成了該12C接口的8051核已經在工作中投入使用,主要用于POS設備的用戶數據加密及對設備溫度的實時控制。雖然該設備尚未大批量投產,但它已成功通過PCI(PaymentCardIndustry)協會認證。
上傳時間: 2013-06-18
上傳用戶:731140412
當今電子系統的設計是以大規模FPGA為物理載體的系統芯片的設計,基于FPGA的片上系統可稱為可編程片上系統(SOPC)。SOPC的設計是以知識產權核(IPCore)為基礎,以硬件描述語言為主要設計手段,借助以計算機為平臺的EDA工具進行的。 本文在介紹了FPGA與SOPC相關技術的基礎上,給出了SOPC技術開發調制解調器的方案。在分析設計軟件Matlab/DSP(Digital Signal Processing)。builder以及Quartus Ⅱ開發軟件進行SOPC(System On a Programmable Chip)設計流程后,依據調制解調算法提出了一種基于DSP Builder調制解調器的SOPC實現方案,模塊化的設計方法大大縮短了調制解調器的開發周期。 在SOPC技術開發調制解調器的過程中,用MATLAB/Simulink的圖形方式調用Altera DSP Builder和其他Simulink庫中的圖形模塊(Block)進行系統建模,在Simulink中仿真通過后,利用DSP Builder將Simulink的模型文件(.mdl)轉化成通用的硬件描述語言VHDL文件,從而避免了VHDL語言手動編寫系統的煩瑣過程,將精力集中于算法的優化上。 基于DSP Builder的開發功能,調制解調器電路中的低通濾波器可直接調用FIRIP Core,進一步提高了開發效率。 在進行編譯、仿真調試成功后,經過QuartusⅡ將編譯生成的編程文件下載到ALTERA公司Cyclone Ⅱ系列的FPGA芯片EP2C5F256C6,完成器件編程,從而給出了一種調制解調器的SOPC系統實現方案。
上傳時間: 2013-05-28
上傳用戶:koulian
軟件無線電(SDR)
上傳時間: 2013-06-13
上傳用戶:linlin
當今的船用導航雷達具有數字化、多功能、高性能、多接口、網絡化。同時要求具有高可靠性、高集成度、低成本,信號處理單元的小型化,產品更新周期短。要同時滿足上述需求,高集成度的器件應用是必須的。同時開發周期要短,需求軟件的可移植性要強,并且是模塊化設計,現場可編程門陣列器件(FPGA)已經成為設計首選。 現場可編程門陣列是基于通過可編程互聯連接的可配置邏輯塊(CLB)矩陣的可編程半導體器件。與為特殊設計而定制的專用集成電路(ASIC)相對,FPGA可以針對所需的應用或功能要求進行編程。雖然具有一次性可編程(OTP)FPGA,但是主要是基于SRAM的,其可隨著設計的演化進行重編程。CLB是FPGA內的基本邏輯單元。實際數量和特性會依器件的不同而不同,但是每個CLB都包含一個由4或6個輸入、一些選型電路(多路復用器等)和觸發器組成的可配置開關矩陣。開關矩陣是高度靈活的,可以進行配置以便處理組合邏輯、移位寄存器或RAM。當今的FPGA已經遠遠超出了先前版本的基本性能,并且整合了常用功能(如RAM、時鐘管理和:DSP)的硬(ASIC型)塊。由于具有可編程特性,所以FPGA是眾多市場的理想之選。它高集成度,以及用于設計的強大軟件平臺、IP核、在線升級可滿足需求。 本文介紹了基于FPGA實現船用導航雷達數字信號處理的設計,這是一個具體的、已經完成并進行小批量生產的產品,對指導實踐具有一定意義。
上傳時間: 2013-04-24
上傳用戶:稀世之寶039
· 摘要: Modbus協議是應用于電子控制器上的一種通用協議,通過此協議,控制器相互之間、控制器通過其他網絡(例如以太網)和其它設備之間可以通信,如今MODBUS協議已經成為我國工業自動化網絡協議規范的國家標準之一.本文詳細討論MODUBS在TMS320LF2407A DSP上的實現.
上傳時間: 2013-06-01
上傳用戶:風之驕子
· 摘要: 為了實現視頻圖像的實時處理,采用基于DSP+FPGA的線性流水陣列結構,用現場可編程門陣列FPGA對采集的視頻數字圖像做預處理,并結合大規模可編程邏輯陣列CPLD進行邏輯控制,實現了視頻圖像的采集和目標提取的視頻數字圖像處理系統.介紹了該視頻圖像處理系統的硬件組成、工作原理和各種視頻跟蹤算法的應用.該系統與計算機聯結,配以適當的圖像處理軟件和開發系統,即可形成一個通
上傳時間: 2013-06-17
上傳用戶:dancnc
· 摘要: 提出了一種基于DSP和FPGA的自動報靶系統的設計方法,主要闡述了系統的軟硬件設計方法,并提出用模糊聚類分析識別靶心.對比其它設計方法.該方法適應性強、靈活性高,設計調試方便.
上傳時間: 2013-04-24
上傳用戶:whenfly
·內容簡介:以數字信號處理器(DSP)為核心的實時數字信號處理技術正在迅猛發展,各種類型的DSP分別適應了不同領域的應用要求。本書根據當今最新的DSP和外圍器件技術水平,著重介紹了國內外最常用的4種定點和浮點DSP的原理和應用;全面介紹了DSP的結構特點、指令體系、軟件編程、硬件設計和軟硬件調試方法;結合具體實例講述了如何針對不同應用場合,設計DSP的軟硬件。 &n
上傳時間: 2013-04-24
上傳用戶:tyg88888
由于各種非線性電力電子裝置的和功率開關器件的廣泛應用產生了諧波。隨著對電能質量要求的不斷提高,各種治理諧波的電力電子裝置就產生了。諧波治理的方法主要有無源濾波技術和有源電力濾波器技術。傳統的方法采用LC 無源濾波器,與無源濾波器相比有源電力濾波器具有很大的優越性,因此越來越多的應用到治理諧波污染中。隨著以DSP 和FPGA 的高速發展,以全數字化控制技術實現的有源電力濾波器必將更多的應用到諧波裝置中去。本文深入分析了諧波治理的研究背景意義和有源濾波器的研究現狀和發展趨勢。介紹了有源濾波器的基本的工作原理;分類;諧波的檢測方法和控制策略,在各個方法的比較上選用基于瞬時無功功率理論的諧波檢測法對諧波電流進行了檢測。并提出了一種基于 DSP 及FPGA 控制的有源電力濾波器的設計方案,重點研究了三相并聯型有源濾波器的控制系統及硬件設計。本文還對系統的功率器件進行了分析并選用IGBT 作為其開關器件。設計了IGBT 驅動及保護電路,利用理論分析和仿真結果設定了系統直流側電容和輸出電感的參數。對整個系統進行了Simulink 仿真實驗,選用DSP 和和FPGA 作為核心處理芯片,DSP 用來采集數據并檢測諧波,FPGA 用來實現PWM 脈沖的輸出。設計并調試出非線性負載,傳感器采集,電流電壓調理電路,主電路,過零檢測電路,IGBT 的驅動及吸收緩沖電路。并在此基礎上搭建出了試驗平臺。給出了DSP 及FPGA 的軟件設計思想和流程。
上傳時間: 2013-04-24
上傳用戶:youth25