本文應用EDA技術,基于FPGA器件設計與實現UART,并采用CRC校驗。主要工作如下: 1、在異步串行通信電路部分完全用FPGA來實現。選用Xilinx公司的SpartanⅢ系列的XC3S1000來實現異步串行通信的接收、發送和接口控制功能,利用FPGA集成度比較高,具有在線可編程能力,在其完成各種功能的同時,完全可以將串行通信接口構建其中,可根據實際需求分配資源。 2、利用VerilogHDL語言非常容易掌握,功能比VHDL更強大的特點,可以在設計時不斷修改程序,來適用不同規模的應用,而且采用Verilog輸入法與工藝性無關,利用系統設計時對芯片的要求,施加不同的約束條件,即可設計出實際電路。 3、利用ModelSim仿真工具對程序進行功能仿真和時序仿真,以驗證設計是否能獲得所期望的功能,確定設計程序配置到邏輯芯片之后是否可以運行,以及程序在目標器件中的時序關系。 4、為保證數據傳輸的正確性,采用循環冗余校驗CRC(CyclicRedundancyCheck),該編碼簡單,誤判概率低,為了減少硬件成本,降低硬件設計的復雜度,本設計通過CRC算法軟件實現。 實驗結果表明,基于EDA技術的現場可編程門陣列FPGA集成度高,結構靈活,設計方法多樣,開發周期短,調試方便,修改容易,采用FPGA較好地實現了串行數據的通信功能,并對數據作了一定的處理,本設計中為CRC校驗。另外,可以利用FPGA的在線可編程特性,對本設計電路進行功能擴展,以滿足更高的要求。
標簽: FPGA CRC 串行 通信實現
上傳時間: 2013-04-24
上傳用戶:Altman
本文針對由FPGA構成的高速數據采集系統數據處理能力弱的問題,提出FPGA與單片機實現數據串行通信的解決方
標簽: FPGA 單片機串行 通信接口
上傳用戶:cuicuicui
· 摘要: 以實例介紹了利用MZX3232芯片實現TMS320F2812與上位機的串行通信,給出了硬件電路,設計了串行通信程序.詳細說明了利用Visual Basic6.0通信控件進行通信的方法,并給出了程序流程圖和部分源程序.實驗表明,該串行通信方法傳輸數據準確可靠,具有實用價值.
標簽: DSP 上位機 串行 通信設計
上傳用戶:cmc_68289287
杜曉斌和陳興文-FPGA和單片機串行通信接口的實現一文提出了FPGA與單片機實現數據串行通信的解決方案。在通信過程中完全遵守RS232 協議,給出了發送模塊的vhdl源代碼。\r\n
上傳時間: 2013-08-15
上傳用戶:cylnpy
本文介紹了一種新的使用串行通信進行DSP遠程在線編程方法。對設計中的主要技術:DSP與PC機的串口通信、Flash編程以及DSP自引導等進行了詳細介紹。結合TI公司的TMS320VC33處理器,闡述了具體的實現方法
標簽: DSP 串行通信 遠程 編程方法
上傳時間: 2013-08-19
上傳用戶:zhangfx728
基于FPGA的串行通信UART控制器,采用VHDL語言編寫,包含多個子模塊。\r\n在ISE或FPGA的其它開發環境下新建一個工程,然后將文檔中的各個模塊程序添加進去,即可運行仿真。源程序已經過本人的仿真驗證。
標簽: FPGA UART 串行通信 控制器
上傳時間: 2013-09-03
上傳用戶:xieguodong1234
用VHDL語言在CPLD上實現串行通信
標簽: VHDL CPLD 語言 串行通信
上傳時間: 2013-09-06
上傳用戶:q3290766
1、 利用FLEX10的片內RAM資源,根據DDS原理,設計產生正弦信號的各功能模塊和頂層原理圖; 2、 利用實驗板上的TLC7259轉換器,將1中得到的正弦信號,通過D/A轉換,通過ME5534濾波后在示波器上觀察; 3、 輸出波形要求: 在輸入時鐘頻率為16KHz時,輸出正弦波分辨率達到1Hz; 在輸入時鐘頻率為4MHz時,輸出正弦波分辨率達到256Hz; 4、 通過RS232C通信,實現FPGA和PC機之間串行通信,從而實現用PC機改變頻率控制字,實現對輸出正弦波頻率的控制。
標簽: FPGA PC機 串行通信 輸出
上傳用戶:zhuimenghuadie
用 VB實現 PC機與 MSP430單片機 串行通信 的研 究
標簽: MSP 430 PC機 單片機
上傳時間: 2014-01-02
上傳用戶:攏共湖塘
89C51 單片機IO 口模擬串行通信的實現方法
標簽: 89C51 單片機 IO口 串行通信
上傳時間: 2013-11-08
上傳用戶:座山雕牛逼
蟲蟲下載站版權所有 京ICP備2021023401號-1