亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

異步fifo存儲(chǔ)器

  • 變頻器供電異步電動機的性能分析與設計.rar

    該文詳細分析了諧波對導步電動機的影響:利用分層法對變頻器供電下異步電動機轉子導條的擠流效應進行了精確計算,用MATLAB仿真了脈動轉矩;推導出時間諧波存在時電磁力波的計算化工.該文重點討論了變頻器供電下異步電動機諧波損耗的計算方法:對鐵芯損耗提出了利用鐵耗模型計算的新方法,為鐵耗的計算提出了新的思路,對雜散損耗采用了考慮雜耗時的諧波等效電路的方法,進一步完善了計算雜耗的諧波等效電路.該文全面分析了不同因素對變戚器供電下異步電動機的電磁設計的影響,提出了電磁參數計算方法,編制了電磁計算程序,并利用電磁計算程序對轉子槽形進行了優化設計,制作了樣機,最后進行了實驗分析,對計算方法及理論進行驗證,并得出有益結論.

    標簽: 變頻器 供電 異步電動機

    上傳時間: 2013-06-22

    上傳用戶:zhang469965156

  • 能量變換器小值振蕩與穩定性的基礎研究.rar

    能量變換器是一種新型高壓發電機,采用高壓交聯聚乙烯(XLPE)電纜作為定子繞組,這種革新結構使其能夠輸出高電壓,從而可以直接并網。因此,對能量變換器的運行進行系統地研究是極為必要的。本文針對能量變換器小值振蕩和穩定性進行了深入地研究。 本文首先介紹了能量變換器的發展背景和國內外的研究現狀,詳盡分析了研究大型同步發電機和能量變換器穩定性的意義。 然后,本文對能量變換器靜態穩定運行進行了分析,建立了能量變換器靜態穩定運行時的數學模型,推導出了能量變換器靜態穩定功率特性和靜態穩定功率極限的表達式。并分析了勵磁調節對能量變換器靜態功率特性的影響,應用對比研究的方法,證明了能量變換器的靜態穩定儲備系數和靜態穩定功率極限都比傳統同步發電機高。 本文同時結合能量變換器樣機參數,系統分析了其穩態小值振蕩的物理過程,推導了能量變換器小值振蕩時的整步轉矩系數、阻尼轉矩系數和電流、轉矩、電磁功率各微變量的表達式,并通過仿真分析,歸納出了不計定子電阻和線路阻抗時能量變換器相應微變量的變化規律。此外,本文對考慮勵磁調節作用時小值振蕩各微變量的變化進行了仿真研究,給出了此狀態下相應微變量的變化規律。 最后,本文對能量變換器系統在線路發生單相短路、相間短路和兩相接地短路故障時的物理過程進行了分析,繪制了能量變換器正常運行和故障運行時的電氣圖與等值電路,結合等值電路推導了能量變換器相應故障狀態下的功率表達式,并通過仿真分析與對比研究,給出了能量變換器系統在線路發生單相短路、相間短路和兩相接地短路故障時的極限切除時間,得到了能量變換器的動態穩定極限。 本文所得結論對能量變換器合理可靠的設計及運行提供了依據,具有一定的理論意義和實用價值。

    標簽: 能量 變換器 穩定性

    上傳時間: 2013-04-24

    上傳用戶:qqiang2006

  • 一種16位音頻SigmaDelta模數轉換器的研究與設計.rar

    Sigma-Delta A/D轉換器利用過采樣,噪聲整形和數字濾波技術,有效衰減了輸出信號帶內的量化噪聲,提高了信噪比。與傳統的Nyquist轉換器相比,它降低了對模擬電路性能指標和元件精度的要求,簡化了模擬電路的設計,降低了生產成本。 本論文在對Sigma-Delta A/D轉換器原理研究的基礎上,基于TSMC0.18um工藝,采用1.8V工作電源,128倍的過采樣率,6.4MHz的采樣頻率,設計了一個主要應用于音頻信號處理的Sigma-Delta A/D轉換器,分辨率達到16位。在調制器的設計中,本文采用了多級噪聲整形MASH(2-1)級聯調制器結構,同時,考慮了各種非理想因素對系統性能的影響,在SDtoolbox工具的幫助下使用Simulink進行調制器系統設計。并使用Cadence Spectre對模塊電路進行設計仿真,包括運放,比較器,帶隙基準電壓源,CMOS開關,非交疊時鐘產生電路等。在數字抽取濾波器的設計中,采用了分級抽取技術,使用MATLAB軟件中的SPTool和FDATool工具對各級抽取濾波器進行優化設計。并在原有的濾波器算法的基礎上,采用了CIC濾波器和半帶濾波器,設計出了運算量和存儲量都相對少的三級抽取濾波器系統,大大降低了功耗和面積。 論文的仿真結果表明,所設計的Sigma-Delta A/D轉換器信噪比達到102.3dB,滿足系統需要的16位精度要求。 關鍵詞:Sigma-Ddta; 信噪比; 多級噪聲整形; 數字抽取濾波器

    標簽: SigmaDelta 音頻 模數轉換器

    上傳時間: 2013-06-27

    上傳用戶:songyuncen

  • LLC諧振變換器的研究.rar

    諧振變換器相對硬開關PWM變換器,具有開關頻率高、關斷損耗小、效率高、重量輕、體積小、EMI噪聲小、開關應力小等優點。而LLC諧振變換器具有原邊開關管易實現全負載范圍內的ZVS,次級二極管易實現ZCS諧振電感和變壓器易實現磁性元件的集成,以及輸入電壓范圍寬等優點,因而得到了廣泛的關注。 本文對諧振變換器的基本分類和各種諧振變換器的優缺點進行了比較和總結,并與傳統PWM變換器進行了對比,總結出LLC諧振變換器的主要優點。并以400W LLC諧振變換器為目標設計,LLC前級使用APFC電路,后一級是LLC諧振變換器。 首先,基于FHA(基波分析法)的方法對LLC諧振變換器進了穩態電路的分析,并詳細闡述了LLC諧振變換器在各個開關頻率范圍內的工作原理和工作特性。隨后,文章詳細比較了LLC諧振變換器與傳統的諧振變換器和半橋PWM變換器不同之處。 然后,文章分別采用分段線性法和擴展描述函數法建立了LLC諧振變換器的小信號模型。由于分段線性法建立的小信號模型僅考慮了LLC諧振變換器工作在滿負載的情況下,為了建立更具一般性的模型,論文又采用了擴展描述函數法建模,用以指導控制環路的設計。 接著,論文對整個系統進行了綜合設計。文章給出了APFC部分的主電路和控制補償回路的具體設計;同時,也做出了LLC諧振變換器主電路的具體設計,而LLC諧振變換器控制回路的設計,仍需要更深一步的研究,并需提出一種切實可行的設計方法。 最后,采用Pspiee軟件建立了仿真模型。仿真結果得出LLC諧振變換器能在負載和輸入電壓變化范圍都很大的情況下實現輸出電壓的穩定調節,并能實現場效應管和二極管的軟開關,驗證了理論分析的正確性;由于實驗條件的限制,制作的實驗電路板處于調試之中,希望進一步驗證理論設計的正確性。

    標簽: LLC 諧振變換器

    上傳時間: 2013-04-24

    上傳用戶:DanXu

  • 基于FPGA的通用異步收發器的設計.rar

    通用異步收發器(Universal Asynchronous Receiver Transmitter,UART)是一種能同時支持短距離和長距離數據傳輸的串行通信接口,被廣泛應用于微機和外設之間的數據交換。像8251、NS8250、NS16550等都是常用的UART芯片,但是這些專用的串行接口芯片的缺點是數據傳輸速率比較慢,難以滿足高速率數據傳輸的場合,而更重要的就是它們都具有不可移植性,因此要利用這些芯片來實現PC機和FPGA芯片之間的通信,勢必會增加接口連線的復雜程度以及降低整個系統的穩定性和有效性。 本課題就是針對UART的特點以及FPGA設計具有可移植性的優勢,提出了一種基于FPGA芯片的嵌入式UART設計方法,其中主要包括狀態機的描述形式以及自頂向下的設計方法,利用硬件描述語言來編制UART的各個子功能模塊以及頂層模塊,之后將其集成到FPGA芯片的內部,這樣不僅能解決傳統UART芯片的缺點而且同時也使整個系統變得更加具有緊湊性以及可靠性。 本課題所設計的LIART支持標準的RS-232C傳輸協議,主要設計有發送模塊、接收模塊、線路控制與中斷仲裁模塊、Modem控制模塊以及兩個獨立的數據緩沖區FIFO模塊。該模塊具有可變的波特率、數據幀長度以及奇偶校驗方式,還有多種中斷源、中斷優先級、較強的抗干擾數據接收能力以及芯片內部自診斷的能力,模塊內分開的接收和發送數據緩沖寄存器能實現全雙工通信。除此之外最重要的是利用IP模塊復用技術設計數據緩沖區FIFO,采用兩種可選擇的數據緩沖模式。這樣既可以應用于高速的數據傳輸環境,也能適合低速的數據傳輸場合,因此可以達到資源利用的最大化。 在具體的設計過程中,利用Synplify Pro綜合工具、ModelSim仿真工具、ISE集成的軟件開發環境中對各個功能模塊進行綜合優化、仿真驗證以及下載實現。各項數據結果表明,本課題中所設計的UART滿足預期設計目標。

    標簽: FPGA 異步收發器

    上傳時間: 2013-08-02

    上傳用戶:rocketrevenge

  • MP3音頻解碼器的FPGA原型芯片設計與實現.rar

    MP3音樂是目前最為流行的音樂格式,因其音質、復雜度與壓縮比的完美折中,占據著廣闊的市場,不僅在互聯網上廣為流傳,而且在便攜式設備領域深受人們喜愛。本文以MPEG-1的MP3音頻解碼器為研究對象,在實時性、面積等約束條件下,研究MP3解碼電路的設計方法,實現FPGA原型芯片,研究MP3原型芯片的驗證方法。 論文的主要貢獻如下: (1)使用算法融合方法合并MP3解碼過程的相關步驟,以減少緩沖區存儲單元的容量和訪存次數。如把重排序步驟融合到反量化模塊,可以減少一半的讀寫RAM操作;把IMDCT模塊內部的三個算法步驟融合在一起進行設計,可以省去存儲中間計算結果的緩存區單元。 (2)反量化、立體聲處理等模塊中,采用流水線設計技術,設置寄存器把較長的組合邏輯路徑隔開,提高了電路的性能和可靠性;使用連續訪問公共緩存技術,合理規劃各計算子模塊的工作時序,將數據計算的時間隱藏在訪存過程中;充分利用頻率線的零值區特性,有效地減少數據計算量,加快了數據處理的速度。 (3)設計了MP3硬件解碼器的FPGA原型芯片。采用Verilog HDL硬件描述語言設計RTL級電路,完成功能仿真,以Altera公司Stratix II系列的EP2S180 FPGA開發板為平臺,實現MP3解碼器的FPGA原型芯片。MP3硬件解碼器在Stratix II EP2S180器件內的資源利用率約為5%,其中組合邏輯查找表ALUT為7189個,寄存器共有4024個,系統頻率可達69.6MHz,充分滿足了MP3解碼過程的實時性要求。實驗結果表明,MP3音頻解碼FPGA原型芯片可正常播放聲音,解碼音質良好。

    標簽: FPGA MP3 音頻解碼器

    上傳時間: 2013-07-01

    上傳用戶:xymbian

  • 基于單片機控制的步進電機調速系統的設計.zip

    論文于單片機控制的基步進電機調速系統的設計 摘要: 步進電機是將電脈沖信號轉變為角位移或線位移的開環控制元件。在非超載的情況下,電機的轉速、停止的位置只取決于脈沖信號的頻率和脈沖數,而不受負載變化的影響,即給電機加一個脈沖信號,電機則轉過一個步距角。這一線性關系的存在,加上步進電機只有周期性的誤差而無累積誤差等特點。使得在速度、位置等控制領域用步進電機來控制變的非常的簡單。步進電機的調速一般是改變輸入步進電機的脈沖的頻率來實現步進電機的調速,因為步進電機每給一個脈沖就轉動一個固定的角度,這樣就可以通過控制步進電機的一個脈沖到下一個脈沖的時間間隔來改變脈沖的頻率,延時的長短來具體控制步進角來改變電機的轉速,從而實現步進電機的調速。在本設計方案中采用AT89C51型單片機內部的定時器改變CP脈沖的頻率從而實現對步進電機的轉速進行控制,實現電機調速與正反轉的功能。

    標簽: zip 單片機控制 步進電機 調速系統

    上傳時間: 2013-06-15

    上傳用戶:yw14205

  • 基于FPGA的視頻圖像畫面分割器的設計.rar

    視頻監控一直是人們關注的應用技術熱點之一,它以其直觀、方便、信息內容豐富而被廣泛用于在電視臺、銀行、商場等場合。在視頻圖像監控系統中,經常需要對多路視頻信號進行實時監控,如果每一路視頻信號都占用一個監視器屏幕,則會大大增加系統成本。視頻圖像畫面分割器主要功能是完成多路視頻信號合成一路在監視器顯示,是視頻監控系統的核心部分。 傳統的基于分立數字邏輯電路甚至DSP芯片設計的畫面分割器的體積較大且成本較高。為此,本文介紹了一種基于FPGA技術的視頻圖像畫面分割器的設計與實現。 本文對視頻圖像畫面分割技術進行了分析,完成了基于ITU-RBT.656視頻數據格式的畫面分割方法設計;系統采用Xilinx公司的FPGA作為核心控制器,設計了視頻圖像畫面分割器的硬件電路,該電路在FPGA中,將數字電路集成在一起,電路結構簡潔,具有較好的穩定性和靈活性;在硬件電路平臺基礎上,以四路視頻圖像分割為例,完成了I2C總線接口模塊,異步FIFO模塊,有效視頻圖像數據提取模塊,圖像存儲控制模塊和圖像合成模塊的設計,首先,由攝像頭采集四路模擬視頻信號,經視頻解碼芯片轉換為數字視頻圖像信號后送入異步FIFO緩沖。然后,根據畫面分割需要進行視頻圖像數據抽取,并將抽取的視頻圖像數據按照一定的規則存儲到圖像存儲器。最后,按照數字視頻圖像的數據格式,將四路視頻圖像合成一路編碼輸出,實現了四路視頻圖像分割的功能。從而驗證了電路設計和分割方法的正確性。 本文通過由FPGA實現多路視頻圖像的采集、存儲和合成等邏輯控制功能,I2C總線對兩片視頻解碼器進行動態配置等方法,實現四路視頻圖像的輪流采集、存儲和圖像的合成,提高了系統集成度,并可根據系統需要修改設計和進一步擴展功能,同時提高了系統的靈活性。

    標簽: FPGA 視頻圖像 畫面分割器

    上傳時間: 2013-04-24

    上傳用戶:gundan

  • 基于運動補償的去隔行系統的研究與FPGA設計

    本文采用基于運動補償的算法,對去隔行系統及其FPGA設計作了深入的研究.該系統包括三個關鍵模塊運動估計模塊是去隔行系統的設計重點,設計為雙向運動估計,采用菱形快速搜索算法,主要分為計算和控制兩大部分.計算部分為SAD計算模塊,采用累加樹和流水線技術;控制部分根據菱形搜索算法的第三步搜索的特點,對比較模塊、SAD暫存器等模塊做了具體的設計.對于運動補償模塊采用雙向補償的算法,補償精度為半像素.根據半像素點的位置將運動補償計算分為四個狀態,并通過對四個狀態計算特點的分析設計了加法器的結構復用.同時基于視頻數據處理的需要,設計了四個具有雙體存儲結構的內部緩存器,由FPGA內部的嵌入式陣列塊實現.根據運動估計模塊和運動補償模塊的計算特點,分別對緩存器的結構、讀寫時序和列序號控制進行設計,有效提高了數據的存取效率.本文對于這三個去隔行系統的關鍵模塊都給出了RTL級設計和模塊的功能仿真,并在最后一章中給出了去隔行系統的FPGA設計.

    標簽: FPGA 補償 去隔行

    上傳時間: 2013-06-11

    上傳用戶:han_zh

  • 基于以太網接口的ARMJTAG仿真器設計

    在嵌入式系統的開發過程中,仿真器是一個必不可少的開發工具。特別是對于初級嵌入式系統開發工程師,借助一個功能強大的仿真器進行開發工作,可以達到事半功倍的效果。一個嵌入式仿真、調試系統支持單步執行、設置斷點、觀察變量內容及寄存器內容等功能。開發人員可以通過各類調試功能觀察變量和寄存器的變化,從而可以很清楚的了解整個程序運行的狀況,及時的調整和修改程序,并不需要反復的向芯片燒寫程序,就可以完成對于程序的調試工作。 @@ 本文在分析了目前市場上常用仿真器的設計原理的基礎上,提出了以三星公司的S3C44BO ARM7處理器為主CPU,通過以太網接口進行數據傳輸的ARMJTAT仿真器的設計方案。利用這種仿真器進行程序調試,不僅可以大幅度的提高下載速度,還可以實現仿真器資源的共享,而且調試時程序是在目標板上運行,仿真更接近于目標硬件。 @@ 文中首先對于傳統仿真器的設計原理、作用、存在的問題進行了研究,然后提出了基于S3C44BO的以太網接口的ARM-JTAG仿真器的設計。該仿真器的設計主要分為以下幾步:第一,提出總體設計方案,包括硬件的設計及軟件的設計。第二,詳細介紹該仿真器的硬件結構設計和程序開發過程,其中特別對以太網接口的設計進行了研究。第三,總結了該仿真器的功能、特點。 @@關鍵詞:仿真器;S3C44BO;以太網接口;JTAG;LwIP

    標簽: ARMJTAG 以太網接口 仿真器

    上傳時間: 2013-06-16

    上傳用戶:253189838

主站蜘蛛池模板: 乌鲁木齐县| 新河县| 休宁县| 松潘县| 于都县| 柳河县| 吉首市| 广灵县| 新宁县| 庄浪县| 黔江区| 聂拉木县| 锡林浩特市| 封开县| 镇远县| 鸡东县| 张家口市| 丰台区| 安仁县| 尤溪县| 威信县| 全椒县| 林州市| 晋城| 岚皋县| 察雅县| 无锡市| 滦南县| 昭觉县| 平邑县| 驻马店市| 岑溪市| 望城县| 芦山县| 中宁县| 星子县| 安泽县| 安平县| 姚安县| 民权县| 平山县|