應(yīng)用軟件根據(jù)BYPASS信號的值來決定是否使用PLL。如果使用PLL,那么它總是輸出一個200MHz的時鐘信號,并且聯(lián)合系統(tǒng)分頻器(SYSDIV)共同產(chǎn)生系統(tǒng)時鐘。饋送到PWM模塊的時鐘由系統(tǒng)時鐘提供。如果應(yīng)用中需要較低的PWM時鐘,那么在時鐘信號到達PWM模塊前可以使用PWM分頻器(PWMDIV)先分頻。ADC時鐘使用一個時鐘源(source)為200MHz的常量分頻器,這就意味著如果要使ADC時鐘的工作頻率保持在14-18MHz范圍內(nèi),必須使能并使用PLL。
標(biāo)簽:
Stellaris
微控制器
時鐘
上傳時間:
2013-10-17
上傳用戶:hjshhyy