在電力現(xiàn)代化建設(shè)中,提高發(fā)電機(jī)發(fā)電效率是其中重要的一環(huán),氫氣作為導(dǎo)熱性冷卻介質(zhì)廣泛的應(yīng)用于發(fā)電設(shè)備,作為冷卻劑,它可以有效地提高其發(fā)電效率,但它又是一種易燃易爆氣體,所以使氫氣參數(shù)處于正常范圍,保證發(fā)電機(jī)高效、安全正常工作就變得至關(guān)重要,因此對(duì)氫氣參數(shù)進(jìn)行實(shí)時(shí)監(jiān)測(cè)有著重要的意義。 本論文研究和開(kāi)發(fā)了基于ARM和CPLD的氫氣參數(shù)監(jiān)測(cè)系統(tǒng),首先簡(jiǎn)要的分析了氫冷發(fā)電機(jī)系統(tǒng)對(duì)氫氣參數(shù)進(jìn)行監(jiān)測(cè)的必要性以及當(dāng)前電力系統(tǒng)氫氣參數(shù)監(jiān)控系統(tǒng)的發(fā)展情況。然后提出了一種利用無(wú)線通信手機(jī)短消息業(yè)務(wù)SMS、工控總線Modbus通信協(xié)議和RR485總線、SD卡海量存儲(chǔ)等技術(shù)實(shí)現(xiàn)發(fā)電機(jī)系統(tǒng)多氫氣參數(shù)的現(xiàn)場(chǎng)實(shí)時(shí)監(jiān)測(cè)系統(tǒng)的設(shè)計(jì)方案。該方案以功能強(qiáng)大的ARM處理器作為系統(tǒng)的核心。采用高精度的16位AD轉(zhuǎn)換芯片,并使用兩種濾波算法的結(jié)合對(duì)信號(hào)進(jìn)行數(shù)字濾波,滿足系統(tǒng)對(duì)氫氣參數(shù)采集精度的要求。同時(shí)系統(tǒng)結(jié)合CPLD技術(shù),用于解決系統(tǒng)內(nèi)微控器I/O口不足以及SD卡驅(qū)動(dòng)的問(wèn)題,本論文采用一片CPLD擴(kuò)展I/O口,每一個(gè)擴(kuò)展的I/O口都分配固定的地址,ARM微控器可以通過(guò)外部總線控制擴(kuò)展I/O口的輸出電平。SD卡(Secure Digital Memory Card)中文翻譯為安全數(shù)碼卡,是一種基于半導(dǎo)體快閃記憶器的新一代記憶設(shè)備,具有低成本,大容量的特點(diǎn),系統(tǒng)的歷史數(shù)據(jù)存儲(chǔ)使用了SD卡作為存儲(chǔ)介質(zhì),系統(tǒng)并沒(méi)有直接使用ARM處理器讀寫(xiě)SD卡,而是使用了擁有1270個(gè)邏輯單元的MAXⅡ1270 CPLD來(lái)驅(qū)動(dòng)SD卡,在CPLD中使用VHDL語(yǔ)言設(shè)計(jì)了SD卡的總線協(xié)議,外部總線接口,SRAM的讀寫(xiě)時(shí)序等,這樣既可以提高微處理器SD卡的讀寫(xiě)速度,增強(qiáng)微處理器程序的移植性,又可以簡(jiǎn)化微處理器讀寫(xiě)SD卡的步驟并減少微處理器的負(fù)擔(dān)。 本論文的無(wú)線數(shù)據(jù)傳輸采用GSM無(wú)線通信技術(shù)的SMS業(yè)務(wù)遠(yuǎn)傳現(xiàn)場(chǎng)數(shù)據(jù),設(shè)計(jì)了GSM模塊的軟件硬件,實(shí)現(xiàn)了報(bào)警等數(shù)據(jù)的無(wú)線傳輸,系統(tǒng)的有線傳輸采用了基于Modbus通信協(xié)議的RS485總線通信方式,采用這兩種通信方式使系統(tǒng)的通信更加靈活、可靠。本論文最后分析了系統(tǒng)的不足并且提出了具體的改進(jìn)方向。
上傳時(shí)間: 2013-05-26
上傳用戶:emouse
I/O并行口直接驅(qū)動(dòng)LED顯示1. 實(shí)驗(yàn)任務(wù) 如圖13所示,利用AT89S51單片機(jī)的P0端口的P0.0-P0.7連接到一個(gè)共陰數(shù)碼管的a-h(huán)的筆段上,數(shù)碼管的公共端接地。在數(shù)碼
標(biāo)簽: LED 并行口 直接驅(qū)動(dòng) 電路圖
上傳時(shí)間: 2013-06-15
上傳用戶:kytqcool
作為一種全數(shù)字化的現(xiàn)場(chǎng)通信網(wǎng)絡(luò),現(xiàn)場(chǎng)總線以其可控性強(qiáng)、可靠性高、開(kāi)放性好等優(yōu)點(diǎn)。在實(shí)際應(yīng)用中常常需要在不同種類的現(xiàn)場(chǎng)總線間進(jìn)行數(shù)據(jù)通信以及用戶需要對(duì)不同種類的現(xiàn)場(chǎng)總線設(shè)備進(jìn)行操作和控制。同時(shí),工業(yè)測(cè)控系統(tǒng)在控制層采用現(xiàn)場(chǎng)總線技術(shù),而在管理層采用以太網(wǎng)構(gòu)成的企業(yè)信息網(wǎng)
標(biāo)簽: ARMVxWorks BSP 現(xiàn)場(chǎng)總線 網(wǎng)關(guān)
上傳時(shí)間: 2013-05-25
上傳用戶:xianglee
電路分析是每個(gè)硬件工程師必備手段,如何分析好電路才能設(shè)計(jì)出更好的電路
標(biāo)簽: 電路分析基礎(chǔ)
上傳時(shí)間: 2013-04-24
上傳用戶:dianxin61
近年來(lái),隨著控制系統(tǒng)規(guī)模的擴(kuò)大和總線技術(shù)的發(fā)展,對(duì)數(shù)據(jù)采集和傳輸技術(shù)提出了更高的要求。目前,很多設(shè)備需要實(shí)現(xiàn)從單串口通信到多路串口通信的技術(shù)改進(jìn)。同時(shí),隨著以太網(wǎng)技術(shù)的發(fā)展和普及,這些設(shè)備的串行數(shù)據(jù)需要通過(guò)網(wǎng)絡(luò)進(jìn)行傳輸,因而有必要尋求一種解決方案,以實(shí)現(xiàn)技術(shù)上的革新。 本文分別對(duì)串行通信和基于TCP/IP協(xié)議的以太網(wǎng)通信進(jìn)行研究和分析,在此基礎(chǔ)上,設(shè)計(jì)一個(gè)嵌入式系統(tǒng)一基于APM處理器的多路串行通信與以太網(wǎng)通信系統(tǒng),來(lái)實(shí)現(xiàn)F8-DCS系統(tǒng)中多路串口數(shù)據(jù)采集和以太網(wǎng)之間的數(shù)據(jù)傳輸。主要作了如下工作:首先,分析了當(dāng)前串行通信的應(yīng)用現(xiàn)狀和以太網(wǎng)技術(shù)的發(fā)展動(dòng)態(tài),通過(guò)比較傳統(tǒng)的多路串口通信系統(tǒng)的優(yōu)缺點(diǎn),設(shè)計(jì)出了一種采用CPID技術(shù)和CAN總線技術(shù)相結(jié)合的新型技術(shù),并結(jié)合F8-DCS系統(tǒng)數(shù)據(jù)量大和實(shí)時(shí)性高的特點(diǎn),對(duì)串行通訊幀同步的方法進(jìn)行了詳細(xì)的研究。然后,根據(jù)課題的實(shí)際需求,對(duì)系統(tǒng)進(jìn)行總體設(shè)計(jì)和功能模塊劃分,并詳細(xì)介紹了基于ARM7處理器的多路串口通信接口、以太網(wǎng)通信接口以及二者之間的數(shù)據(jù)傳輸接口的電路設(shè)計(jì)。在軟件設(shè)計(jì)上,對(duì)系統(tǒng)的啟動(dòng)代碼、串行通信協(xié)議、串口驅(qū)動(dòng)以及多串口與網(wǎng)口間雙向數(shù)據(jù)傳輸?shù)冗M(jìn)行了詳細(xì)的論述。最后,將上述技術(shù)應(yīng)用于某大型火電廠主機(jī)F8-DCS系統(tǒng)I/O通訊網(wǎng)絡(luò)的測(cè)試與分析,達(dá)到了設(shè)計(jì)要求。
上傳時(shí)間: 2013-07-31
上傳用戶:aeiouetla
嵌入式系統(tǒng)產(chǎn)品開(kāi)發(fā)現(xiàn)已成為IT產(chǎn)業(yè)的主流發(fā)展方向之一,在不同應(yīng)用領(lǐng)域的嵌入式系統(tǒng)產(chǎn)品開(kāi)發(fā)中,都涉及到的一個(gè)共性關(guān)鍵技術(shù)是:嵌入式系統(tǒng)開(kāi)發(fā)平臺(tái)的研究與設(shè)計(jì)。 本文密切結(jié)合實(shí)際科研項(xiàng)目,采用軟、硬件協(xié)同設(shè)計(jì)的研究方法,設(shè)計(jì)了一套基于ARM微處理器架構(gòu)的嵌入式系統(tǒng)開(kāi)發(fā)平臺(tái),為應(yīng)用系統(tǒng)的開(kāi)發(fā)者完成了大部分共性的底層設(shè)計(jì)工作,并針對(duì)現(xiàn)代酒店客房管理與控制系統(tǒng)的功能要求,以此平臺(tái)為基礎(chǔ),開(kāi)發(fā)了一個(gè)樓層機(jī)控制系統(tǒng),并成功運(yùn)用于深圳某國(guó)際大酒店的客房控制系統(tǒng)中,驗(yàn)證了本文研發(fā)成果的有效性和推廣應(yīng)用價(jià)值。 論文首先分析了當(dāng)前國(guó)內(nèi)外嵌入式系統(tǒng)的研究現(xiàn)狀,然后研究了基于S3C44BOX開(kāi)發(fā)板的硬件設(shè)計(jì)和實(shí)現(xiàn)過(guò)程,分別給出了電源模塊、MCU核心模塊、存儲(chǔ)器模塊、I/O接口模塊、通信接口模塊、調(diào)試以及系統(tǒng)擴(kuò)展接口等主要模塊的設(shè)計(jì)方法和電氣原理圖;使用CPLD實(shí)現(xiàn)了多功能JTAG調(diào)試器,在SDT環(huán)境下完成了硬件調(diào)試工作;研究了嵌入式操作系統(tǒng)的移植技術(shù),針對(duì)VxWorks操作系統(tǒng)下載與應(yīng)用,開(kāi)發(fā)了適用于S3C44BOX的板級(jí)支持包,成功完成了BootRom和VxWorks兩種映像的生成和加載;在論文的最后,研究了本平臺(tái)在酒店客房控制系統(tǒng)中的實(shí)際應(yīng)用方法,設(shè)計(jì)其作為樓層機(jī)的實(shí)現(xiàn)方案,討論了網(wǎng)絡(luò)通信與控制的工作原理,并給出了主要程序的流程圖。
標(biāo)簽: ARM 架構(gòu) 嵌入式 平臺(tái)設(shè)計(jì)
上傳時(shí)間: 2013-06-02
上傳用戶:banyou
分析了大功率逆變電源IGBT關(guān)斷時(shí)產(chǎn)生電壓尖峰的機(jī)理,并對(duì)影響電壓尖峰的主要因素進(jìn)行了分 析。通過(guò)應(yīng)用疊層復(fù)合母排可以降低主電路母線的分布電感,設(shè)計(jì)合理的吸收電路能夠改善開(kāi)關(guān)器件的開(kāi)關(guān)軌跡, 抑制尖峰電壓,使開(kāi)關(guān)器件運(yùn)行在可靠的工作范圍內(nèi)。仿真結(jié)果驗(yàn)證了吸收電路的有效性。
標(biāo)簽: IGBT 大功率 關(guān)斷電壓 分
上傳時(shí)間: 2013-05-25
上傳用戶:pwcsoft
小波分析經(jīng)典,注重小波分析的基本理論。將一位小波理論和高維小波理論放在一起并行介紹。
上傳時(shí)間: 2013-04-24
上傳用戶:duoshen1989
信號(hào)與線性系統(tǒng)分析教程信號(hào)與線性系統(tǒng)分析教程
標(biāo)簽: 信號(hào)與 線性系統(tǒng)分析
上傳時(shí)間: 2013-07-23
上傳用戶:dpuloku
偏振模色散(PMD)是限制光通信系統(tǒng)向高速率和大容量擴(kuò)展的主要障礙,尤其是160Gb/s光傳輸系統(tǒng)中,由PMD引起的脈沖畸變現(xiàn)象更加嚴(yán)重。為了克服PMD帶來(lái)的危害,國(guó)內(nèi)外已經(jīng)開(kāi)始了對(duì)PMD補(bǔ)償?shù)难芯俊5悄壳暗难a(bǔ)償系統(tǒng)復(fù)雜、成本高且補(bǔ)償效果不理想,因此采用前向糾錯(cuò)(FEC)和偏振擾偏器配合抑制PMD的方法,可以實(shí)現(xiàn)低成本的PMD補(bǔ)償。 在實(shí)驗(yàn)中將擾偏器連入光時(shí)分復(fù)用系統(tǒng),通過(guò)觀察其工作前后的脈沖波形,發(fā)現(xiàn)擾偏器的應(yīng)用改善了系統(tǒng)的性能。隨著系統(tǒng)速率的提高,對(duì)擾偏器速率的要求也隨之提高,目前市場(chǎng)上擾偏器的速率無(wú)法滿足160Gb/s光傳輸系統(tǒng)要求。通過(guò)對(duì)偏振擾偏器原理的分析,決定采用高速控制電路驅(qū)動(dòng)偏振控制器的方法來(lái)實(shí)現(xiàn)高速擾偏器的設(shè)計(jì)。擾偏器采用鈮酸鋰偏振控制器,其響應(yīng)時(shí)間小于100ns,是目前偏振控制器能夠達(dá)到的最高速率,但是將其用于160Gb/s高速光通信系統(tǒng)擾偏時(shí),這個(gè)速率仍然偏低,因此,提出采用多段鈮酸鋰晶體并行擾偏的方法,彌補(bǔ)鈮酸鋰偏振控制器速率低的問(wèn)題。通過(guò)對(duì)幾種處理器的分析和比較,選擇DSP+FPGA作為控制端,DSP芯片用于產(chǎn)生隨機(jī)數(shù)據(jù),F(xiàn)PGA芯片具有豐富的I/O引腳,工作頻率高,可以實(shí)現(xiàn)大量數(shù)據(jù)的快速并行輸出。這樣的方案可以充分發(fā)揮DSP和FPGA各自的優(yōu)勢(shì)。另外對(duì)數(shù)模轉(zhuǎn)換芯片也要求響應(yīng)速度快,本論文以FPGA為核心,完成了FPGA與其它芯片的接口電路設(shè)計(jì)。在QuartusⅡ集成環(huán)境中進(jìn)行FPGA的開(kāi)發(fā),使用VHDL語(yǔ)言和原理圖輸入法進(jìn)行電路設(shè)計(jì)。 本文設(shè)計(jì)的偏振擾偏器在高速控制電路的驅(qū)動(dòng)下,可以實(shí)現(xiàn)大量的數(shù)據(jù)處理,采用多段鈮酸鋰晶體并行工作的方法,可以提高偏振擾偏器的速率。利用本方案制作的擾偏器具有高擾偏速率,適合應(yīng)用于160Gb/s光通信系統(tǒng)中進(jìn)行PMD補(bǔ)償。
上傳時(shí)間: 2013-04-24
上傳用戶:suxuan110425
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1