xilinx fpga 做VGA驅(qū)動(dòng)信號(hào)的Verilog原代碼,ise版本9.2
xilinx fpga 做VGA驅(qū)動(dòng)信號(hào)的Verilog原代碼,ise版本9.2,...
xilinx fpga 做VGA驅(qū)動(dòng)信號(hào)的Verilog原代碼,ise版本9.2,...
關(guān)鍵字: 基帶 采樣 頻譜 信號(hào)...
數(shù)字信號(hào)處理的DSP實(shí)現(xiàn),這是一本有關(guān)數(shù)字信號(hào)處理當(dāng)中各種經(jīng)典算法的FPGA實(shí)現(xiàn)的書(shū),內(nèi)容很豐富,值得推薦!...
數(shù)字信號(hào)處理的FPGA實(shí)現(xiàn),這本書(shū)教有指導(dǎo)意義,很值得一看...
針對(duì)超聲波應(yīng)用系統(tǒng)易受噪聲干擾以及超聲波信號(hào)的空間衰減現(xiàn)象影響, 從而要求\r\n超聲波傳感器工作在其最佳特性的特點(diǎn), 論證了驅(qū)動(dòng)脈沖信號(hào)的控制精度對(duì)傳感器工作特\r\n性的影響, 給出了傳感器驅(qū)動(dòng)信...
信號(hào)糾錯(cuò)---CRC校驗(yàn)參考設(shè)計(jì)。使用Xilinx公司器件...
文檔是關(guān)于自適應(yīng)信號(hào)處理算法研究及FPGA實(shí)現(xiàn)的文章,...
Verilog實(shí)現(xiàn)的DDS正弦信號(hào)發(fā)生器和測(cè)頻測(cè)相模塊,DDS模塊可產(chǎn)生兩路頻率和相位差均可預(yù)置調(diào)整的值正弦波,頻率范圍為20Hz-5MHz,相位范圍為0°-359°,測(cè)量的數(shù)據(jù)通過(guò)引腳傳輸給單片機(jī),...
基于DSP+FPGA的擴(kuò)頻接收機(jī)快捕技術(shù),一片技術(shù)文章...
在利用FPGA實(shí)現(xiàn)數(shù)字信號(hào)處理方面,分布式算法發(fā)揮著關(guān)鍵作用,與傳統(tǒng)的乘積-積結(jié)構(gòu)相比,具有并行處理的高效性特點(diǎn)。詳細(xì)研究了基于FPGA、采用分布式算法實(shí)現(xiàn)FIR數(shù)字濾波器的原理和方法,并通過(guò)Xili...