亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

直流電機(jī)控制系統(tǒng)

  • 用DSP2812開發的無刷直流電機控制程序

    ·詳細說明:附件程序是我用DSP2812開發的無刷直流電機控制程序,程序是在TI公司的BLDC3_1軟件的基礎上構造的,實現了無刷直流電機的速度環PID控制,效果可以。 其中,無刷直流電機是有HALL傳感器的系統,所以在轉速測量上還需要進一步的改進(如果要求精確的話)。電機是24V3000rpm~~~;驅動板是類似TI公司的DMC1500?板卡,所以可以參考它的說明(只針對信號的連接的參考)文件列表

    標簽: 2812 DSP 無刷直流 電機控制

    上傳時間: 2013-06-25

    上傳用戶:xiaowei314

  • 圖解機電一體化入門系列:控制用電機入門

    ·作者: (日)松井信行著、王棣棠譯  ISBN: 9787030080004 , 7030080009  出版社: 科學出版社  出版日期: 2000-01 內容提要 :本套叢書系引進歐姆出版社原版翻譯版權出版的中文版系列?;竞w了應用電子技術進行機械控制這一新興學科的全部知識。內容簡潔、精練、重點突出、注重基本概念和基本原理的闡述。目

    標簽: 圖解 機電一體化 控制 電機

    上傳時間: 2013-07-20

    上傳用戶:mslj2008

  • ARM_Cortex-M3控制器的直流電機驅動

    在直流電機控制系統的硬件設計方面,電路以ARM Cortex M3最小系統為核心,主要包括PWM控制輸出模塊,基于PCF8576芯片的顯示模塊,基于FT2232芯片的USB轉JTAG口模塊,LMD18200驅動模塊。在軟件設計方面,充分利用Luminary公司提供的ARM Cotex M3驅動庫,采用十分簡易的方法對Cortex進行編程,以控制電機的運轉。最后對ARM進行了軟件與硬件結合的綜合測試。 該控制系統的研制為直流電機在高精度光電技術的應用提供了良好的實驗平臺。經過試驗,驗證了系統的可行性,系統的各項功能及控制精度滿足設計要求。

    標簽: ARM_Cortex-M 控制器 直流電機 驅動

    上傳時間: 2013-06-17

    上傳用戶:my867513184

  • 基于MSP430的直流電機PWM調速控制器設計

    ·摘 要:在他勵直流電機的數學模型的基礎上,得到了單反饋閉環控制的直流調速系統的結構。以MSP430為核心設計了直流調速系統的電機驅動和光電碼盤反饋控制電路,研究了增量式PID控制算法和MSP430程序,實現了低成本的直流電機轉速無靜差控制方法。[著者文摘] 

    標簽: MSP 430 PWM 直流電機

    上傳時間: 2013-04-24

    上傳用戶:steele

  • 三相電壓源型PWM整流器的DSP控制

    ·摘要:描述了三相電壓源型PWM整流器的工作原理,基于整流器網側電流矢量推導出同步旋轉坐標系下系統的數學模型,給出了一種電流前饋解耦控制算法。同時詳細介紹了基于電流前饋解耦的PWM整流器雙環控制系統設計方法。并且應用TMS320LF2407A建立了PWM整流器的DSP數字化實驗系統。實驗結果表明,該整流器能獲得單位功率因數的正弦輸入電流、穩定的直流輸出電壓和快速的動態響應。

    標簽: PWM DSP 三相 電壓源

    上傳時間: 2013-06-03

    上傳用戶:zsjinju

  • 無刷直流電機全數字智能伺服控制系統

    ·摘 要:應用TMS320X240系列DSP芯片設計了一套無刷同步電機全數字智能伺服系統。該系統充分利用了DSP豐富接口和運算速度快的特點,使所設計的系統硬件簡單,并采用智能控制策略對系統進行控制。實驗結果表明,該系統具有良好的動態和靜態特性。 

    標簽: 無刷直流電機 全數字 伺服控制系統

    上傳時間: 2013-04-24

    上傳用戶:asdfasdfd

  • 基于PLC驅動控制步進電機的設計與實現

    ·摘 要:在PLC步進電機控制中,輸入到其線圈組中的脈沖數或脈沖頻率可控制步進電機的角位移和速度。以三菱的FX2系列為例,討論了步進電機的PLC控制系統設計與實現。[著者文摘]

    標簽: PLC 驅動控制 步進電機

    上傳時間: 2013-08-05

    上傳用戶:tccc

  • dsPIC對于直流無刷BLDC應用筆記

    dsPIC對于直流無刷BLDC無傳感器電機控制的應用筆記(中文)

    標簽: dsPIC BLDC 直流無刷 應用筆記

    上傳時間: 2013-07-12

    上傳用戶:kksuyiwen

  • 時鐘分相技術應用

    摘要: 介紹了時鐘分相技術并討論了時鐘分相技術在高速數字電路設計中的作用。 關鍵詞: 時鐘分相技術; 應用 中圖分類號: TN 79  文獻標識碼:A   文章編號: 025820934 (2000) 0620437203 時鐘是高速數字電路設計的關鍵技術之一, 系統時鐘的性能好壞, 直接影響了整個電路的 性能。尤其現代電子系統對性能的越來越高的要求, 迫使我們集中更多的注意力在更高頻率、 更高精度的時鐘設計上面。但隨著系統時鐘頻率的升高。我們的系統設計將面臨一系列的問 題。 1) 時鐘的快速電平切換將給電路帶來的串擾(Crosstalk) 和其他的噪聲。 2) 高速的時鐘對電路板的設計提出了更高的要求: 我們應引入傳輸線(T ransm ission L ine) 模型, 并在信號的匹配上有更多的考慮。 3) 在系統時鐘高于100MHz 的情況下, 應使用高速芯片來達到所需的速度, 如ECL 芯 片, 但這種芯片一般功耗很大, 再加上匹配電阻增加的功耗, 使整個系統所需要的電流增大, 發 熱量增多, 對系統的穩定性和集成度有不利的影響。 4) 高頻時鐘相應的電磁輻射(EM I) 比較嚴重。 所以在高速數字系統設計中對高頻時鐘信號的處理應格外慎重, 盡量減少電路中高頻信 號的成分, 這里介紹一種很好的解決方法, 即利用時鐘分相技術, 以低頻的時鐘實現高頻的處 理。 1 時鐘分相技術 我們知道, 時鐘信號的一個周期按相位來分, 可以分為360°。所謂時鐘分相技術, 就是把 時鐘周期的多個相位都加以利用, 以達到更高的時間分辨。在通常的設計中, 我們只用到時鐘 的上升沿(0 相位) , 如果把時鐘的下降沿(180°相位) 也加以利用, 系統的時間分辨能力就可以 提高一倍(如圖1a 所示)。同理, 將時鐘分為4 個相位(0°、90°、180°和270°) , 系統的時間分辨就 可以提高為原來的4 倍(如圖1b 所示)。 以前也有人嘗試過用專門的延遲線或邏輯門延時來達到時鐘分相的目的。用這種方法產生的相位差不夠準確, 而且引起的時間偏移(Skew ) 和抖動 (J itters) 比較大, 無法實現高精度的時間分辨。 近年來半導體技術的發展, 使高質量的分相功能在一 片芯片內實現成為可能, 如AMCC 公司的S4405, CY2 PRESS 公司的CY9901 和CY9911, 都是性能優異的時鐘 芯片。這些芯片的出現, 大大促進了時鐘分相技術在實際電 路中的應用。我們在這方面作了一些嘗試性的工作: 要獲得 良好的時間性能, 必須確保分相時鐘的Skew 和J itters 都 比較小。因此在我們的設計中, 通常用一個低頻、高精度的 晶體作為時鐘源, 將這個低頻時鐘通過一個鎖相環(PLL ) , 獲得一個較高頻率的、比較純凈的時鐘, 對這個時鐘進行分相, 就可獲得高穩定、低抖動的分 相時鐘。 這部分電路在實際運用中獲得了很好的效果。下面以應用的實例加以說明。2 應用實例 2. 1 應用在接入網中 在通訊系統中, 由于要減少傳輸 上的硬件開銷, 一般以串行模式傳輸 圖3 時鐘分為4 個相位 數據, 與其同步的時鐘信號并不傳輸。 但本地接收到數據時, 為了準確地獲取 數據, 必須得到數據時鐘, 即要獲取與數 據同步的時鐘信號。在接入網中, 數據傳 輸的結構如圖2 所示。 數據以68MBös 的速率傳輸, 即每 個bit 占有14. 7ns 的寬度, 在每個數據 幀的開頭有一個用于同步檢測的頭部信息。我們要找到與它同步性好的時鐘信號, 一般時間 分辨應該達到1ö4 的時鐘周期。即14. 7ö 4≈ 3. 7ns, 這就是說, 系統時鐘頻率應在300MHz 以 上, 在這種頻率下, 我們必須使用ECL inp s 芯片(ECL inp s 是ECL 芯片系列中速度最快的, 其 典型門延遲為340p s) , 如前所述, 這樣對整個系統設計帶來很多的困擾。 我們在這里使用鎖相環和時鐘分相技術, 將一個16MHz 晶振作為時鐘源, 經過鎖相環 89429 升頻得到68MHz 的時鐘, 再經過分相芯片AMCCS4405 分成4 個相位, 如圖3 所示。 我們只要從4 個相位的68MHz 時鐘中選擇出與數據同步性最好的一個。選擇的依據是: 在每個數據幀的頭部(HEAD) 都有一個8bit 的KWD (KeyWord) (如圖1 所示) , 我們分別用 這4 個相位的時鐘去鎖存數據, 如果經某個時鐘鎖存后的數據在這個指定位置最先檢測出這 個KWD, 就認為下一相位的時鐘與數據的同步性最好(相關)。 根據這個判別原理, 我們設計了圖4 所示的時鐘分相選擇電路。 在板上通過鎖相環89429 和分相芯片S4405 獲得我們所要的68MHz 4 相時鐘: 用這4 個 時鐘分別將輸入數據進行移位, 將移位的數據與KWD 作比較, 若至少有7bit 符合, 則認為檢 出了KWD。將4 路相關器的結果經過優先判選控制邏輯, 即可輸出同步性最好的時鐘。這里, 我們運用AMCC 公司生產的 S4405 芯片, 對68MHz 的時鐘進行了4 分 相, 成功地實現了同步時鐘的獲取, 這部分 電路目前已實際地應用在某通訊系統的接 入網中。 2. 2 高速數據采集系統中的應用 高速、高精度的模擬- 數字變換 (ADC) 一直是高速數據采集系統的關鍵部 分。高速的ADC 價格昂貴, 而且系統設計 難度很高。以前就有人考慮使用多個低速 圖5 分相技術應用于采集系統 ADC 和時鐘分相, 用以替代高速的ADC, 但由 于時鐘分相電路產生的相位不準確, 時鐘的 J itters 和Skew 比較大(如前述) , 容易產生較 大的孔徑晃動(Aperture J itters) , 無法達到很 好的時間分辨。 現在使用時鐘分相芯片, 我們可以把分相 技術應用在高速數據采集系統中: 以4 分相后 圖6 分相技術提高系統的數據采集率 的80MHz 采樣時鐘分別作為ADC 的 轉換時鐘, 對模擬信號進行采樣, 如圖5 所示。 在每一采集通道中, 輸入信號經過 緩沖、調理, 送入ADC 進行模數轉換, 采集到的數據寫入存儲器(M EM )。各個 采集通道采集的是同一信號, 不過采樣 點依次相差90°相位。通過存儲器中的數 據重組, 可以使系統時鐘為80MHz 的采 集系統達到320MHz 數據采集率(如圖6 所示)。 3 總結 靈活地運用時鐘分相技術, 可以有效地用低頻時鐘實現相當于高頻時鐘的時間性能, 并 避免了高速數字電路設計中一些問題, 降低了系統設計的難度。

    標簽: 時鐘 分相 技術應用

    上傳時間: 2013-12-17

    上傳用戶:xg262122

  • 基于AVR單片機的數控直流穩壓電源的設計

    將單片機數字控制技術有機地融入直流穩壓電源的設計中,設計出一款高性價比的多功能數字化通用直流穩壓電源。詳細介紹PWM輸出、A/D采樣、單片機等。該設計除了實現對電壓的數字控制外,還具有高精度、多功能、液晶顯示的特點。

    標簽: AVR 單片機 數控直流 穩壓電源

    上傳時間: 2013-10-16

    上傳用戶:hongmo

主站蜘蛛池模板: 响水县| 四会市| 龙门县| 永善县| 富民县| 磐安县| 阆中市| 金华市| 杭锦后旗| 舞钢市| 竹溪县| 庆云县| 萨嘎县| 大理市| 若羌县| 贵德县| 乡城县| 额济纳旗| 巨鹿县| 察哈| 东台市| 育儿| 建阳市| 平度市| 丰宁| 锡林郭勒盟| 乐安县| 稷山县| 吉木萨尔县| 呼图壁县| 南京市| 广汉市| 吐鲁番市| 阜宁县| 筠连县| 乃东县| 萝北县| 岐山县| 河东区| 乌拉特前旗| 宕昌县|