本文將探討微控制器與 PSoC (可編程系統單晶片)在數位電視應用上的設計挑戰,並比較微控制器和 PSoC 架構在處理這些挑戰時的不同處,以有效地建置執行。
上傳時間: 2013-11-22
上傳用戶:gengxiaochao
數值分析中的歐拉算法 本文建立在數值分析的理論基礎上,能夠在Matlab環境中運行,給出了理論分析、程序清單以及計算結果。更重要的是,還有詳細的對算法的框圖說明。首先運用Romberg積分方法對給出定積分進行積分,然後對得到的結果用插值方法,分別求出Lagrange插值多項式和Newton插值多項式,再運用最小二乘法的思想求出擬合多項式,最後對這些不同類型多項式進行比較,找出它們各自的優劣。
上傳時間: 2013-12-18
上傳用戶:yoleeson
CPM調制的線性均衡器,使用維特比判決器進行判決。
上傳時間: 2015-11-30
上傳用戶:siguazgb
這是一個用PL2303轉接的JTAG ICE,雖說還是串行通訊,但是我認為的確是方便和小巧。驅動芯片我這裡的74HC245比較多,所以沒用244,其實是一樣的。Mega16L選用的是TQFP封裝。
上傳時間: 2014-01-15
上傳用戶:bruce5996
SST39VFXXX系列閃存拷貝機,速度比編程器要快的多。而且無需電腦。
上傳時間: 2014-01-20
上傳用戶:z754970244
21點牌 能重新洗牌 點沒有用到文件,代碼比較簡單
標簽:
上傳時間: 2017-01-22
上傳用戶:璇珠官人
這是compiere2的官方沒問題版本~我在fedora10上安裝正確無誤~不會出現錯誤訊息 ~不過我發現compiere他自己本身有自己專屬的網站server~所以有架設網站的網友們~ 可能要斟酌一下~最好把他獨立開來比較好~= =~我發現他挺消耗系統資源的~
標簽: compiere2 compiere fedora server
上傳時間: 2014-12-04
上傳用戶:yy541071797
·300M內部時鐘頻率 ·可進行頻移鍵控(FSK),二元相移鍵控(BPSK),相移鍵控(PSK),脈沖調頻(CHIRP),振幅調制(AM)操作 ·正交的雙通道12位D/A轉換器 ·超高速比較器,3皮秒有效抖動偏差 ·外部動態特性: 80 dB無雜散動態范圍(SFDR)@ 100 MHz (±1 MHz) AOUT ·4倍到20倍可編程基準時鐘乘法器 ·兩個48位可編程頻率寄存器 ·兩個14位可編程相位補償寄存器 ·12位振幅調制和可編程的通斷整形鍵控功能 ·單引腳FSK和BPSK數據輸入接口 ·PSK功能可由I/O接口實現 ·具有線性和非線性的脈沖調頻(FM CHIRP)功能,帶有引腳可控暫停功能 ·具有過渡FSK功能 ·在時鐘發生器模式下,有小于25 ps RMS抖動偏差 ·可自動進行雙向頻率掃描 ·能夠對信號進行sin(x)/x校正 ·簡易的控制接口: 可配置為10MHZ串行接口,2線或3線SPI兼容接口或100MHZ 8位并行可編程接口 ·3.3V單電源供電 ·具有多路低功耗功能 ·單輸入或差分輸入時鐘 ·小型80腳LQFP 封裝
上傳時間: 2019-08-06
上傳用戶:fuxy
三相逆變器作為交流供電電源的主要部分,廣泛地應用于電動車、電力設備、產業設備、交通車輛等領域。逆變器的并聯控制技術以其廣泛的應用前景也得到越來越深入地研究。人們對逆變電源的要求越來越高,高性能、高可靠性的大功率逆變器就是當今逆變電源的發展趨勢之一。提高逆變電源容量主要有兩個途徑,設計大功率的逆變器和采用逆變器并聯技術實現電源模塊化。 為此,本文以兩臺400kVA組合式三相逆變器為對象,采用全數字化控制方式,主要研究了大功率三相逆變器的波形控制技術和并聯控制技術。本文圍繞大功率組合式三相逆變器,對其主電路結構、系統的數學模型、波形控制技術以及并聯系統模型、并聯控制方案進行了較為詳細的分析和研究。分析了適用于大功率的組合式三相逆變器結構,并給出了400kVA組合式三相逆變器的主電路設計。建立和分析了組合式三相逆變器在ABC、αβ、dq 坐標系下的數學模型。針對大功率組合式三相逆變器,采用在dq 坐標系下的三相電壓閉環統一控制方案。為了使大功率三相逆變器得到較好的輸出電壓波形質量,采用PID 瞬時值電壓反饋控制和重復控制并聯結合的控制方案。分析了PID 控制器和重復控制器的原理,并針對400kVA 三相逆變器的系統性能,給出了相應數字PID 控制器和重復控制器的設計。并利用Matlab 建立了系統的仿真模型,給出了理論研究結果。提出了有效提高系統動態性能的兩種方法:加負載電流前饋和動態過程中強制改變改變調制比。介紹了大功率三相逆變器的短路限流保護技術,提出了采用瞬時值限流電路和單獨的軟件限流環相結合的方案,保證大功率三相逆變器在短路時自動限流保護。對兩臺大功率三相逆變器組成的并聯系統的結構、環流特性及逆變器的輸出功率進行了分析。詳細分析了輸出阻抗特性不同時,逆變器環流和輸出功率分配的差異,得出了輸出阻抗對環流和功率影響的一般規律。針對大功率三相逆變器并聯系統,采用基于功率誤差的分散邏輯控制方案。分析了基于功率誤差的分散邏輯控制原理,逆變器輸出功率的檢測和母線信號綜合的脈寬調制原理。根據400kVA 三相逆變器并聯系統的輸出阻抗特性,采用了無功調節輸出電壓幅值和同步鎖相實現相位同步的并聯控制策略。 本文最后在兩臺400kVA組合式三相逆變器樣機上得到了實驗驗證。實驗結果進一步驗證了大功率三相逆變器的波形控制和并聯控制策略有效可行性。
上傳時間: 2013-07-03
上傳用戶:coolloo
LDPC(低密度奇偶校驗碼)編碼是提高通信質量和數據傳輸速率的關鍵技術。LDPC碼應用于實際通信系統是本課題的研究重點。實際通信要求在LDPC碼長盡量短、碼率盡量高及硬件可實現的前提下,結合連續相位MSK調制,滿足歸一化信噪比SNR=2dB時,系統誤碼率低于10-4。根據課題背景,本文主要研究基于FPGA的LDPC編碼器設計與實現。 LDPC碼的編碼復雜度往往與其幀長的平方成正比,編碼復雜度大,成為編碼硬件實現的一個障礙;論文針對實際系統的預期指標,通過對多種矩陣構造算法的預選方案及影響LDPC碼性能參數仿真分析,基于1/2碼率,1024和2048兩種幀長,設計了三種編碼器的備選方案,分別為直接下三角編碼器,串行準循環編碼器和二階準循環編碼器。 對于每種編碼器,分別設計了其整體結構,并對每種編碼器的功能模塊進行深入研究,設計完成后利用第3方軟件MODELSIM對編碼器進行了時序仿真;根據時序仿真結果和綜合報告對三種編碼方案進行比較,最終選擇串行準循環編碼器作為硬件實現的編碼方案。 最后,在FPGA中硬件實現了串行準循環編碼器并對其進行測試,利用MATLAB仿真程序和串口通信工具最終驗證了這種編碼器的正確性和硬件可實現性。
上傳時間: 2013-08-02
上傳用戶:林魚2016