PCD8544 48X84點(diǎn)矩陣LCD控制/驅(qū)動(dòng) PDF版
標(biāo)簽: 48X84 8544 PCD LCD
上傳時(shí)間: 2013-07-05
上傳用戶(hù):eeworm
專(zhuān)輯類(lèi)-數(shù)字處理及顯示技術(shù)專(zhuān)輯-106冊(cè)-9138M PCD8544-48X84點(diǎn)矩陣LCD控制-驅(qū)動(dòng)-36頁(yè)-0.7M-PDF版.pdf
標(biāo)簽: M-PDF 8544 PCD 0.7
上傳時(shí)間: 2013-06-16
上傳用戶(hù):rocwangdp
矩陣運(yùn)算是描述許多工程問(wèn)題中不可缺少的數(shù)學(xué)關(guān)系,矩陣運(yùn)算具有執(zhí)行效率好、速度快、集成度高等優(yōu)點(diǎn),并且隨著動(dòng)態(tài)可配置技術(shù)的發(fā)展,靈活性也有了很大的提高。因此,尋找矩陣運(yùn)算的高速實(shí)現(xiàn)方法是具有很大的現(xiàn)實(shí)意義,能夠?yàn)楦咚龠\(yùn)算應(yīng)用提供技術(shù)支持。 為了提高研究成果的實(shí)用性與商用性,本文主要針對(duì)某種體積小、運(yùn)算速度和性能要求很高的特殊場(chǎng)合設(shè)計(jì)并實(shí)現(xiàn)基于FPGA的矩陣運(yùn)算功能。通過(guò)系統(tǒng)地研究FPGA功能結(jié)構(gòu)、設(shè)計(jì)原理、DSP接口、IEEE-754標(biāo)準(zhǔn),深入學(xué)習(xí)浮點(diǎn)數(shù)及矩陣的基礎(chǔ)運(yùn)算以及硬件編程語(yǔ)言等內(nèi)容,根據(jù)矩陣運(yùn)算的特點(diǎn)和原理,討論了硬件設(shè)計(jì)方面重點(diǎn)對(duì)具體核心器件結(jié)構(gòu)、特點(diǎn)以及有關(guān)FPGA的設(shè)計(jì)流程和控制器Verilog HDL硬件編程語(yǔ)言代碼方面內(nèi)容,確定了基于FPGA浮點(diǎn)運(yùn)算及矩陣運(yùn)算單元的Verilog HDL設(shè)計(jì)方法,在Quartus II平臺(tái)上對(duì)其仿真、記錄運(yùn)算結(jié)果,并對(duì)采集到的數(shù)據(jù)結(jié)果進(jìn)行了深入分析與總結(jié)。 本設(shè)計(jì)通過(guò)幾種矩陣算法利用FPGA和MATLAB分別進(jìn)行了實(shí)現(xiàn)測(cè)試,驗(yàn)證了設(shè)計(jì)結(jié)果的正確性,證明了本設(shè)計(jì)中矩陣運(yùn)算速率的實(shí)用性與高效性,提高了系統(tǒng)資源利用率和系統(tǒng)可靠性,為今后在工程、軍事、通訊等生產(chǎn)生活各個(gè)領(lǐng)域應(yīng)用打下良好基礎(chǔ)。
標(biāo)簽: FPGA 矩陣運(yùn)算 算法研究
上傳時(shí)間: 2013-07-07
上傳用戶(hù):xuanjie
密集型的矩陣運(yùn)算在信號(hào)處理和圖像處理中被廣泛應(yīng)用,而且往往需要系統(tǒng)進(jìn)行實(shí)時(shí)運(yùn)算,這就需要系統(tǒng)具有很高的吞吐率。因此尋找矩陣運(yùn)算的高速實(shí)現(xiàn)方法是很有意義的。FPGA的運(yùn)算速度快并且可以并行運(yùn)算,和其它矩陣運(yùn)算的實(shí)現(xiàn)方式相比,F(xiàn)PGA有其獨(dú)特的優(yōu)勢(shì)。本文主要設(shè)計(jì)并實(shí)現(xiàn)了基于FPGA的各種矩陣運(yùn)算模塊。 本文首先介紹了矩陣運(yùn)算的特點(diǎn)和原理,接著討論了FPGA浮點(diǎn)運(yùn)算單元的VHDL設(shè)計(jì)方法,在此基礎(chǔ)上,設(shè)計(jì)了矩陣相乘累加、三角矩陣求逆和一般矩陣分解求逆的運(yùn)算模塊,給出矩陣階數(shù)擴(kuò)大時(shí)各種矩陣運(yùn)算的分塊實(shí)現(xiàn)方法。然后在ModelSim環(huán)境下仿真了一般矩陣的求逆模塊,與Maflab仿真結(jié)果比較,分析了運(yùn)算精度、時(shí)間復(fù)雜度和資源占用情況,在Virtex-4系列FPGA硬件平臺(tái)上進(jìn)行了調(diào)試和測(cè)試,并通過(guò)USB接口將矩陣運(yùn)算結(jié)果送入PC機(jī),驗(yàn)證了基于FPGA矩陣運(yùn)算的正確性和可行性。最后對(duì)矩陣求逆模塊在雷達(dá)信號(hào)中的應(yīng)用作了簡(jiǎn)單介紹。
標(biāo)簽: FPGA 矩陣運(yùn)算
上傳時(shí)間: 2013-06-08
上傳用戶(hù):小楓殘?jiān)?/p>
上傳時(shí)間: 2013-07-20
上傳用戶(hù):561596
·矩陣理論(5MB,PDF格式)
標(biāo)簽: 矩陣
上傳時(shí)間: 2013-06-20
上傳用戶(hù):fywz
此資料為4x4矩陣鍵盤(pán)程序及原理圖PCB,我們當(dāng)初比賽用的,調(diào)試成功的,上傳給大家以供參考
標(biāo)簽: 4x4 PCB 矩陣鍵盤(pán)程序 原理圖
上傳時(shí)間: 2013-07-17
上傳用戶(hù):zhengjian
一種計(jì)算高階矩陣奇異值分解的FPGA實(shí)現(xiàn)方法。
標(biāo)簽: FPGA 計(jì)算 矩陣 奇異值分解
上傳時(shí)間: 2013-08-21
上傳用戶(hù):253189838
針對(duì)城市公交網(wǎng)絡(luò)的評(píng)價(jià)問(wèn)題,在綜合考慮城市公交系統(tǒng)諸多因素的基礎(chǔ)上,建立了城市公交網(wǎng)絡(luò)系統(tǒng)的綜合評(píng)價(jià)指標(biāo)體系。然后利用非負(fù)矩陣分解的知識(shí),提取出指標(biāo)體系中的主要綜合性指標(biāo)。通過(guò)對(duì)銀川市現(xiàn)有的公交網(wǎng)絡(luò)進(jìn)行綜合評(píng)價(jià)后發(fā)現(xiàn),文中所提出的方法可以克服傳統(tǒng)的評(píng)價(jià)方法結(jié)果無(wú)明確幾何意義和主觀依賴(lài)性等缺點(diǎn),從而可以更為有效的給出量化的評(píng)價(jià)結(jié)果。
標(biāo)簽: 非負(fù)矩陣分解 城市 公交網(wǎng)絡(luò) 模型
上傳時(shí)間: 2013-11-13
上傳用戶(hù):haohaoxuexi
對(duì)于大型矩陣的乘積運(yùn)算和高階方陣的求逆運(yùn)算, 構(gòu)造了一種適用于多處理機(jī)系統(tǒng)的并行算法. 該方法能較大地節(jié)約計(jì)算機(jī)的工作單元, 提高計(jì)算速度和效率, 同時(shí)給出了具體的并行程序和計(jì)算結(jié)果.
標(biāo)簽: 矩陣計(jì)算 并行算法
上傳時(shí)間: 2013-10-13
上傳用戶(hù):zw380105939
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1