亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

短波跳頻

  • 跳頻通信_(tái)梅文華等 國(guó)防工業(yè)出版社 2005 357P 4.43M

    跳頻通信_(tái)梅文華等 國(guó)防工業(yè)出版社 2005 357P 4.43M

    標(biāo)簽: 跳頻通信

    上傳時(shí)間: 2022-07-05

    上傳用戶:

  • TMS320系列DSP中斷矢量表的編寫和鏈接.rar

    TMS320 系列DSP 中斷矢量表的編寫及鏈接在DSP 編程中,若用戶用到中斷,需要編寫中斷服務(wù)程序和中斷向量表,并用鏈接命令來(lái)鏈接起來(lái)。中斷向量表是一些跳轉(zhuǎn)指令,每一個(gè)中斷源對(duì)應(yīng)一條跳轉(zhuǎn)指令(C54 可選多條跳轉(zhuǎn)指令),這些跳轉(zhuǎn)指令按順序排列,跳轉(zhuǎn)指向的地址就是中斷服務(wù)程序的起始地址。

    標(biāo)簽: TMS 320 DSP

    上傳時(shí)間: 2013-06-15

    上傳用戶:szchen2006

  • 小型DC/DC開關(guān)電源容性負(fù)載的研究.rar

    在DC/DC開關(guān)電源的應(yīng)用中,輸出負(fù)載端外接電容能起到濾波、抑制干擾的作用,在某些大容性負(fù)載動(dòng)態(tài)跳變的設(shè)備中,要求電源輸出端有快速響應(yīng),這就要求開關(guān)電源有較強(qiáng)的帶容性負(fù)載的能力,并且有好的穩(wěn)定性能。在開關(guān)電源的設(shè)計(jì)過(guò)程中,要充分理解并實(shí)現(xiàn)客戶負(fù)載使用的特殊要求,必須分析開關(guān)電源容性負(fù)載能力的兩種不同狀態(tài)要求。

    標(biāo)簽: 開關(guān)電源 容性負(fù)載

    上傳時(shí)間: 2013-04-24

    上傳用戶:branblackson

  • 基于RF通信的分體式金融POS機(jī)設(shè)計(jì).rar

    本文介紹了一種新型金融終端(POS),其座機(jī)與手持機(jī)之間采用射頻通信方式,并在射頻通信中采用跳頻和防碰撞設(shè)計(jì),使得座機(jī)和手持機(jī)之間的通信速率高、穩(wěn)定可靠。本設(shè)計(jì)中的金融終端還具有非接觸式IC卡數(shù)據(jù)采集功能,這在設(shè)備功能上是一個(gè)巨大的創(chuàng)新。手持機(jī)可移動(dòng)操作,方便了客戶操作,在很大程度上可以幫助商家提高服務(wù)質(zhì)量,非常適用于餐廳、酒店以及娛樂(lè)場(chǎng)所等。 本設(shè)計(jì)中的金融終端包括手持機(jī)和座機(jī),手持機(jī)的主要功能是采集金融信息,采集的對(duì)象可以是磁條卡,接觸式IC卡或非接觸IC卡,采集到卡的賬號(hào)和密碼等信息后以射頻的方式發(fā)送至座機(jī),同時(shí)接收座機(jī)發(fā)送來(lái)的數(shù)據(jù);座機(jī)收到手持機(jī)發(fā)送的金融信息后,再通過(guò)有線方式(電話網(wǎng)或以太網(wǎng))發(fā)送給銀行主機(jī),交易數(shù)據(jù)處理后,銀行主機(jī)將數(shù)據(jù)以有線的方式發(fā)回給座機(jī),座機(jī)再通過(guò)無(wú)線方式發(fā)送給手持機(jī),并打印交易憑證。文中詳細(xì)介紹了手持機(jī)和座機(jī)各功能模塊的硬件設(shè)計(jì)和功能實(shí)現(xiàn)方式,包括各主要芯片選型依據(jù)、所選芯片的特性、設(shè)計(jì)原理以及各相關(guān)模塊在POS中的功能。 POS的軟件設(shè)計(jì)包括硬件驅(qū)動(dòng)程序(底層程序)設(shè)計(jì)和應(yīng)用程序(上層應(yīng)用程序)設(shè)計(jì),底層程序跟所使用的硬件相關(guān),是CPU控制各外圍器件實(shí)現(xiàn)各模塊硬件功能的程序,通常驅(qū)動(dòng)程序會(huì)封裝起來(lái),有入口參數(shù),供上層應(yīng)用調(diào)用;上層應(yīng)用程序足根據(jù)產(chǎn)品要實(shí)現(xiàn)的服務(wù)功能而編寫的相關(guān)程序,上層應(yīng)用程序通常需要調(diào)用底層程序。文中驅(qū)動(dòng)程序主要介紹了鍵盤驅(qū)動(dòng),顯示驅(qū)動(dòng),并重點(diǎn)介紹了射頻通信驅(qū)動(dòng)程序的設(shè)計(jì),包括CPU如何控制射頻收發(fā)芯片、為抗干擾而采取的跳頻設(shè)計(jì)和設(shè)備問(wèn)的防碰撞設(shè)計(jì);應(yīng)用程序中主要介紹了磁條卡和IC卡的處理程序。 由于本設(shè)計(jì)中的金融終端座機(jī)與手持機(jī)之間的通信速率較高,通信穩(wěn)定可靠,同時(shí)還新增了非接觸卡的數(shù)據(jù)采集功能,使該設(shè)備有較大的使用范圍,從而有廣闊的市場(chǎng)前景。

    標(biāo)簽: POS RF通信 分體式

    上傳時(shí)間: 2013-06-27

    上傳用戶:1234567890qqq

  • 基于ZIGBEE的嵌入式自動(dòng)抄表系統(tǒng)的研究.rar

    近年來(lái),近距離無(wú)線傳輸技術(shù)是發(fā)展最快、最引入注目的技術(shù),而ZigBee恰恰是填補(bǔ)了低速率無(wú)線通信技術(shù)的空缺,與其他標(biāo)準(zhǔn)在應(yīng)用上相得益彰。它專注于近距離傳輸,成本低、同時(shí)入門檻也低,雖然其出現(xiàn)較晚,但目前已經(jīng)得到人們?cè)絹?lái)越多的關(guān)注,成為無(wú)線技術(shù)研究的一個(gè)新熱點(diǎn)。 本文在詳細(xì)分析了傳統(tǒng)的抄表方式和無(wú)線抄表系統(tǒng)的發(fā)展?fàn)顩r以及相關(guān)的無(wú)線數(shù)據(jù)傳輸技術(shù)的基礎(chǔ)上,提出了基于ZigBee技術(shù)的無(wú)線抄表系統(tǒng)的方案。論文在研究ZigBee組網(wǎng)技術(shù)的基礎(chǔ)上,設(shè)計(jì)了基于ZigBee開發(fā)平臺(tái)的無(wú)線嵌入式抄表系統(tǒng),編寫了相應(yīng)的軟件,完成了相應(yīng)的調(diào)試和分析,并進(jìn)行了系統(tǒng)的可靠性、實(shí)時(shí)性和安全性等問(wèn)題分析。為了減少系統(tǒng)由于節(jié)點(diǎn)路由而造成的功耗損耗過(guò)大的問(wèn)題,本文在組網(wǎng)應(yīng)用過(guò)程中采用Tree+AODVjr的路由算法,從而保持系統(tǒng)能夠保持較小功耗的情況下進(jìn)行數(shù)據(jù)的多跳路由,同時(shí)以ARM S3C2410為核心實(shí)現(xiàn)了基站設(shè)計(jì),實(shí)現(xiàn)小區(qū)電表數(shù)據(jù)的集中采集,并通過(guò)GPRS/GSM模塊實(shí)現(xiàn)基站和抄表中心的數(shù)據(jù)傳輸和實(shí)時(shí)控制,在此基礎(chǔ)上,對(duì)抄表系統(tǒng)軟件也進(jìn)行了相應(yīng)的設(shè)計(jì)。 通過(guò)單點(diǎn)對(duì)單點(diǎn)、星形網(wǎng)絡(luò)數(shù)據(jù)傳輸實(shí)驗(yàn),取得了相應(yīng)的實(shí)驗(yàn)數(shù)據(jù),對(duì)于協(xié)議的特點(diǎn)、系統(tǒng)可靠性和功耗情況有了整體把握,為今后ZigBee技術(shù)的進(jìn)一步研究和應(yīng)用打下了堅(jiān)實(shí)基礎(chǔ)。 實(shí)驗(yàn)結(jié)果顯示,本文提出的方案切實(shí)可行,并且采用ZigBee技術(shù)具有節(jié)約資源、操作方便、可靠性高而且易于管理等特點(diǎn),基站和系統(tǒng)利用較為成熟的GPRS/GSM網(wǎng)絡(luò)技術(shù)進(jìn)行通訊,既滿足了實(shí)時(shí)性要求,又降低了成本。

    標(biāo)簽: ZIGBEE 嵌入式 自動(dòng)抄表系統(tǒng)

    上傳時(shí)間: 2013-06-27

    上傳用戶:kjgkadjg

  • 基于ZigBee的短距離通信技術(shù)研究.rar

    集成了傳感器、嵌入式計(jì)算、網(wǎng)絡(luò)和無(wú)線通信四大技術(shù)而形成的ZigBee技術(shù)是一種全新的信息獲取和處理技術(shù),能夠協(xié)作實(shí)時(shí)監(jiān)測(cè)、感知和采集各種環(huán)境或監(jiān)測(cè)對(duì)象的信息,并對(duì)信息進(jìn)行處理,傳送到需要的用戶。ZigBee技術(shù)作為一個(gè)全新的領(lǐng)域,對(duì)國(guó)內(nèi)外的研究者提出了大量的挑戰(zhàn)性課題。時(shí)鐘同步是所有分布式系統(tǒng)的重要組成部分,也是ZigBee技術(shù)的一項(xiàng)重要支撐技術(shù),大多數(shù)ZigBee技術(shù)應(yīng)用比如環(huán)境監(jiān)測(cè)系統(tǒng),導(dǎo)航系統(tǒng)等都需要所搜集的傳感數(shù)據(jù)具有準(zhǔn)確時(shí)間信息,否則采集的信息就是不完整的。 本論文介紹了國(guó)內(nèi)外在ZigBee技術(shù)的發(fā)展與現(xiàn)狀,對(duì)IEEE802.15.4/ZigBee的協(xié)議棧做了分析,對(duì)現(xiàn)存的幾種主要的時(shí)鐘同步算法做了研究。本太陽(yáng)能航標(biāo)燈同步閃課題中,為了便于太陽(yáng)能給航標(biāo)燈供電,需要通過(guò)休眠機(jī)制來(lái)降低功耗;為了保證ZigBee網(wǎng)絡(luò)中各設(shè)備協(xié)同工作,時(shí)鐘同步顯得更為重要,它為本系統(tǒng)中的每個(gè)航標(biāo)燈提供正確的時(shí)鐘信息,不但提高系統(tǒng)的傳輸質(zhì)量和效率,而且讓航標(biāo)燈的同步閃光,在航道中起到很好的助航作用。接著,給出了系統(tǒng)的具體實(shí)現(xiàn)過(guò)程,包括各硬件模塊的設(shè)計(jì)原理、電路原理圖及主要模塊的詳細(xì)實(shí)現(xiàn)過(guò)程。最后,指出本文的不足及需要改進(jìn)的地方。其中本文重點(diǎn)包括以下三個(gè)方面: 1.針對(duì)網(wǎng)絡(luò)拓?fù)浣Y(jié)構(gòu)、協(xié)議體系結(jié)構(gòu)以及干擾抑制技術(shù)進(jìn)行深入分析,并與其它無(wú)線通信技術(shù)進(jìn)行比較及對(duì)其相互干擾進(jìn)行研究。 2.對(duì)ZigBee節(jié)點(diǎn)時(shí)鐘同步算法工作原理做了詳細(xì)的研究,總結(jié)了這些算法的優(yōu)缺點(diǎn),并在對(duì)比現(xiàn)有的幾種時(shí)鐘同步算法的基礎(chǔ)上對(duì)泛洪時(shí)間同步協(xié)議多跳時(shí)鐘同步算法的改進(jìn)。 3.設(shè)計(jì)了太陽(yáng)能航標(biāo)燈同步閃光系統(tǒng),給出了硬件原理圖及軟件流程,并且在制PCB板中電磁兼容問(wèn)題的解決進(jìn)行了詳細(xì)描述。 結(jié)果表明,該系統(tǒng)穩(wěn)定、可靠、高效,具有很高的實(shí)用價(jià)值。

    標(biāo)簽: ZigBee 短距離 技術(shù)研究

    上傳時(shí)間: 2013-04-24

    上傳用戶:海陸空653

  • 基于FPGA的無(wú)線傳感器網(wǎng)絡(luò)MAC層控制器的設(shè)計(jì)與實(shí)現(xiàn).rar

    無(wú)線傳感器網(wǎng)絡(luò)(Wireless Sensor Networks,WSN)是由大量傳感器節(jié)點(diǎn)組成,這些節(jié)點(diǎn)部署在監(jiān)測(cè)區(qū)域內(nèi)通過(guò)無(wú)線通信方式,形成的一個(gè)多跳自組織的網(wǎng)絡(luò)。整個(gè)網(wǎng)絡(luò)的作用是協(xié)作地感知、采集和處理網(wǎng)絡(luò)覆蓋區(qū)域中監(jiān)測(cè)對(duì)象的信息,并發(fā)送給觀察者,可廣泛應(yīng)用于環(huán)境監(jiān)測(cè)、醫(yī)療護(hù)理、軍事、商業(yè)等多個(gè)領(lǐng)域。 媒體訪問(wèn)控制(Medium Access Control,MAC)協(xié)議處于無(wú)線傳感器網(wǎng)絡(luò)協(xié)議的物理層和路由層之間,用于在傳感器節(jié)點(diǎn)間公平有效地共享通信媒介,對(duì)傳感器網(wǎng)絡(luò)的性能有較大影響。與傳統(tǒng)無(wú)線網(wǎng)絡(luò)不同,提高能量效率和可擴(kuò)展性是無(wú)線傳感器網(wǎng)絡(luò)MAC協(xié)議設(shè)計(jì)的主要目標(biāo)。 本文主要闡述基于FPGA對(duì)IEEE802.15.4 MAC層功能的實(shí)現(xiàn)。首先介紹了無(wú)線傳感器網(wǎng)絡(luò)的體系結(jié)構(gòu)、MAC協(xié)議的設(shè)計(jì)要求以及已有的MAC層協(xié)議,討論了無(wú)線傳感器網(wǎng)絡(luò)MAC層的主要要求和功能。然后詳細(xì)介紹和分析了IEEE802.15.4的MAC協(xié)議,并在此基礎(chǔ)上,通過(guò)NS2平臺(tái)對(duì)MAC層協(xié)議進(jìn)行了仿真,研究不同網(wǎng)絡(luò)負(fù)荷下信道訪問(wèn)機(jī)制的各個(gè)參數(shù)對(duì)吞吐量,丟包率,傳輸延時(shí)的影響,分析了隱蔽站問(wèn)題、確認(rèn)幀機(jī)制。 本文對(duì)MAC層中的主要功能,諸如數(shù)據(jù)收發(fā)、幀處理、信道接入方式以及幀檢驗(yàn)等提出了基于FPGA的硬件解決方法。設(shè)計(jì)選用硬件描述語(yǔ)言VerilogHDL,在QuartusⅡ中完成模塊的綜合和布局布線,在QuartusⅡ和Modelsim中進(jìn)行時(shí)序仿真驗(yàn)證,最終下載到自主設(shè)計(jì)Altera公司的Cyclone開發(fā)板中。 對(duì)設(shè)計(jì)的驗(yàn)證采取的是由里及外的方式,先對(duì)系統(tǒng)主模塊的功能進(jìn)行驗(yàn)證,然后下載到與CC2430開發(fā)板相連接的FPGA中對(duì)設(shè)計(jì)進(jìn)行驗(yàn)證測(cè)試。驗(yàn)證流程是功能仿真、時(shí)序仿真和板級(jí)調(diào)試,最終通過(guò)測(cè)試,驗(yàn)證了該設(shè)計(jì)的功能。測(cè)試結(jié)果表明,該模塊能滿足無(wú)線傳感器網(wǎng)絡(luò)低速率應(yīng)用環(huán)境的需要,具有優(yōu)良的擴(kuò)展性能,達(dá)到了預(yù)期的設(shè)計(jì)目標(biāo)。

    標(biāo)簽: FPGA MAC 無(wú)線傳感器網(wǎng)絡(luò)

    上傳時(shí)間: 2013-06-14

    上傳用戶:竺羽翎2222

  • 基于FPGA的快速路由查找算法研究及實(shí)現(xiàn).rar

    現(xiàn)代通信朝著全網(wǎng)IP化的進(jìn)程逐步發(fā)展,越來(lái)越多的通信需要IP路由查找;同時(shí)光纖技術(shù)的發(fā)展,使得比特速率達(dá)到了20Gbps,路由技術(shù)成了整個(gè)通信系統(tǒng)的瓶頸,迫切需要一種具有高查找性能,低成本的路由算法,能夠適應(yīng)大規(guī)模應(yīng)用。 本文研究了一種高性能、低成本的路由算法。在四分支并行路由查找算法的基礎(chǔ)上,實(shí)現(xiàn)了雙分支并行,每個(gè)分支流水查找的16-8-8路由算法。該算法由三級(jí)表構(gòu)成,長(zhǎng)度小于16的前綴通過(guò)擴(kuò)展成為長(zhǎng)度16的前綴存儲(chǔ)在第一級(jí)表中;長(zhǎng)度小于24位的前綴通過(guò)擴(kuò)展成為長(zhǎng)度24的前綴存儲(chǔ)在前兩級(jí)表中;長(zhǎng)度大于24的前綴則通過(guò)專門的存儲(chǔ)空間進(jìn)行存儲(chǔ)。將IP路由的二維查找轉(zhuǎn)化為一維精確查找,每次查找最多訪問(wèn)存儲(chǔ)器3次,就可以查得下一跳的路由信息。使用Verilog語(yǔ)言實(shí)現(xiàn)了本文提出的算法,并對(duì)算法進(jìn)行了功能仿真。為了實(shí)現(xiàn)低成本,該算法采用了FPGA和SSRAM的硬件結(jié)構(gòu)實(shí)現(xiàn)。 功能仿真表明本文設(shè)計(jì)的算法查找速度能適應(yīng)20Gbps的接口轉(zhuǎn)發(fā)速率。

    標(biāo)簽: FPGA 路由 查找算法

    上傳時(shí)間: 2013-04-24

    上傳用戶:金宜

  • 軟件無(wú)線電中數(shù)字下變頻技術(shù)研究及FPGA實(shí)現(xiàn).rar

    軟件無(wú)線電(SDR,Software Defined Radio)由于具備傳統(tǒng)無(wú)線電技術(shù)無(wú)可比擬的優(yōu)越性,已成為業(yè)界公認(rèn)的現(xiàn)代無(wú)線電通信技術(shù)的發(fā)展方向。理想的軟件無(wú)線電系統(tǒng)強(qiáng)調(diào)體系結(jié)構(gòu)的開放性和可編程性,減少靈活性著的硬件電路,把數(shù)字化處理(ADC和DAC)盡可能靠近天線,通過(guò)軟件的更新改變硬件的配置、結(jié)構(gòu)和功能。目前,直接對(duì)射頻(RF)進(jìn)行采樣的技術(shù)尚未實(shí)現(xiàn)普及的產(chǎn)品化,而用數(shù)字變頻器在中頻進(jìn)行數(shù)字化是普遍采用的方法,其主要思想是,數(shù)字混頻器用離散化的單頻本振信號(hào)與輸入采樣信號(hào)在乘法器中相乘,再經(jīng)插值或抽取濾波,其結(jié)果是,輸入信號(hào)頻譜搬移到所需頻帶,數(shù)據(jù)速率也相應(yīng)改變,以供后續(xù)模塊做進(jìn)一步處理。數(shù)字變頻器在發(fā)射設(shè)備和接收設(shè)備中分別稱為數(shù)字上變頻器(DUC,Digital Upper Converter)和數(shù)字下變頻器(DDC,Digital Down Converter),它們是軟件無(wú)線電通信設(shè)備的關(guān)鍵部什。大規(guī)模可編程邏輯器件的應(yīng)用為現(xiàn)代通信系統(tǒng)的設(shè)計(jì)帶來(lái)極大的靈活性。基于FPGA的數(shù)字變頻器設(shè)計(jì)是深受廣大設(shè)計(jì)人員歡迎的設(shè)計(jì)手段。本文的重點(diǎn)研究是數(shù)字下變頻器(DDC),然而將它與數(shù)字上變頻器(DUC)完全割裂后進(jìn)行研究顯然是不妥的,因此,本文對(duì)數(shù)字上變頻器也作適當(dāng)介紹。 第一章簡(jiǎn)要闡述了軟件無(wú)線電及數(shù)字下變頻的基本概念,介紹了研究背景及所完成的主要研究工作。 第二章介紹了數(shù)控振蕩器(NCO),介紹了兩種實(shí)現(xiàn)方法,即基于查找表和基于CORDIC算法的實(shí)現(xiàn)。對(duì)CORDIc算法作了重點(diǎn)介紹,給出了傳統(tǒng)算法和改進(jìn)算法,并對(duì)基于傳統(tǒng)CORDIC算法的NCO的FPGA實(shí)現(xiàn)進(jìn)行了EDA仿真。 第三章介紹了變速率采樣技術(shù),重點(diǎn)介紹了軟件無(wú)線電中廣泛采用的級(jí)聯(lián)積分梳狀濾波器 (cascaded integratot comb, CIC)和ISOP(Interpolated Second Order Polynomial)補(bǔ)償法,對(duì)前者進(jìn)行了基于Matlab的理論仿真和FPGA實(shí)現(xiàn)的EDA仿真,后者只進(jìn)行了基于Matlab的理論仿真。 第四章介紹了分布式算法和軟件無(wú)線電中廣泛采用的半帶(half-band,HB)濾波器,對(duì)基于分布式算法的半帶濾波器的FPGA實(shí)現(xiàn)進(jìn)行了EDA仿真,最后簡(jiǎn)要介紹了FIR的多相結(jié)構(gòu)。 第五章對(duì)數(shù)字下變頻器系統(tǒng)進(jìn)行了噪聲綜合分析,給出了一個(gè)噪聲模型。 第六章介紹了數(shù)字下變頻器在短波電臺(tái)中頻數(shù)字化應(yīng)用中的一個(gè)實(shí)例,給出了測(cè)試結(jié)果,重點(diǎn)介紹了下變頻器的:FPGA實(shí)現(xiàn),其對(duì)應(yīng)的VHDL程序收錄在本文最后的附錄中,希望對(duì)從事該領(lǐng)域設(shè)計(jì)的技術(shù)人員具有一定參考價(jià)值。

    標(biāo)簽: FPGA 軟件無(wú)線電 數(shù)字下變頻

    上傳時(shí)間: 2013-06-30

    上傳用戶:huannan88

  • 基于ARM的嵌入式閃存文件系統(tǒng)與FLASH驅(qū)動(dòng)的研究與實(shí)踐

    本文以一個(gè)PDA項(xiàng)目為依托,在項(xiàng)目中,主要是開發(fā)該設(shè)備的軟件。其工作包括:上層應(yīng)用程序的開發(fā)、引導(dǎo)程序的編寫、Linux操作系統(tǒng)的移植和各種外設(shè)驅(qū)動(dòng)程序的編寫以及文件系統(tǒng)的改進(jìn)。 本文首先分析了Linux操作系統(tǒng)的虛擬文件系統(tǒng)、高速緩沖區(qū)、MTD以及驅(qū)動(dòng)程序模塊。接著,本文分析了JFFS2文件系統(tǒng)的不足,以及在大容量閃存設(shè)備中掛載速度過(guò)慢的原因。然后,本文結(jié)合JFFS2文件系統(tǒng)在開發(fā)過(guò)程中所出現(xiàn)的各種問(wèn)題,以及在大容量閃存芯片上進(jìn)行掛載時(shí)的性能要求,對(duì)JFFS2文件系統(tǒng)作了一些實(shí)際的改進(jìn)。文中的創(chuàng)新性貢獻(xiàn)包括以下幾個(gè)方面: (1)在掃描一個(gè)擦除塊之前,首先把擦除塊中的所有內(nèi)容讀進(jìn)內(nèi)存。然后,在內(nèi)存中進(jìn)行所有的判斷操作以及拷貝,這樣就可以減少I/O操作。另外,由于所有的拷貝操作都在內(nèi)存中進(jìn)行,所以掛載速度就可以有所提升。 (2)通過(guò)加入“空閑區(qū)域管理節(jié)點(diǎn)”對(duì)閃存中的空閑區(qū)域進(jìn)行管理。這樣,在掃描的過(guò)程中,一旦發(fā)現(xiàn)該節(jié)點(diǎn)就可以跳過(guò)它所描述的空閑區(qū)域,從而加快掛載的速度。 (3)在掃描的階段中對(duì)有效數(shù)據(jù)實(shí)體進(jìn)行硬鏈接數(shù)的計(jì)算,因此,臨時(shí)目錄節(jié)點(diǎn)就不需要?jiǎng)?chuàng)建了,這樣也免除了臨時(shí)目錄的刪除步驟,所以對(duì)掛載速度也有明顯的提高。 最后,基于以上的研究與改進(jìn),結(jié)合本項(xiàng)目的實(shí)際要求,對(duì)大容量閃存設(shè)備的JFFS2文件系統(tǒng)的掛載過(guò)程進(jìn)行了改進(jìn)的實(shí)踐。

    標(biāo)簽: FLASH ARM 嵌入式閃存 實(shí)踐

    上傳時(shí)間: 2013-07-26

    上傳用戶:damozhi

主站蜘蛛池模板: 扶余县| 缙云县| 河北省| 敖汉旗| 新丰县| 长汀县| 灵璧县| 贡山| 灵璧县| 孙吴县| 兴安县| 观塘区| 怀化市| 华宁县| 云安县| 磐石市| 安达市| 油尖旺区| 弥渡县| 习水县| 临江市| 盐源县| 延寿县| 和平县| 皋兰县| 靖州| 上犹县| 玉林市| 安化县| 绵阳市| 兴隆县| 通化县| 连山| 邵东县| 东乌| 濮阳县| 九江县| 台北市| 建宁县| 清河县| 罗江县|