單片機的中斷實驗,其中有硬件仿真及軟件編程,所用到是軟件是PROTEUS 和KEIL
標(biāo)簽: 單片機 中斷 實驗
上傳時間: 2017-03-09
上傳用戶:JIUSHICHEN
使用硬件I2C對E2PROM進行操作,利用中斷方式操作。
標(biāo)簽: E2PROM I2C 硬件 操作
上傳時間: 2013-12-13
上傳用戶:牛布牛
基于s3c2410硬件的 U-boot代碼,包括中斷,LCD,及MMU等
標(biāo)簽: s3c2410 U-boot 硬件 代碼
上傳時間: 2017-03-29
上傳用戶:lizhizheng88
基于51單片機的帶時間顯示和緊急控制的交通燈的設(shè)計。 此程序在硬件上調(diào)試通,用定時器1延時,外部中斷0接緊急控制,R0為100MS延時常數(shù),R2為狀態(tài)延時常數(shù),8279控制數(shù)碼管顯示時間,用P1口控制雙色燈
標(biāo)簽: 51單片機 控制 交通燈 程序
上傳時間: 2013-12-23
上傳用戶:wang0123456789
使用硬件I2C對ZLG7290進行操作,利用中斷方式操作。
標(biāo)簽: 7290 I2C ZLG 硬件
上傳時間: 2017-05-29
上傳用戶:凌云御清風(fēng)
Bycore是一個嵌入式操作系統(tǒng)內(nèi)核。Bycore包括內(nèi)存管理、任務(wù)管理、中斷管理、任務(wù)互斥、同步與通信管理等功能。Bycore全部由C語言完成,只有少量的與硬件有關(guān)的代碼由匯編代碼完成。Bycore支持64優(yōu)先級的多任務(wù)管理,任務(wù)數(shù)量由實際的內(nèi)存大小決定。Bycore是一個搶占式的內(nèi)核,任務(wù)間的切換時間確定,使得用戶可以完全確定任務(wù)的切換時機。內(nèi)存管理采用一種全新的算分配策略,兼顧了分配速度、管理簡單、利用率高等特點。為便于移植,只需要簡單修改Bycore提供的幾個函數(shù)即可。另外,Bycore提供了一套簡單的機制完成對中斷的管理,應(yīng)用程序只需關(guān)注一個邏輯的中斷,然后指定中斷處理函數(shù),Bycore在中斷發(fā)生時,中斷處理函數(shù)就能被回調(diào)。
標(biāo)簽: Bycore 嵌入式操作系統(tǒng) 內(nèi)核 內(nèi)存管理
上傳時間: 2014-10-14
上傳用戶:釣鰲牧馬
STM32F030C8T6 單片機+DM9051以太網(wǎng)RJ45模塊ALTIUM設(shè)計硬件原理圖+PCB+封裝庫文件,采用4層板設(shè)計,板子大小為5046x28mm,雙面布局布線,包括完整的原理圖和PCB文件,可以用Altium Designer(AD)軟件打開或修改,可作為你產(chǎn)品設(shè)計的參考。DM9051NP SPI接口網(wǎng)卡芯片是為了方便MCU單片機系統(tǒng)進行以太網(wǎng)通信而開發(fā)出的解決方案。DM9051NP芯片是帶有行業(yè)標(biāo)準(zhǔn)串列外設(shè)接口(Serial Peripheral Interface,SPI)的獨立以太網(wǎng)控制器。DM9051NP符合IEEE 802.3 規(guī)范,它還支持以DMA 模式來傳輸,以實現(xiàn)資料傳送快速。DM9051NP通過1個中斷引腳和SPI接口來進行與主控制器/MCU單片機的通信,資料傳輸規(guī)格為10/100 M。
標(biāo)簽: stm32 單片機 dm9051 以太網(wǎng)
上傳時間: 2022-01-21
上傳用戶:
21世紀(jì)是信息快速發(fā)展的時代,隨著計算機網(wǎng)絡(luò)的應(yīng)用越來越廣泛,網(wǎng)絡(luò)安全也逐漸成為人們普遍關(guān)注的課題。可以預(yù)言,今后的社會將進入全面的網(wǎng)絡(luò)時代和信息共享時代,因此,網(wǎng)絡(luò)安全極其重要,只有安全的網(wǎng)絡(luò)才能保證網(wǎng)絡(luò)生活能夠有序進行、網(wǎng)絡(luò)系統(tǒng)不遭破壞、信息不被竊取、網(wǎng)絡(luò)服務(wù)不被非法中斷等。為了保證計算機網(wǎng)絡(luò)的可靠性、可用性、完整性、保密性和真實性等安全性,不僅要保證計算機網(wǎng)絡(luò)設(shè)備安全和計算機網(wǎng)絡(luò)系統(tǒng)安全,還要保護數(shù)據(jù)的安全。對數(shù)據(jù)實施安全的加密算法是保護數(shù)據(jù)安全的有效手段。AES(advanced encryption standard)是美國國家標(biāo)準(zhǔn)和技術(shù)研究所宣布采用的高級加密標(biāo)準(zhǔn),可以預(yù)測,AES在今后很長的一段時間內(nèi)將會在信息安全中扮演重要的角色,因此對AES算法實現(xiàn)的研究成為國內(nèi)外的熱點,它將會在信息安全領(lǐng)域得到廣泛的應(yīng)用。AES在實現(xiàn)方面具有速度快、可并行處理、對處理器的結(jié)構(gòu)無特殊要求,算法設(shè)計相對簡單,分組長度可以改變,而且具有很好的可擴充性。AES算法的這些特點使得選用FPGA來實現(xiàn)AES算法具有很好的優(yōu)越性,本文就是針對AES算法的FPGA實現(xiàn)進行研究。本文介紹了用FPGA實現(xiàn)AES算法所用的開發(fā)工具、開發(fā)語言和所選用的芯片,還具體介紹了AES算法的硬件實現(xiàn)方式,在此基礎(chǔ)上,著重闡述了AES算法FPGA實現(xiàn)的總體設(shè)計框圖,并對各個部分的設(shè)計分別給與介紹,給出了實現(xiàn)加密解密的時序仿真和設(shè)計結(jié)果。
標(biāo)簽: AES算法 數(shù)據(jù)加密
上傳時間: 2022-06-18
上傳用戶:shjgzh
VHDL硬件描述語言與數(shù)字邏輯電路設(shè)計
標(biāo)簽: VHDL 硬件描述語言 數(shù)字邏輯 電路設(shè)計
上傳時間: 2013-05-19
上傳用戶:eeworm
STM32硬件設(shè)計注意事項
標(biāo)簽: STM 32 硬件設(shè)計 注意事項
上傳時間: 2013-05-16
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1