隨著交通工具的迅猛發(fā)展,智能交通系統(tǒng)(Intelligent TransportationSystems,簡稱ITS)在交通管理中受到廣泛的關(guān)注。而在ITS中,車牌識別(LicensePlate Recognition,簡稱LPR)是其核心技術(shù)。車牌識別系統(tǒng)主要由數(shù)據(jù)采集和車牌識別算法兩個部分組成。由于車牌清晰程度、攝像機性能、氣候條件等因素的影響,牌照中的字符可能出現(xiàn)不清楚、扭曲、缺損或污跡干擾,這都給識別造成一定難度。因此,在復(fù)雜背景中快速準(zhǔn)確地進行車牌定位成為車牌識別系統(tǒng)的難點。 本文研究和設(shè)計了一種集圖象采集,圖象識別,圖象傳輸?shù)扔谝惑w的實時嵌入式系統(tǒng)。該平臺包括硬件系統(tǒng)設(shè)計與應(yīng)用程序開發(fā)兩個方面,充分利用TI公司的C6000系列DSP強大的并行運算能力、以及FPGA的靈活時序邏輯控制技術(shù),從硬件方面實現(xiàn)系統(tǒng)的高速運行。 本文的主要工作有兩部分組成,具體如下: (1) 在硬件設(shè)計方面:實現(xiàn)由A/D、電源、FPGA、DSP以及SDRAM和FLASH所組成的車牌識別系統(tǒng);設(shè)計并完成系統(tǒng)的原理圖和印制板圖;完成電路板調(diào)試,以及完成FPGA.在高速圖像采集中的veriIog應(yīng)用程序開發(fā)。 (2) 在軟件開發(fā)方面:完成Philips公司的SAA7113H的配置代碼開發(fā),以及DSP底層的部分驅(qū)動程序開發(fā)。 該系統(tǒng)能夠?qū)崿F(xiàn)25幀每秒的數(shù)字視頻流圖像數(shù)據(jù)的輸出,并由FPGA負(fù)責(zé)完成一幅720×572數(shù)據(jù)量的圖像采集。DSP負(fù)責(zé)系統(tǒng)的嵌入式操作,包括系統(tǒng)的控制和車牌識別算法的實現(xiàn)。 目前,嵌入式車牌識別系統(tǒng)硬件平臺已經(jīng)搭建成功,系統(tǒng)軟件代碼程序也已經(jīng)開發(fā)完成。本系統(tǒng)能夠?qū)崿F(xiàn)高速圖像采集、嵌入式操作與車牌識別算法、UART數(shù)據(jù)通信等功能,具有速度快、穩(wěn)定性高、體積小、功耗低等特點,為車牌識別算法提供一個較好的驗證平臺。
標(biāo)簽: 車牌識別系統(tǒng) 硬件設(shè)計
上傳時間: 2013-07-30
上傳用戶:gdgzhym
激光光譜探測是激光偵查、激光告警、污染物檢測等領(lǐng)域中采用的重要技術(shù)。通過對來襲激光的光譜特征進行識別,可以為光電對抗提供依據(jù)。本文在分析和研究現(xiàn)有激光光譜探測技術(shù)的基礎(chǔ)上,提出了通過非掃描M-Z干涉法來獲取激光信號的相干圖,并對該圖進行快速傅立葉變換,從而實時獲得激光光譜的技術(shù)。 在研究中,由M-Z干涉具形成的激光干涉條紋經(jīng)CCD相機轉(zhuǎn)換后以時間序列依次輸出電信號,該時間序列的快速傅立葉變換用FPGA實現(xiàn)。論文依據(jù)告警系統(tǒng)響應(yīng)時間和信噪比的要求,確定了探測器陣列的結(jié)構(gòu)類型和有關(guān)參數(shù);設(shè)計了CCD相機和FPGA的接口電路;編寫了數(shù)據(jù)傳輸和存儲模塊。 在快速傅立葉變換的實現(xiàn)上,首先確定了采用基2按時間抽取的方法作為實現(xiàn)算法;應(yīng)用型號為XC3S400的FPGA芯片,依靠ISE8.1軟件開發(fā)平臺,用硬件語言編寫了精度為10位,序列長度為512點的快速傅里葉變換程序,并將所有程序成功下載到FPGA的配置芯片中。 此外,論文還設(shè)計了顯示、電壓轉(zhuǎn)換、FPGA配置電路。最后,對設(shè)計的快速傅里葉變換模塊進行了測試,將FPGA運算結(jié)果與理論計算結(jié)果進行了比較,結(jié)果表明FPGA計算結(jié)果達(dá)到應(yīng)有的精度,運行速度可以滿足激光光譜的實時探測要求。
上傳時間: 2013-08-04
上傳用戶:hzy5825468
軟件無線電(SDR,Software Defined Radio)由于具備傳統(tǒng)無線電技術(shù)無可比擬的優(yōu)越性,已成為業(yè)界公認(rèn)的現(xiàn)代無線電通信技術(shù)的發(fā)展方向。理想的軟件無線電系統(tǒng)強調(diào)體系結(jié)構(gòu)的開放性和可編程性,減少靈活性著的硬件電路,把數(shù)字化處理(ADC和DAC)盡可能靠近天線,通過軟件的更新改變硬件的配置、結(jié)構(gòu)和功能。目前,直接對射頻(RF)進行采樣的技術(shù)尚未實現(xiàn)普及的產(chǎn)品化,而用數(shù)字變頻器在中頻進行數(shù)字化是普遍采用的方法,其主要思想是,數(shù)字混頻器用離散化的單頻本振信號與輸入采樣信號在乘法器中相乘,再經(jīng)插值或抽取濾波,其結(jié)果是,輸入信號頻譜搬移到所需頻帶,數(shù)據(jù)速率也相應(yīng)改變,以供后續(xù)模塊做進一步處理。數(shù)字變頻器在發(fā)射設(shè)備和接收設(shè)備中分別稱為數(shù)字上變頻器(DUC,Digital Upper Converter)和數(shù)字下變頻器(DDC,Digital Down Converter),它們是軟件無線電通信設(shè)備的關(guān)鍵部什。大規(guī)??删幊踢壿嬈骷膽?yīng)用為現(xiàn)代通信系統(tǒng)的設(shè)計帶來極大的靈活性。基于FPGA的數(shù)字變頻器設(shè)計是深受廣大設(shè)計人員歡迎的設(shè)計手段。本文的重點研究是數(shù)字下變頻器(DDC),然而將它與數(shù)字上變頻器(DUC)完全割裂后進行研究顯然是不妥的,因此,本文對數(shù)字上變頻器也作適當(dāng)介紹。 第一章簡要闡述了軟件無線電及數(shù)字下變頻的基本概念,介紹了研究背景及所完成的主要研究工作。 第二章介紹了數(shù)控振蕩器(NCO),介紹了兩種實現(xiàn)方法,即基于查找表和基于CORDIC算法的實現(xiàn)。對CORDIc算法作了重點介紹,給出了傳統(tǒng)算法和改進算法,并對基于傳統(tǒng)CORDIC算法的NCO的FPGA實現(xiàn)進行了EDA仿真。 第三章介紹了變速率采樣技術(shù),重點介紹了軟件無線電中廣泛采用的級聯(lián)積分梳狀濾波器 (cascaded integratot comb, CIC)和ISOP(Interpolated Second Order Polynomial)補償法,對前者進行了基于Matlab的理論仿真和FPGA實現(xiàn)的EDA仿真,后者只進行了基于Matlab的理論仿真。 第四章介紹了分布式算法和軟件無線電中廣泛采用的半帶(half-band,HB)濾波器,對基于分布式算法的半帶濾波器的FPGA實現(xiàn)進行了EDA仿真,最后簡要介紹了FIR的多相結(jié)構(gòu)。 第五章對數(shù)字下變頻器系統(tǒng)進行了噪聲綜合分析,給出了一個噪聲模型。 第六章介紹了數(shù)字下變頻器在短波電臺中頻數(shù)字化應(yīng)用中的一個實例,給出了測試結(jié)果,重點介紹了下變頻器的:FPGA實現(xiàn),其對應(yīng)的VHDL程序收錄在本文最后的附錄中,希望對從事該領(lǐng)域設(shè)計的技術(shù)人員具有一定參考價值。
標(biāo)簽: 軟件無線電 數(shù)字下變頻 技術(shù)研究
上傳時間: 2013-06-09
上傳用戶:szchen2006
計算機圖形學(xué)中真實感成像包括兩部分內(nèi)容:物體的精確圖形表示;場景中光照效果的適當(dāng)?shù)拿枋?。光照效果包括光的反射、透明性、表面紋理和陰影。對物體進行投影,然后再可見面上產(chǎn)生自然光照效果,可以實現(xiàn)場景的真實感顯示。光照明模型主要用于物體表面某點處的光強度計算。面繪制算法是通過光照模型中的光強度計算,以確定場景中物體表面的所有投影像素點的光強度。Phong明暗處理算法是生成真實感3D圖像最佳算法之一。但是由于其大量的像素級運算和硬件難度而在實現(xiàn)實時真實感圖形繪制中被Gotuaud明暗處理算法所取代。VLSI技術(shù)的發(fā)展以及對于高真實感實時圖形的需求使得Phong明暗處理算法的實現(xiàn)成為可能。利用泰勒級數(shù)近似的Fast Phong明暗處理算法適合硬件實現(xiàn)。此算法需要存儲大量數(shù)據(jù)的ROM。這增加了實現(xiàn)的難度。 本文完成了以下工作: 1、本文簡述了實時真實感圖形繪制管線,詳細(xì)敘述了所用到的光照明模型和明暗處理方法,并對幾種明暗處理方法的效果作了比較,實驗結(jié)果表明Fast Phong明暗處理算法適用于實時真實感圖形繪制。 2、在熟悉Xilinx公司FPGA芯片結(jié)構(gòu)及其開發(fā)流程的基礎(chǔ)上,結(jié)合Xilinx公司提供的FPGA開發(fā)工具ISE 7.1i,仿真工具為ISE simulator,綜合工具為XST;完成了Fast Phong明暗處理模塊的FPGA設(shè)計與實現(xiàn)。綜合得到的電路的最高頻率為54.058MHz。本文的Fast Phong明暗處理硬件模塊適用于實時真實感圖形繪制。 3、本文通過誤差分析,提出了優(yōu)化的查找表結(jié)構(gòu)。通過在FPGA上對本文所提結(jié)構(gòu)進行驗證。結(jié)果表明,本方案在提高速度、精度的同時將ROM的數(shù)據(jù)量從64K*8bit減少至13K*8bit。
上傳時間: 2013-06-21
上傳用戶:ghostparker
反激式轉(zhuǎn)換器在筆記本適配器市場很普及,這種轉(zhuǎn)換器工作在電流模式控制,使其非常適合于低成本且堅固的結(jié)構(gòu)。這類轉(zhuǎn)換器的典型應(yīng)用如圖1所示。其中的控制器采用了NCP1271,這一器件工作在固定頻率電流模式控制,包含眾多的實用特性,如基于定時器的短路保護、提供利于抑制電磁干擾(EMI)信號的頻率調(diào)制技術(shù),以及工作在軟工作模式的跳周期功能,以滿足沒有可聽噪聲時的待機能耗要求。這些轉(zhuǎn)換器通常用于低電源輸入時工作在連續(xù)導(dǎo)電模式(CCM)以降低導(dǎo)電損耗,而在高電源輸入時自然轉(zhuǎn)換到非連續(xù)導(dǎo)電模式(DCM)工作。在本文的案例中,假定硬件設(shè)計已經(jīng)完成,這表示已經(jīng)選擇好變壓器初級電感Lp、變壓器匝數(shù)比N及剩余元件。TL431單獨考慮,等待選擇補償元件。
標(biāo)簽: 431 TL 開關(guān)電源 環(huán)路
上傳時間: 2013-06-03
上傳用戶:cjl42111
論文討論了中壓電力線載波通信(MV-PLC)的現(xiàn)狀和應(yīng)用前景,介紹了其技術(shù)特點和所面臨的問題。針對當(dāng)前中壓電力線載波芯片的開發(fā)狀況,提出了基于OFDM(正交頻分復(fù)用)技術(shù)的中壓電力線載波通信的技術(shù)優(yōu)勢和其Modem芯片開發(fā)的重要性。 針對國內(nèi)中壓電網(wǎng)的結(jié)構(gòu),根據(jù)現(xiàn)有的研究成果,分析了中壓電力線信道的傳輸特性,包括阻抗特性,噪聲特性和衰減特性。闡述了OFDM的基本原理、優(yōu)缺點和其中的關(guān)鍵技術(shù),分析了OFDM系統(tǒng)組成模型及參數(shù)選取原則。針對中壓電力線信道噪聲特點,提出了基于OFDM的中壓電力線載波Modem芯片的FPGA(現(xiàn)場可編程門陣列)實現(xiàn)方案,并建立了系統(tǒng)MATLAB定點仿真模型。通過分析定點仿真結(jié)果,給出了該OFDM系統(tǒng)的設(shè)計參數(shù),并詳細(xì)介紹了系統(tǒng)中部分模塊(主要包括IFFT/FFT模塊、數(shù)字上變頻模塊和同步模塊)的FPGA實現(xiàn)結(jié)構(gòu)(用Verilog硬件描述語言設(shè)計),并對這些模塊進行了功能驗證。 最后,搭建仿真平臺,對整個系統(tǒng)進行了前端EDA仿真驗證。利用低壓電力線環(huán)境,對所設(shè)計的系統(tǒng)進行了FPGA板級的調(diào)試,并對測試的結(jié)果進行了分析。驗證了系統(tǒng)的FPGA設(shè)計,并提出了MV-PLC OFDM系統(tǒng)中存在一些問題及系統(tǒng)需要改進之處。
標(biāo)簽: OFDM 中壓 電力線通信 中的應(yīng)用
上傳時間: 2013-04-24
上傳用戶:yezhihao
本應(yīng)用文檔首先簡單概述電子血壓計的工作原理。然后講解了使用中穎單片機的硬件方案與軟件編寫流程
上傳時間: 2013-07-26
上傳用戶:yt1993410
自上個世紀(jì)九十年代以來,我國著名學(xué)者、現(xiàn)中國科學(xué)院院士、清華大學(xué)陳難先教授等人使用無窮級數(shù)的Mobius反演公式解決了一系列重要的物理學(xué)中的逆問題,開創(chuàng)了應(yīng)用、推廣數(shù)論中的Mobius變換解決物理學(xué)中各種逆問題的巧妙方法,其工作在1990年當(dāng)時就得到了世界著名的《NATURE》雜志的高度評價。 華僑大學(xué)蘇武潯教授等則把Mobius變換的方法應(yīng)用于幾種常用波形(包括周期矩形脈沖,奇偶對稱方波和三角波等)的傅立葉級數(shù)的逆變換運算,得到正、余弦函數(shù)及一般周期信號的各種常用波形的信號展開;并求得了與各種常用波形信號函數(shù)族相正交的函數(shù)族,以用于各展開系數(shù)的計算與信息的解調(diào);而后把它們應(yīng)用到通信系統(tǒng)中,提出了一種新的通信系統(tǒng),即新型Chen-Mobius通信系統(tǒng)。 本文主要完成了兩個方面的工作,Chen-Mobius多路通信系統(tǒng)的FPGA硬件設(shè)計實現(xiàn)和基于Chen-Mobius變換的語音加密雙工通信系統(tǒng)的實現(xiàn)。首先,利用嵌入MATLAB\SIMULINK中的DSPBuilder軟件對Chen-Mobius多路(四路和八路)通信系統(tǒng)進行仿真分析,對該系統(tǒng)在不同信噪比情況下的錯誤概率進行了計算,并繪出了信噪比-錯誤概率曲線;其次,利用DSPBuilder中的Signalcompiler將Chen-Mobius多路通信系統(tǒng)的主體模塊(函數(shù)及積分器的產(chǎn)生等)轉(zhuǎn)化成HDL硬件語言,后在QuartusⅡ軟件平臺上,結(jié)合利用VHDL編程的硬件程序模塊(分頻、延時、控制模塊等)構(gòu)架完整的Chen-Mobius通信系統(tǒng),并對此系統(tǒng)設(shè)計綜合、引腳分配、仿真驗證、時序分析等;最后,在Altera公司的Stratix 芯片上,實現(xiàn)硬件的編程和下載,從而完成了Chen-Mobius多路通信系統(tǒng)的FPGA硬件實現(xiàn)。 另外,利用Chen-Mobius單路通信系統(tǒng)的調(diào)制、解調(diào)系統(tǒng)分別對語音信號進行加密與解密,在兩塊DE2的FPGA開發(fā)板上成功實現(xiàn)了基于Chen-Mobius變換的語音加密雙工通信。完成本設(shè)計意義重大,它為今后Chen-Mobius通信系統(tǒng)應(yīng)用于通信領(lǐng)域的各個方面,邁開堅實的一步。
標(biāo)簽: ChenMobius FPGA 通信系統(tǒng) 硬件實現(xiàn)
上傳時間: 2013-07-24
上傳用戶:xaijhqx
數(shù)字電視按傳輸方式分為地面、衛(wèi)星和有線三種。其中,DVB-S和DVB-C這兩個全球化的衛(wèi)星和有線傳輸方式標(biāo)準(zhǔn),目前已作為世界統(tǒng)一標(biāo)準(zhǔn)被大多數(shù)國家所接受。而對于地面數(shù)字電視廣播標(biāo)準(zhǔn),經(jīng)國際電訊聯(lián)盟(ITU)批準(zhǔn)的共有三個,包括歐盟的DVB-T(Digital Video Broadcasting-Terrestrial,數(shù)字視頻地面廣播)標(biāo)準(zhǔn)、美國的ATSC(Advanced Television System Committee,先進電視制式委員會)標(biāo)準(zhǔn)和日本的ISDB-T(Terrestrial Integrated Services DigitalBroadcasting,綜合業(yè)務(wù)數(shù)字廣播)標(biāo)準(zhǔn)。綜合比較起來,歐洲的DVB-T標(biāo)準(zhǔn)在技術(shù)及應(yīng)用實踐上都更加成熟。 本論文首先介紹了DVB-T系統(tǒng)的主要結(jié)構(gòu),針對DVB-T標(biāo)準(zhǔn)中各模塊的實現(xiàn)進行了闡述,并根據(jù)發(fā)射機端各個模塊討論了接收機端相關(guān)模塊的算法設(shè)計。 隨后,論文給出了基于Microsoft Visual Studio 2005平臺實現(xiàn)的數(shù)字電視基帶信號產(chǎn)生與接收的軟件仿真系統(tǒng)的總體設(shè)計流程,重點討論了內(nèi)編解碼器和內(nèi)交織/解交織器的算法與實現(xiàn),并在實現(xiàn)的多參數(shù)可選的數(shù)字電視基帶信號產(chǎn)生與接收軟件仿真平臺上,重點分析了內(nèi)編/解碼模塊在接收端Viterbi譯碼算法中采用硬判決、簡化軟判決以及不同調(diào)制方式時對DVB-T系統(tǒng)整體性能的影響。 最后,論文討論了內(nèi)碼譯碼算法的實現(xiàn)改進,使得Viterbi譯碼更適合在FPGA上實現(xiàn),同時針對邏輯設(shè)計進行優(yōu)化以便節(jié)省硬件資源。論文重點討論了對幸存路徑信息存儲譯碼模塊的改進,比較了此模塊三種不同的實現(xiàn)方式帶來的硬件速率和資源的優(yōu)劣,通過利用4塊RAM對幸存路徑信息的交互讀寫,完成了對傳統(tǒng)回溯算法的改進,實現(xiàn)了加窗回溯的譯碼輸出,同時實現(xiàn)了回溯長度可配置以實現(xiàn)系統(tǒng)不同的性能要求。
上傳時間: 2013-08-02
上傳用戶:遠(yuǎn)遠(yuǎn)ssad
數(shù)字信號處理是信息科學(xué)中近幾十年來發(fā)展最為迅速的學(xué)科之一.目前,數(shù)字信號處理廣泛應(yīng)用于通信、雷達(dá)、聲納、語音與圖像處理等領(lǐng)域.而數(shù)字信號處理算法的硬件實現(xiàn)一般來講有三種方式:用于通用目的的可編程DSP芯片;用于特定目的的固定功能DSP芯片組和ASIC;可以由用戶編程的FPGA芯片.隨著微電子技術(shù)的發(fā)展,采用現(xiàn)場可編程門陣列FPGA進行數(shù)字信號處理得到了飛速發(fā)展,FPGA正在越來越多地代替ASIC和PDSP用作前端數(shù)字信號處理的運算.該文主要探討了基于FPGA數(shù)字信號處理的實現(xiàn).首先詳細(xì)闡述了數(shù)字信號處理的理論基礎(chǔ),重點討論了離散傅立葉變換算法原理,由于快速傅立葉變換算法在實際中得到了廣泛的應(yīng)用,該文給出了基-2FFT算法原理、討論了按時間抽取FFT算法的特點.該論文對硬件描述語言的描述方法和風(fēng)格做了一定的探討,介紹了硬件描述語言的開發(fā)環(huán)境MAXPLUSII.在此基礎(chǔ)上,該論文詳細(xì)闡述了數(shù)字集成系統(tǒng)的高層次設(shè)計方法,討論了數(shù)字系統(tǒng)設(shè)計層次的劃分和數(shù)字系統(tǒng)的自頂向下的設(shè)計方法,探討了數(shù)字集成系統(tǒng)的系統(tǒng)級設(shè)計和寄存器傳輸級設(shè)計,描述了數(shù)字集成系統(tǒng)的高層次綜合方法.最后該文描述了數(shù)字信號處理系統(tǒng)結(jié)構(gòu)的實現(xiàn)方法,指出常見的高速、實時信號處理系統(tǒng)的四種結(jié)構(gòu);由于FFT算法在數(shù)字信號處理中占有重要的地位,所以該文提出了用FPGA實現(xiàn)FFT的一種設(shè)計思想,給出了總體實現(xiàn)框圖;重點設(shè)計實現(xiàn)了FFT算法中的蝶形處理單元,采用了一種高效乘法器算法設(shè)計實現(xiàn)了蝶形處理單元中的旋轉(zhuǎn)因子乘法器,從而提高了蝶形處理器的運算速度,降低了運算復(fù)雜度.
標(biāo)簽: FPGA 數(shù)字信號處理 中的應(yīng)用
上傳時間: 2013-05-23
上傳用戶:Divine
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1