\2812硬件設(shè)計指南\2812硬件設(shè)計指南\2812硬件設(shè)計指南
上傳時間: 2013-04-24
上傳用戶:rockjablew
[Atmel 8051 Microcontrollers Hardware Manual]Atmel公司的8051微處理器的硬件手冊,分兩個部分,第一部分詳細描述了51核單片機匯編指令系統(tǒng),第二部分描述片上硬件特性。對于初學(xué)者是個很好的參考。
標(biāo)簽: Atmel 8051 微處理器 硬件手冊
上傳時間: 2013-06-16
上傳用戶:gaome
示波器是調(diào)試電路的一個重要工具,其性能的優(yōu)劣直接影響電路測試數(shù)據(jù)的準(zhǔn)確度。在電路參數(shù)的分析過程中,除了示波器的帶寬、采樣率和存儲深度外,一個更重要的指標(biāo)就是波形捕獲率,該指標(biāo)直接關(guān)系到示波器能否捕獲到偶發(fā)的錯...
標(biāo)簽: FPGA 數(shù)字存儲示波器
上傳時間: 2013-04-24
上傳用戶:qq277541717
遺傳算法是一種基于自然選擇原理的優(yōu)化算法,在很多領(lǐng)域有著廣泛的應(yīng)用。但是,遺傳算法使用計算機軟件實現(xiàn)時,會隨著問題復(fù)雜度和求解精度要求的提高,產(chǎn)生很大的計算延時,這種計算的延時限制了遺傳算法在很多實時性要求較高場合的應(yīng)用。為了提升運行速度,可以使用FPGA作為硬件平臺,設(shè)計數(shù)字系統(tǒng)完成遺傳算法。和軟件實現(xiàn)相比,硬件實現(xiàn)盡管在實時性和并行性方面具有很大優(yōu)勢,但同時會導(dǎo)致系統(tǒng)的靈活性不足、通用性不強。本文針對上述矛盾,使用基于功能的模塊化思想,將基于FPGA的遺傳算法硬件平臺劃分成兩類模塊:系統(tǒng)功能模塊和算子功能模塊。針對不同問題,可以在保持系統(tǒng)功能模塊不變的前提下,選擇不同的遺傳算子功能模塊完成所需要的優(yōu)化運算。本文基于Xilinx公司的Virtex5系列FPGA平臺,使用VerilogHDL語言實現(xiàn)了偽隨機數(shù)發(fā)生模塊、隨機數(shù)接口模塊、存儲器接口/控制模塊和系統(tǒng)控制模塊等系統(tǒng)功能模塊,以及基本位交叉算子模塊、PMX交叉算子模塊、基本位變異算子模塊、交換變異算子模塊和逆轉(zhuǎn)變異算子模塊等遺傳算法功能模塊,構(gòu)建了系統(tǒng)功能構(gòu)架和遺傳算子庫。該設(shè)計方法不僅使遺傳算法平臺在解決問題時具有更高的靈活性和通用性,而且維持了系統(tǒng)架構(gòu)的穩(wěn)定。本文設(shè)計了多峰值、不連續(xù)、不可導(dǎo)函數(shù)的極值問題和16座城市的旅行商問題 (TSP)對遺傳算法硬件平臺進行了測試。根據(jù)測試結(jié)果,該硬件平臺表現(xiàn)良好,所求取的最優(yōu)解誤差均在1%以內(nèi)。相對于軟件實現(xiàn),該系統(tǒng)在求解一些復(fù)雜問題時,速度可以提高2個數(shù)量級。最后,本文使用FPGA實現(xiàn)了粗粒度并行遺傳算法模型,并用于 TSP問題的求解。將硬件平臺的運行速度在上述基礎(chǔ)上提高了近1倍,取得了顯著的效果。關(guān)鍵詞:遺傳算法,硬件實現(xiàn),并行設(shè)計,F(xiàn)PGA,TSP
標(biāo)簽: FPGA 算法 硬件實現(xiàn)
上傳時間: 2013-06-15
上傳用戶:hakim
基于H.264的自適應(yīng)環(huán)路濾波器的硬件設(shè)計與FPGA驗證
標(biāo)簽: 環(huán)路濾波器 硬件設(shè)計
上傳時間: 2013-04-24
上傳用戶:372825274
自上個世紀(jì)九十年代以來,我國著名學(xué)者、現(xiàn)中國科學(xué)院院士、清華大學(xué)陳難先教授等人使用無窮級數(shù)的Mobius反演公式解決了一系列重要的物理學(xué)中的逆問題,開創(chuàng)了應(yīng)用、推廣數(shù)論中的Mobius變換解決物理學(xué)中各種逆問題的巧妙方法,其工作在1990年當(dāng)時就得到了世界著名的《NATURE》雜志的高度評價。 華僑大學(xué)蘇武潯教授等則把Mobius變換的方法應(yīng)用于幾種常用波形(包括周期矩形脈沖,奇偶對稱方波和三角波等)的傅立葉級數(shù)的逆變換運算,得到正、余弦函數(shù)及一般周期信號的各種常用波形的信號展開;并求得了與各種常用波形信號函數(shù)族相正交的函數(shù)族,以用于各展開系數(shù)的計算與信息的解調(diào);而后把它們應(yīng)用到通信系統(tǒng)中,提出了一種新的通信系統(tǒng),即新型Chen-Mobius通信系統(tǒng)。 本文主要完成了兩個方面的工作,Chen-Mobius多路通信系統(tǒng)的FPGA硬件設(shè)計實現(xiàn)和基于Chen-Mobius變換的語音加密雙工通信系統(tǒng)的實現(xiàn)。首先,利用嵌入MATLAB\SIMULINK中的DSPBuilder軟件對Chen-Mobius多路(四路和八路)通信系統(tǒng)進行仿真分析,對該系統(tǒng)在不同信噪比情況下的錯誤概率進行了計算,并繪出了信噪比-錯誤概率曲線;其次,利用DSPBuilder中的Signalcompiler將Chen-Mobius多路通信系統(tǒng)的主體模塊(函數(shù)及積分器的產(chǎn)生等)轉(zhuǎn)化成HDL硬件語言,后在QuartusⅡ軟件平臺上,結(jié)合利用VHDL編程的硬件程序模塊(分頻、延時、控制模塊等)構(gòu)架完整的Chen-Mobius通信系統(tǒng),并對此系統(tǒng)設(shè)計綜合、引腳分配、仿真驗證、時序分析等;最后,在Altera公司的Stratix 芯片上,實現(xiàn)硬件的編程和下載,從而完成了Chen-Mobius多路通信系統(tǒng)的FPGA硬件實現(xiàn)。 另外,利用Chen-Mobius單路通信系統(tǒng)的調(diào)制、解調(diào)系統(tǒng)分別對語音信號進行加密與解密,在兩塊DE2的FPGA開發(fā)板上成功實現(xiàn)了基于Chen-Mobius變換的語音加密雙工通信。完成本設(shè)計意義重大,它為今后Chen-Mobius通信系統(tǒng)應(yīng)用于通信領(lǐng)域的各個方面,邁開堅實的一步。
標(biāo)簽: ChenMobius FPGA 通信系統(tǒng) 硬件實現(xiàn)
上傳時間: 2013-07-24
上傳用戶:xaijhqx
硬件測試報告,做硬件的朋友可以看看. 硬件測試報告,做硬件的朋友可以看看.
上傳時間: 2013-07-29
上傳用戶:fanboynet
·詳細說明:MP3制作方法和原理圖(包括硬件部分知識)-MP3 manufacture method and schematic diagram (including hardware partial knowledge) 文件列表: MP3制作 .......\新型MP3解碼芯片VS1001K及其應(yīng)用.files .......\.............
上傳時間: 2013-05-27
上傳用戶:yph853211
由于各種非線性電力電子裝置的和功率開關(guān)器件的廣泛應(yīng)用產(chǎn)生了諧波。隨著對電能質(zhì)量要求的不斷提高,各種治理諧波的電力電子裝置就產(chǎn)生了。諧波治理的方法主要有無源濾波技術(shù)和有源電力濾波器技術(shù)。傳統(tǒng)的方法采用LC 無源濾波器,與無源濾波器相比有源電力濾波器具有很大的優(yōu)越性,因此越來越多的應(yīng)用到治理諧波污染中。隨著以DSP 和FPGA 的高速發(fā)展,以全數(shù)字化控制技術(shù)實現(xiàn)的有源電力濾波器必將更多的應(yīng)用到諧波裝置中去。本文深入分析了諧波治理的研究背景意義和有源濾波器的研究現(xiàn)狀和發(fā)展趨勢。介紹了有源濾波器的基本的工作原理;分類;諧波的檢測方法和控制策略,在各個方法的比較上選用基于瞬時無功功率理論的諧波檢測法對諧波電流進行了檢測。并提出了一種基于 DSP 及FPGA 控制的有源電力濾波器的設(shè)計方案,重點研究了三相并聯(lián)型有源濾波器的控制系統(tǒng)及硬件設(shè)計。本文還對系統(tǒng)的功率器件進行了分析并選用IGBT 作為其開關(guān)器件。設(shè)計了IGBT 驅(qū)動及保護電路,利用理論分析和仿真結(jié)果設(shè)定了系統(tǒng)直流側(cè)電容和輸出電感的參數(shù)。對整個系統(tǒng)進行了Simulink 仿真實驗,選用DSP 和和FPGA 作為核心處理芯片,DSP 用來采集數(shù)據(jù)并檢測諧波,F(xiàn)PGA 用來實現(xiàn)PWM 脈沖的輸出。設(shè)計并調(diào)試出非線性負載,傳感器采集,電流電壓調(diào)理電路,主電路,過零檢測電路,IGBT 的驅(qū)動及吸收緩沖電路。并在此基礎(chǔ)上搭建出了試驗平臺。給出了DSP 及FPGA 的軟件設(shè)計思想和流程。
標(biāo)簽: FPGA 有源濾波器 硬件設(shè)計
上傳時間: 2013-04-24
上傳用戶:youth25
·VHDL硬件描述語言與數(shù)字邏輯電路設(shè)計
標(biāo)簽: VHDL 硬件描述語言 數(shù)字邏輯 電路設(shè)計
上傳時間: 2013-04-24
上傳用戶:李彥東
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1