中國科學(xué)技術(shù)出版社,PSoC體系結(jié)構(gòu)與編程,戴國駿等編著。該書詳細(xì)闡述了PSoC芯片的硬件體系結(jié)構(gòu)、可編程數(shù)字系統(tǒng)和模擬系統(tǒng)、指令系統(tǒng)與匯編語言、C語言編程以及具有軟硬件協(xié)同設(shè)計(jì)功能的集成開發(fā)環(huán)境,分析了CY8C21/24/27/29系列芯片的結(jié)構(gòu)特點(diǎn)、系統(tǒng)資源與封裝,并給出相應(yīng)的典型應(yīng)用實(shí)例。
標(biāo)簽: PSoC 166 248 編程
上傳時(shí)間: 2013-07-20
上傳用戶:遠(yuǎn)遠(yuǎn)ssad
標(biāo)簽: PSoC 249 330 編程
上傳時(shí)間: 2013-07-23
上傳用戶:王小奇
自上個(gè)世紀(jì)九十年代以來,我國著名學(xué)者、現(xiàn)中國科學(xué)院院士、清華大學(xué)陳難先教授等人使用無窮級(jí)數(shù)的Mobius反演公式解決了一系列重要的物理學(xué)中的逆問題,開創(chuàng)了應(yīng)用、推廣數(shù)論中的Mobius變換解決物理學(xué)中各種逆問題的巧妙方法,其工作在1990年當(dāng)時(shí)就得到了世界著名的《NATURE》雜志的高度評(píng)價(jià)。 華僑大學(xué)蘇武潯教授等則把Mobius變換的方法應(yīng)用于幾種常用波形(包括周期矩形脈沖,奇偶對(duì)稱方波和三角波等)的傅立葉級(jí)數(shù)的逆變換運(yùn)算,得到正、余弦函數(shù)及一般周期信號(hào)的各種常用波形的信號(hào)展開;并求得了與各種常用波形信號(hào)函數(shù)族相正交的函數(shù)族,以用于各展開系數(shù)的計(jì)算與信息的解調(diào);而后把它們應(yīng)用到通信系統(tǒng)中,提出了一種新的通信系統(tǒng),即新型Chen-Mobius通信系統(tǒng)。 本文主要完成了兩個(gè)方面的工作,Chen-Mobius多路通信系統(tǒng)的FPGA硬件設(shè)計(jì)實(shí)現(xiàn)和基于Chen-Mobius變換的語音加密雙工通信系統(tǒng)的實(shí)現(xiàn)。首先,利用嵌入MATLAB\SIMULINK中的DSPBuilder軟件對(duì)Chen-Mobius多路(四路和八路)通信系統(tǒng)進(jìn)行仿真分析,對(duì)該系統(tǒng)在不同信噪比情況下的錯(cuò)誤概率進(jìn)行了計(jì)算,并繪出了信噪比-錯(cuò)誤概率曲線;其次,利用DSPBuilder中的Signalcompiler將Chen-Mobius多路通信系統(tǒng)的主體模塊(函數(shù)及積分器的產(chǎn)生等)轉(zhuǎn)化成HDL硬件語言,后在QuartusⅡ軟件平臺(tái)上,結(jié)合利用VHDL編程的硬件程序模塊(分頻、延時(shí)、控制模塊等)構(gòu)架完整的Chen-Mobius通信系統(tǒng),并對(duì)此系統(tǒng)設(shè)計(jì)綜合、引腳分配、仿真驗(yàn)證、時(shí)序分析等;最后,在Altera公司的Stratix 芯片上,實(shí)現(xiàn)硬件的編程和下載,從而完成了Chen-Mobius多路通信系統(tǒng)的FPGA硬件實(shí)現(xiàn)。 另外,利用Chen-Mobius單路通信系統(tǒng)的調(diào)制、解調(diào)系統(tǒng)分別對(duì)語音信號(hào)進(jìn)行加密與解密,在兩塊DE2的FPGA開發(fā)板上成功實(shí)現(xiàn)了基于Chen-Mobius變換的語音加密雙工通信。完成本設(shè)計(jì)意義重大,它為今后Chen-Mobius通信系統(tǒng)應(yīng)用于通信領(lǐng)域的各個(gè)方面,邁開堅(jiān)實(shí)的一步。
標(biāo)簽: ChenMobius FPGA 通信系統(tǒng) 硬件實(shí)現(xiàn)
上傳時(shí)間: 2013-07-24
上傳用戶:xaijhqx
目 錄 第一章 概述 3 第一節(jié) 硬件開發(fā)過程簡介 3 §1.1.1 硬件開發(fā)的基本過程 4 §1.1.2 硬件開發(fā)的規(guī)范化 4 第二節(jié) 硬件工程師職責(zé)與基本技能 4 §1.2.1 硬件工程師職責(zé) 4 §1.2.1 硬件工程師基本素質(zhì)與技術(shù) 5 第二章 硬件開發(fā)規(guī)范化管理 5 第一節(jié) 硬件開發(fā)流程 5 §3.1.1 硬件開發(fā)流程文件介紹 5 §3.2.2 硬件開發(fā)流程詳解 6 第二節(jié) 硬件開發(fā)文檔規(guī)范 9 §2.2.1 硬件開發(fā)文檔規(guī)范文件介紹 9 §2.2.2 硬件開發(fā)文檔編制規(guī)范詳解 10 第三節(jié) 與硬件開發(fā)相關(guān)的流程文件介紹 11 §3.3.1 項(xiàng)目立項(xiàng)流程: 11 §3.3.2 項(xiàng)目實(shí)施管理流程: 12 §3.3.3 軟件開發(fā)流程: 12 §3.3.4 系統(tǒng)測試工作流程: 12 §3.3.5 中試接口流程 12 §3.3.6 內(nèi)部驗(yàn)收流程 13 第三章 硬件EMC設(shè)計(jì)規(guī)范 13 第一節(jié) CAD輔助設(shè)計(jì) 14 第二節(jié) 可編程器件的使用 19 §3.2.1 FPGA產(chǎn)品性能和技術(shù)參數(shù) 19 §3.2.2 FPGA的開發(fā)工具的使用: 22 §3.2.3 EPLD產(chǎn)品性能和技術(shù)參數(shù) 23 §3.2.4 MAX + PLUS II開發(fā)工具 26 §3.2.5 VHDL語音 33 第三節(jié) 常用的接口及總線設(shè)計(jì) 42 §3.3.1 接口標(biāo)準(zhǔn): 42 §3.3.2 串口設(shè)計(jì): 43 §3.3.3 并口設(shè)計(jì)及總線設(shè)計(jì): 44 §3.3.4 RS-232接口總線 44 §3.3.5 RS-422和RS-423標(biāo)準(zhǔn)接口聯(lián)接方法 45 §3.3.6 RS-485標(biāo)準(zhǔn)接口與聯(lián)接方法 45 §3.3.7 20mA電流環(huán)路串行接口與聯(lián)接方法 47 第四節(jié) 單板硬件設(shè)計(jì)指南 48 §3.4.1 電源濾波: 48 §3.4.2 帶電插拔座: 48 §3.4.3 上下拉電阻: 49 §3.4.4 ID的標(biāo)準(zhǔn)電路 49 §3.4.5 高速時(shí)鐘線設(shè)計(jì) 50 §3.4.6 接口驅(qū)動(dòng)及支持芯片 51 §3.4.7 復(fù)位電路 51 §3.4.8 Watchdog電路 52 §3.4.9 單板調(diào)試端口設(shè)計(jì)及常用儀器 53 第五節(jié) 邏輯電平設(shè)計(jì)與轉(zhuǎn)換 54 §3.5.1 TTL、ECL、PECL、CMOS標(biāo)準(zhǔn) 54 §3.5.2 TTL、ECL、MOS互連與電平轉(zhuǎn)換 66 第六節(jié) 母板設(shè)計(jì)指南 67 §3.6.1 公司常用母板簡介 67 §3.6.2 高速傳線理論與設(shè)計(jì) 70 §3.6.3 總線阻抗匹配、總線驅(qū)動(dòng)與端接 76 §3.6.4 布線策略與電磁干擾 79 第七節(jié) 單板軟件開發(fā) 81 §3.7.1 常用CPU介紹 81 §3.7.2 開發(fā)環(huán)境 82 §3.7.3 單板軟件調(diào)試 82 §3.7.4 編程規(guī)范 82 第八節(jié) 硬件整體設(shè)計(jì) 88 §3.8.1 接地設(shè)計(jì) 88 §3.8.2 電源設(shè)計(jì) 91 第九節(jié) 時(shí)鐘、同步與時(shí)鐘分配 95 §3.9.1 時(shí)鐘信號(hào)的作用 95 §3.9.2 時(shí)鐘原理、性能指標(biāo)、測試 102 第十節(jié) DSP技術(shù) 108 §3.10.1 DSP概述 108 §3.10.2 DSP的特點(diǎn)與應(yīng)用 109 §3.10.3 TMS320 C54X DSP硬件結(jié)構(gòu) 110 §3.10.4 TMS320C54X的軟件編程 114 第四章 常用通信協(xié)議及標(biāo)準(zhǔn) 120 第一節(jié) 國際標(biāo)準(zhǔn)化組織 120 §4.1.1 ISO 120 §4.1.2 CCITT及ITU-T 121 §4.1.3 IEEE 121 §4.1.4 ETSI 121 §4.1.5 ANSI 122 §4.1.6 TIA/EIA 122 §4.1.7 Bellcore 122 第二節(jié) 硬件開發(fā)常用通信標(biāo)準(zhǔn) 122 §4.2.1 ISO開放系統(tǒng)互聯(lián)模型 122 §4.2.2 CCITT G系列建議 123 §4.2.3 I系列標(biāo)準(zhǔn) 125 §4.2.4 V系列標(biāo)準(zhǔn) 125 §4.2.5 TIA/EIA 系列接口標(biāo)準(zhǔn) 128 §4.2.5 CCITT X系列建議 130 參考文獻(xiàn) 132 第五章 物料選型與申購 132 第一節(jié) 物料選型的基本原則 132 第二節(jié) IC的選型 134 第三節(jié) 阻容器件的選型 137 第四節(jié) 光器件的選用 141 第五節(jié) 物料申購流程 144 第六節(jié) 接觸供應(yīng)商須知 145 第七節(jié) MRPII及BOM基礎(chǔ)和使用 146
標(biāo)簽: 硬件工程師
上傳時(shí)間: 2013-05-28
上傳用戶:pscsmon
·作者:金春林 出版社: 清華大學(xué)出版社 圖書簡介:本書特色: 深入淺出,從最基本的概念開始,循序漸進(jìn)地講解單片機(jī)的應(yīng)用開發(fā)。列舉了大量的實(shí)例,使讀者能從實(shí)際應(yīng)用中掌握單片機(jī)的開發(fā)與應(yīng)用技術(shù)。 本書系統(tǒng)地介紹了AVR單片機(jī)應(yīng)用系統(tǒng)的開發(fā),涵蓋了整機(jī)設(shè)計(jì)中從硬件到軟件編程的多個(gè)方面。本書針對(duì)Amel公司的AVR系列單片機(jī)和ImageCraft公司的ICC
標(biāo)簽: AVR 單片機(jī) C語言編程
上傳時(shí)間: 2013-04-24
上傳用戶:scorpion
ARM處理器是一種低功耗高性能的32位RISC (精簡指令系統(tǒng))處理器。本章將其從結(jié)構(gòu)入手進(jìn)行分析,基于目前流行的ARM920T核詳細(xì)描述其硬件結(jié)構(gòu)和編程。
標(biāo)簽: ARM 嵌入式C 編程 標(biāo)準(zhǔn)教程
上傳時(shí)間: 2013-06-10
上傳用戶:愛順不順
不同于一般形式的軟件編程,嵌入式系統(tǒng)編程建立在特定的硬件平臺(tái)上,勢必要求 其編程語言具備較強(qiáng)的硬件直接操作能力。無疑,匯編語言具備這樣的特質(zhì)。但是,歸 因于匯編語言開發(fā)過程的復(fù)雜性,它并不是嵌入式系統(tǒng)開發(fā)的一般選擇。而與之相比, C 語言--一種"高級(jí)的低級(jí)"語言,則成為嵌入式系統(tǒng)開發(fā)的最佳選擇。筆者在嵌入式系 統(tǒng)項(xiàng)目的開發(fā)過程中,一次又一次感受到C 語言的精妙,沉醉于C 語言給嵌入式開發(fā)帶 來的便利。
標(biāo)簽: 語言 嵌入式 系統(tǒng)編程
上傳用戶:jlyaccounts
·這是聶志強(qiáng)的辛勤工作,他的郵件nie_zq@163.net改動(dòng)后的硬件不再需要轉(zhuǎn)換開關(guān),5V電源從USB取電,編程高壓VPP12V從MAX232中取出,不需要特殊升壓電路。其中包含精美PCB文件,注意三極管BC547的b級(jí)不在中間。你也可以自由修改PCB文件。Easy 51Pro v2.0宇宙版 | |------軟件 | |------Easy 51Pro
標(biāo)簽: nbsp Easy 2.0 Pro
上傳時(shí)間: 2013-06-16
上傳用戶:refent
VC++ 實(shí)用編程100個(gè)實(shí)例,包含界面編輯,文件操作、算法計(jì)算、硬件檢測、圖形繪制等,這些實(shí)例大部分都屬底層編程,有的還有一定難度,初學(xué)者可以參考閱讀一下。給力啊
標(biāo)簽: 100 VC 編程 源碼
上傳用戶:gxmm
基于FPGA的數(shù)字頻率計(jì)的設(shè)計(jì)11利用VHDL 硬件描述語言設(shè)計(jì),并在EDA(電子設(shè)計(jì)自動(dòng)化) 工具的幫助下,用大規(guī)??删幊踢壿嬈骷?FPGA/ CPLD) 實(shí)現(xiàn)數(shù)字頻率計(jì)的設(shè)計(jì)原理及相關(guān)程序
標(biāo)簽: FPGA VHDL 數(shù)字頻率計(jì) 硬件描述語言
上傳時(shí)間: 2013-08-06
上傳用戶:taozhihua1314
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1