一個(gè)產(chǎn)生PN15偽隨機(jī)序列并模擬噪聲干擾和統(tǒng)計(jì)誤碼率的通訊系統(tǒng)仿真程序,主要實(shí)現(xiàn)了PN序列的同步算法和實(shí)時(shí)誤碼統(tǒng)計(jì)
標(biāo)簽: PN 15 偽隨機(jī)序列 仿真程序
上傳時(shí)間: 2015-05-15
上傳用戶:
一個(gè)用來(lái)統(tǒng)計(jì)誤碼率并利用socket對(duì)象實(shí)時(shí)發(fā)送的小的界面程序,可以配置誤碼統(tǒng)計(jì)的參數(shù)。
標(biāo)簽: socket 誤碼率 對(duì)象 發(fā)送
上傳時(shí)間: 2013-12-16
上傳用戶:dapangxie
通信系統(tǒng)中的psk誤碼率的matlab程序
標(biāo)簽: matlab psk 通信系統(tǒng) 誤碼率
上傳時(shí)間: 2014-01-05
上傳用戶:924484786
NOOPENQQ的源碼 NOOPENQQ是一個(gè)掛QQ的好軟件
標(biāo)簽: NOOPENQQ
上傳時(shí)間: 2015-05-16
上傳用戶:myworkpost
EDA的工具介紹(WORD檔)<沒有解壓縮密碼>
標(biāo)簽: WORD EDA lt gt
上傳時(shí)間: 2013-12-25
上傳用戶:tedo811
全加器的VHDL_CODE和TEST_BENCH 無(wú)須解壓縮密碼
標(biāo)簽: TEST_BENCH VHDL_CODE 全加器
上傳時(shí)間: 2013-12-22
上傳用戶:hongmo
利用AT89C51搭配74C926來(lái)實(shí)現(xiàn)一個(gè)低頻的頻率記數(shù)器(範(fàn)圍為1Hz~300KHz)
標(biāo)簽: 74C926 300 89C C51
上傳時(shí)間: 2014-01-18
上傳用戶:aeiouetla
PCB Layout Rule Rev1.70, 規(guī)範(fàn)內(nèi)容如附件所示, 其中分為: 為確保產(chǎn)品之製造性, R&D在設(shè)計(jì)階段必須遵循Layout相關(guān)規(guī)範(fàn), 以利製造單位能順利生產(chǎn), 確保產(chǎn)品良率, 降低因設(shè)計(jì)而重工之浪費(fèi).
標(biāo)簽: Layout 1.70 Rule PCB
上傳時(shí)間: 2015-05-23
上傳用戶:it男一枚
高斯噪聲下的8psk誤碼率檢測(cè)與理論值比較
標(biāo)簽: 8psk 高斯噪聲 誤碼率 檢測(cè)
上傳時(shí)間: 2013-12-28
上傳用戶:66666
高斯噪聲下的64QAM調(diào)制的誤碼率檢測(cè)與理論值比較
標(biāo)簽: QAM 64 高斯噪聲 調(diào)制
上傳用戶:gxmm
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1