亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

移相變壓器

  • 干涉型光纖水聽器信號解調(diào)方法研究

    光纖水聽器自問世以來,在巨大的軍事價值和民用價值推動下得到了迅速發(fā)展,已逐漸從實驗室研究階段走向工程應(yīng)用。同時隨著光纖水聽器的不斷發(fā)展,對水聲信號的檢測技術(shù)以及數(shù)字處理能力也提出了新的要求。論文在此背景下開展了一系列研究工作,并提出了利用FPGA(Field ProgrammableGate Array,現(xiàn)場可編程門陣列)實現(xiàn)光纖3×3耦合器解調(diào)算法的新思路。 目前干涉型光纖水聽器的解調(diào)一般采用PGC(Phase Generated Carrier,相位生成載波技術(shù))技術(shù)和基于3×3光纖耦合器干涉的解調(diào)技術(shù)。PGC技術(shù)在解調(diào)過程中引入了載波信號,它對采樣率,激光器等的要求都較高,因此我們把目光投向3×3耦合器解調(diào)技術(shù),文中對其解調(diào)原理進行了闡述,對采樣率的確定進行了討論,并對3×3耦合器三路輸出不對稱的情況進行了分析,最后在本文的結(jié)論部分提出了基于3×3耦合器解調(diào)的改良方案。 目前,光纖信號數(shù)字化解調(diào)的硬件實現(xiàn)采用DSP(Digital Signal Process,可編程數(shù)字信號處理器)信號處理機,與之相比,F(xiàn)PGA解調(diào)具有速度快、資源占用少、易于擴展等優(yōu)勢。本文對FPGA與DSP、ASIC(application-specificintegrated circuit,專用集成電路)實現(xiàn)方案進行了對比,分析了適合利用FPGA實現(xiàn)的算法所應(yīng)具備的特征;介紹了3×3耦合器解調(diào)算法中各個模塊的設(shè)計情況;分析了系統(tǒng)的工作情況,硬件的構(gòu)造及芯片的選擇,最后驗證了利用FPGA可以實現(xiàn)3×3耦合器解調(diào)算法。

    標(biāo)簽: 干涉型 光纖水聽器 信號解調(diào) 方法研究

    上傳時間: 2013-07-03

    上傳用戶:love1314

  • 基于FPGA的靜止圖像編碼器

    遙感圖像在人類生活和軍事領(lǐng)域的應(yīng)用日益廣泛,適合各種要求的遙感圖像編碼技術(shù)具有重要的現(xiàn)實意義。基于小波變換的內(nèi)嵌編碼技術(shù)已成為當(dāng)前靜止圖像編碼領(lǐng)域的主流,其中就包括基于分層樹集合分割排序(Set Partitioning inHierarchical Trees,SPIHT)的內(nèi)嵌編碼算法。這種算法具有碼流可隨機獲取以及良好的恢復(fù)圖像質(zhì)量等特性,因此成為實際應(yīng)用中首選算法。隨著對圖像編碼技術(shù)需求的不斷增長,尤其是在軍事應(yīng)用領(lǐng)域如衛(wèi)星偵察等方面,這種編碼算法亟待轉(zhuǎn)換為可應(yīng)用的硬件編碼器。 在靜止圖像編碼領(lǐng)域,高性能的圖像編碼器設(shè)計一直是相關(guān)研究人員不懈追求的目標(biāo)。本文針對靜止圖像編碼器的設(shè)計作了深入研究,并致力于高性能的圖像編碼算法實現(xiàn)結(jié)構(gòu)的研究,提出了具有創(chuàng)新性的降低計算量、存儲量,提高壓縮性能的算法實現(xiàn)結(jié)構(gòu),并成功應(yīng)用于圖像編碼硬件系統(tǒng)中。這個方案還支持壓縮比在線可調(diào),即在不改變硬件框架的條件下可按用戶要求實現(xiàn)16倍到2倍的壓縮,以適應(yīng)不同的應(yīng)用需求。本文所做的工作包括了兩個部分。 1.一種基于行的實時提升小波變換實現(xiàn)結(jié)構(gòu):該結(jié)構(gòu)同時處理行變換和列變換,并且在圖像邊界采用對稱擴展輸出邊界數(shù)據(jù),使得圖像小波變換時間與傳統(tǒng)的小波變換相比提高了將近2.6倍,提高了硬件系統(tǒng)的實時性。該結(jié)構(gòu)還合理地利用和調(diào)度內(nèi)部緩沖器,不需要外部緩沖器,大大降低了硬件系統(tǒng)對存儲器的要求。 2.一種采用左遍歷的比特平面并行SPIHT編碼結(jié)構(gòu):在該編碼結(jié)構(gòu)中,空間定位生成樹采用深度優(yōu)先遍歷方式,比特平面同時處理極大地提高了編碼速度。

    標(biāo)簽: FPGA 圖像 編碼器

    上傳時間: 2013-06-17

    上傳用戶:abc123456.

  • 基于FPGA的擴頻信號發(fā)生器

    本文以直接頻率合成和偽隨機碼的設(shè)計與實現(xiàn)為中心,對擴頻通信的基本理論、信號源的總體結(jié)構(gòu)、載波調(diào)制、濾波器設(shè)計等問題進行了深入的分析和研究,并給出了模塊的硬件實現(xiàn)方案。 首先介紹了FPGA技術(shù)的發(fā)展和應(yīng)用,包括VHDL語言的基本語法結(jié)構(gòu)和FPGA器件的開發(fā)設(shè)計流程等等。詳細(xì)地分析了各類頻率合成器的基礎(chǔ)上提出采用直接數(shù)字式頻率合成器(DDS)實現(xiàn)低相位噪聲、高分辨率、高精度和高穩(wěn)定度的信號源。研究了測距偽隨機碼的原理,確定選用移位序列作為系統(tǒng)的擴頻碼序列,并選取了符合本系統(tǒng)使用的移位序列擴頻碼。分別給出并分析了相應(yīng)的FPGA硬件實現(xiàn)電路。 對于載波調(diào)制這一關(guān)鍵技術(shù),提出了采用二進制相移鍵控相位選擇法并相應(yīng)作了硬件實現(xiàn)。分析與研究了射頻寬帶濾波器應(yīng)具有的傳輸特性,通過分析巴特沃思濾波器、切比雪夫濾波器、橢圓濾波器和貝塞爾濾波器這幾種濾波器的頻譜特性,設(shè)計了發(fā)生器射頻寬帶濾波器。最后給出具體設(shè)計實現(xiàn)了的信號發(fā)生器的輸出波形。

    標(biāo)簽: FPGA 擴頻信號 發(fā)生器

    上傳時間: 2013-04-24

    上傳用戶:greethzhang

  • 基于FPGA的三相逆變器并聯(lián)技術(shù)研究

    交流電源供電方式正在由集中式向分布式、全功能式發(fā)展,而實現(xiàn)分布式電源的核心就是模塊的并聯(lián)技術(shù)。多臺逆變器并聯(lián)可以實現(xiàn)大容量供電和冗余供電,可大大提高系統(tǒng)的靈活性,使電源系統(tǒng)的體積重量大為降低,同時其主開關(guān)器件的電流應(yīng)力也可大大減少,從根本上提高了可靠性、降低成本和提高功率密度。本文主要研究逆變器并聯(lián)技術(shù)。 本文首先對電壓、電流雙閉環(huán)逆變器控制系統(tǒng)進行了研究。通過對傳遞函數(shù)的分析,得到了基于等效輸出阻抗的雙閉環(huán)控制的逆變器并聯(lián)系統(tǒng)模型。在分析逆變器模型的基礎(chǔ)上設(shè)計了各控制器參數(shù),并通過MATLAB仿真進行了驗證。根據(jù)上述模型,分析了逆變器并聯(lián)的環(huán)流特性,以及基于有功和無功功率的并聯(lián)控制方案。 隨著電子技術(shù)的不斷發(fā)展,F(xiàn)PGA技術(shù)正在越來越多地用于工程實踐中。本文在研究SPWM控制技術(shù)的基礎(chǔ)上,應(yīng)用FPGA芯片EP1C12Q240C8實現(xiàn)了SPWM數(shù)字控制器,用于多模塊逆變器并聯(lián)控制系統(tǒng)。文中給出了仿真結(jié)果和芯片的測試結(jié)果。 基于FPGA的三相逆變器并聯(lián)數(shù)字控制器的研究具有現(xiàn)實意義,設(shè)計具有創(chuàng)新性。仿真和芯片的初步測試結(jié)果表明:本文設(shè)計的基于FPGA的逆變器并聯(lián)數(shù)字控制器能夠滿足逆變器并聯(lián)系統(tǒng)的要求。

    標(biāo)簽: FPGA 三相逆變器 并聯(lián) 技術(shù)研究

    上傳時間: 2013-08-05

    上傳用戶:ccclll

  • 基于FPGA的視頻編碼器的設(shè)計

    未來的時代是信息時代,信息需要通過媒體來進行記錄、傳播和獲取。視頻數(shù)據(jù)的壓縮技術(shù)和解壓縮技術(shù)成了多媒體技術(shù)中的關(guān)鍵技術(shù)之一,本論文設(shè)計的芯片正是基于FPGA實現(xiàn)視頻編碼器的設(shè)計,主要面向于對音頻和視頻信號進行壓縮和解壓縮的廣泛場合。 本論文首先對FPGA技術(shù)做了介紹,主要從FPGA的結(jié)構(gòu)和特點,闡述了FPGA設(shè)計的輸入、綜合、仿真、實現(xiàn)等,其次介紹了當(dāng)今主流的視頻編碼標(biāo)準(zhǔn),如H.263、H.264。本論文基于FPGA來實現(xiàn)視頻編碼,提出了視頻編解碼器系統(tǒng)設(shè)計方案,包括系統(tǒng)設(shè)計和模塊設(shè)計,最后,文章又提出了圖像預(yù)處理部分和運動估計部分的設(shè)計思想和實現(xiàn)步驟,其中的運動估計設(shè)計部分是整個論文的關(guān)鍵,以及通過仿真得到理想的結(jié)果。

    標(biāo)簽: FPGA 視頻編碼器

    上傳時間: 2013-06-28

    上傳用戶:aa17807091

  • 基于FPGA的數(shù)字下變頻器

    本文設(shè)計和實現(xiàn)了基于FPGA的數(shù)字下變頻器DDC,用于寬帶數(shù)字中頻軟件無線電接收機中。采用自上向下的模塊化設(shè)計方法,將DDC的功能劃分為基本單元,實現(xiàn)這些功能模塊并組成模塊庫。在具體應(yīng)用時,優(yōu)化配置各個模塊來滿足具體無線通信系統(tǒng)性能的要求。這樣做比傳統(tǒng)ASIC數(shù)字下變頻器具有更好的可編程性和靈活性,從而滿足不同的工程設(shè)計需求。 首先闡述了軟件無線電中關(guān)鍵的數(shù)字信號處理技術(shù),包括中頻處理中的下變頻技術(shù)、抽取技術(shù)以及帶通采樣技術(shù)。利用MATLAB的Simulink完成了對系統(tǒng)的設(shè)計與仿真,驗證了設(shè)計的正確性。之后用QuartusII進行了基于FPGA抽取濾波器和NCO等關(guān)鍵模塊的設(shè)計,編譯后進行了時序仿真,最后在PCB板上實現(xiàn)了實際電路并應(yīng)用于工程項目中。

    標(biāo)簽: FPGA 數(shù)字下變頻

    上傳時間: 2013-08-05

    上傳用戶:lishuoshi1996

  • 基于FPGA的數(shù)字中頻處理技術(shù)研究

    軟件無線電是無線電領(lǐng)域研究的熱點。現(xiàn)階段限于硬件的發(fā)展水平,大多采用寬帶中頻帶通采樣數(shù)字化結(jié)構(gòu),數(shù)字中頻技術(shù)就成為實現(xiàn)該結(jié)構(gòu)的關(guān)鍵技術(shù)。目前FPGA器件在數(shù)字信號處理技術(shù)的實現(xiàn)方面發(fā)揮著越來越重要的作用。本文目的正是要把這兩者相結(jié)合,使數(shù)字中頻處理在FPGA中得到實現(xiàn),滿足具體的應(yīng)用要求。 首先,對軟件無線電體系和數(shù)字中頻處理結(jié)構(gòu)進行了研究;其次,在信號采樣理論、多速率數(shù)字信號處理理論、濾波器設(shè)計理論、FPGA硬件數(shù)字算法等理論的基礎(chǔ)上,結(jié)合本文的應(yīng)用需要,提出了適合于FPGA實現(xiàn)的數(shù)字化中頻處理的系統(tǒng)方案:采用多相結(jié)構(gòu)來高效的實現(xiàn)抽取,并用FIR濾波器作為低通抗混疊濾波器來實現(xiàn)6倍抽取的抗混疊濾波。對系統(tǒng)進行了Matlab仿真,以驗證系統(tǒng)方案的可行性。再次,具體通過Vefilog編程在FPGA中硬件實現(xiàn)該數(shù)字中頻系統(tǒng)。其中包括混頻器模塊、抽取濾波器模塊、信號產(chǎn)生器模塊。 最后對該系統(tǒng)進行了軟件仿真和硬件功能驗證,結(jié)果表明數(shù)字中頻系統(tǒng)性能達(dá)到了設(shè)計要求。

    標(biāo)簽: FPGA 數(shù)字中頻處理 技術(shù)研究

    上傳時間: 2013-07-26

    上傳用戶:zhouli

  • 基于FPGA的圖像壓縮卡設(shè)計

    目前的國內(nèi)的CCD高清攝相頭能夠輸出一組視頻信號和數(shù)字圖像信號,雖然視頻信號能夠直接在監(jiān)視器顯示,但是輸出的數(shù)字圖像信號占用存儲空間太大,不便于進行傳輸。本文設(shè)計了一種基于FPGA的數(shù)字圖像壓縮卡。 在過去的十幾年中,國際標(biāo)準(zhǔn)化組織制訂了一系列的國際視頻編碼標(biāo)準(zhǔn)并廣泛應(yīng)用到各種領(lǐng)域。It.264/AVC是ITU-T和ISO聯(lián)合推出的新標(biāo)準(zhǔn),采用了近幾年視頻編碼方面的先進技術(shù),以較高編碼效率和網(wǎng)絡(luò)友好性成為新一代國際視頻編碼標(biāo)準(zhǔn)。 新發(fā)展的H.264/AVC比原有的視頻編碼標(biāo)準(zhǔn)大幅度提高了編碼效率,但其運算復(fù)雜度也大大增加,本文簡要分析了H.264/AVC的復(fù)雜度及其優(yōu)化的途徑,給出了主要模塊的優(yōu)化算法實驗結(jié)果。 H.264/AVC仍基于以前視頻編碼標(biāo)準(zhǔn)的運動補償混合編碼方案,主要不同有:增強的運動預(yù)測能力,準(zhǔn)確匹配的較小塊變換,自適應(yīng)環(huán)內(nèi)濾波器,增強的熵編碼。測試結(jié)果表明這些新特征使H.264/AVC編碼器提高50%編碼效率的同時,增加了一個數(shù)量級的復(fù)雜度。實際中恰當(dāng)?shù)厥褂肏.264/AVC編碼工具可以較低的實現(xiàn)復(fù)雜度得到與復(fù)雜配置相當(dāng)?shù)木幋a效率。故實際編碼系統(tǒng)開發(fā)需要在運算復(fù)雜性和編碼效率之間進行折衷、兼顧考慮。H.264/AVC引入的新編碼特征既增加基本模塊的復(fù)雜度,也成倍增加算法的復(fù)雜度。針對它們的作用和實現(xiàn)方法的不同,可采用不同的硬件實現(xiàn)方法。本文基于上述思路進行優(yōu)化,具體的工作包括:針對去塊濾波的復(fù)雜性,本文提出一種適合硬件實現(xiàn)的算法,使其在節(jié)省了資源的同時,很好的達(dá)到了標(biāo)準(zhǔn)所定義的性能。針對變換量化的復(fù)雜性,本文提出一種既滿足整體的硬件流水結(jié)構(gòu),又極大的降低了硬件資源的實現(xiàn)方法。針對碼率控制的實現(xiàn),本文提出了一種有別于傳統(tǒng)實現(xiàn)方式的算法,在保證實時性的同時,極大的提高了編碼器的性能。本文基于上述算法還進行Baseline Profile編碼器的研究,給出了一種實時編碼器結(jié)構(gòu),實現(xiàn)了對高清圖像格式(720P)的實時編碼,并將其和當(dāng)前業(yè)界先進水平進行了對比,表明本文所實現(xiàn)得結(jié)構(gòu)能夠達(dá)到當(dāng)前業(yè)界的先進水平。

    標(biāo)簽: FPGA 圖像 壓縮卡

    上傳時間: 2013-07-23

    上傳用戶:yepeng139

  • 基于FPGA實現(xiàn)DVBS信道編碼及調(diào)制

    DVB-S(Digital Video Broadcasting bv Satellite)調(diào)制器是符合DVB-S協(xié)議的數(shù)字電視前端設(shè)備之一,也滿足我國數(shù)字電視衛(wèi)星廣播標(biāo)準(zhǔn),該設(shè)備可以廣泛應(yīng)用于數(shù)字電視衛(wèi)星業(yè)務(wù)和相關(guān)數(shù)字電視業(yè)務(wù)。本文主要闡述了基于FPGA實現(xiàn)DVB-S調(diào)制器的信道編碼和調(diào)制,按功能對DVB-S信道編碼過程進行模塊分解、模塊接口定義,針對每個模塊進行工作原理分析、算法分析、HDL描述、時序仿真及FPGA實現(xiàn);DVB-S調(diào)制器的核心是信道編碼和調(diào)制部分,利用FPGA在數(shù)字信號處理方面的優(yōu)勢,本文重點對其中的幾個關(guān)鍵模塊,包括RS編碼、卷積交織器和卷積穿孔編碼等的實現(xiàn)算法進行了比較詳細(xì)的分析,并通過HDL描述和時序仿真來驗證算法正確性;對FPGA各模塊的資源進行了估計、利用Altera公司的Cyclone器件的內(nèi)部鎖相環(huán)實現(xiàn)ASI信號的接收;最后對整機進行了測試,測試結(jié)果表明,本文設(shè)計的DVB-S調(diào)制器技術(shù)指標(biāo)滿足設(shè)計要求。

    標(biāo)簽: FPGA DVBS 信道編碼 調(diào)制

    上傳時間: 2013-04-24

    上傳用戶:gmh1314

  • 基于FPGA實現(xiàn)OFDM基帶調(diào)制系統(tǒng)

    本文對OFDM基帶調(diào)制解調(diào)系統(tǒng)的:FPGA設(shè)計進行了研究和論述,重點實現(xiàn)其中的RS碼編、譯碼模塊和基帶成形濾波器模塊。本文首先介紹了OFDM調(diào)制的原理和OFDM基帶調(diào)制解調(diào)系統(tǒng)的總體設(shè)計,以及FPGA設(shè)計的基本原則。接著介紹了RS碼的編碼原理和時域迭代譯碼算法,在此基礎(chǔ)上設(shè)計實現(xiàn)RS碼編碼器和譯碼器。然后介紹了成形濾波的原理和多種實現(xiàn)成形濾波器的結(jié)構(gòu),采用多相結(jié)構(gòu)設(shè)計實現(xiàn)了平方根升余弦滾降濾波器。

    標(biāo)簽: FPGA OFDM 基帶 調(diào)制系統(tǒng)

    上傳時間: 2013-06-11

    上傳用戶:TF2015

主站蜘蛛池模板: 新建县| 临沂市| 澄迈县| 龙泉市| 抚顺县| 昌乐县| 金湖县| 三明市| 离岛区| 景泰县| 山阴县| 金昌市| 荔波县| 阿图什市| 茶陵县| 泸溪县| 东兰县| 景谷| 连平县| 桦甸市| 红河县| 鄢陵县| 安龙县| 南康市| 吉首市| 绥阳县| 东乌珠穆沁旗| 阿拉善右旗| 临海市| 乐亭县| 灵山县| 鄄城县| 六安市| 勃利县| 交口县| 吴忠市| 浑源县| 广州市| 定安县| 长沙市| 凌源市|