亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

空氣凈化

  • 空時域?qū)Ш较到y(tǒng)抗干擾算法研究及FPGA設計.rar

    隨著敵對人為干擾的日益增多和電磁環(huán)境的日益惡劣,抗干擾逐漸成為衛(wèi)星導航接收機的必備能力之一。傳統(tǒng)的單天線多延遲系統(tǒng)僅從時域抗干擾,抑制干擾能力有限。利用陣列天線,增加空域自由度,通過空域—時域級聯(lián)或空時聯(lián)合處理能夠顯著增強導航信號接收機的抗干擾性能。多個天線以不同的方式放置,即不同的陣形,會使得導航接收機具有不同的空域抗干擾性能。針對多種陣形對空域抗干擾性能的影響差異,開展了基于L陣、十字陣、均勻圓陣和帶圓心圓陣的自適應抗干擾性能研究,分析了導致差異的原因,通過對比仿真,發(fā)現(xiàn)帶圓心的圓陣具有所選陣形中最優(yōu)的輸出信干噪比,進一步推廣到空時自適應抗干擾,也具有同樣的結(jié)論。結(jié)合工程實現(xiàn),基于FPGA完成空時抗干擾硬件模塊設計,用Matlab產(chǎn)生的量化數(shù)據(jù)作為激勵,對硬件模塊的輸出結(jié)果進行分析,與非自適應空時波束形成結(jié)果相比,實驗驗證了模塊的有效性;與Matlab仿真處理的結(jié)果相比,驗證了模塊的正確性。多種陣形自適應抗干擾性能差異的研究對于一定孔徑和陣元個數(shù)條件下的陣列布陣具有一定的參考價值,空時抗干擾硬件模塊是抗干擾系統(tǒng)的核心,所做工作對工程實現(xiàn)具有一定的借鑒意義。

    標簽: FPGA 時域 導航系統(tǒng)

    上傳時間: 2013-05-28

    上傳用戶:thinode

  • 基于FPGA的大場景圖像融合可視化系統(tǒng)的研究與設計計.rar

    隨著圖像處理技術(shù)和投影技術(shù)的不斷發(fā)展,人們對高沉浸感的虛擬現(xiàn)實場景提出了更高的要求,這種虛擬顯示的場景往往由多通道的投影儀器同時在屏幕上投影出多幅高清晰的圖像,再把這些單獨的圖像拼接在一起組成一幅大場景的圖像。而為了給人以逼真的效果,投影的屏幕往往被設計為柱面屏幕,甚至是球面屏幕。當圖像投影在柱面屏幕的時候就會發(fā)生幾何形狀的變化,而避免這種幾何變形的就是圖像拼接過程中的幾何校正和邊緣融合技術(shù)。 一個大場景可視化系統(tǒng)由投影機、投影屏幕、圖像融合機等主要模塊組成。在虛擬現(xiàn)實應用系統(tǒng)中,要實現(xiàn)高臨感的多屏幕無縫拼接以及曲面組合顯示,顯示系統(tǒng)還需要運用幾何數(shù)字變形及邊緣融合等圖像處理技術(shù),實現(xiàn)諸如在平面、柱面、球面等投影顯示面上顯示圖像。而關鍵設備在于圖像融合機,它實時采集圖形服務器,或者PC的圖像信號,通過圖像處理模塊對圖像信息進行幾何校正和邊緣融合,在處理完成后再送到顯示設備。 本課題提出了一種基于FPGA技術(shù)的圖像處理系統(tǒng)。該系統(tǒng)實現(xiàn)圖像數(shù)據(jù)的AiD采集、圖像數(shù)據(jù)在SRAM以及SDRAM中的存取、圖像在FPGA內(nèi)部的DSP運算以及圖像數(shù)據(jù)的D/A輸出。系統(tǒng)設計的核心部分在于系統(tǒng)的控制以及數(shù)字信號的處理。本課題采用XilinxVirtex4系列FPGA作為主處理芯片,并利用VerilogHDL硬件描述語言在FPGA內(nèi)部設計了A/D模塊、D/A模塊、SRAM、SDRAM以及ARM處理器的控制器邏輯。 本課題在FPGA圖像處理系統(tǒng)中設計了一個ARM處理器模塊,用于上電時對系統(tǒng)在圖像變化處理時所需參數(shù)進行傳遞,并能實時從上位機更新參數(shù)。該設計在提高了系統(tǒng)性能的同時也便于系統(tǒng)擴展。 本文首先介紹了圖像處理過程中的幾何變化和圖像融合的算法,接著提出了系統(tǒng)的設計方案及模塊劃分,然后圍繞FPGA的設計介紹了SDRAM控制器的設計方法,最后介紹了ARM處理器的接口及外圍電路的設計。

    標簽: FPGA 圖像融合 可視化

    上傳時間: 2013-04-24

    上傳用戶:ynsnjs

  • 基于FPGA的信道化中頻接收機設計與仿真實現(xiàn)研究.rar

    軟件無線電(Software Radio)具有高度靈活性、開放性,很容易實現(xiàn)與現(xiàn)有和未來多種電臺的兼容,能最大限度的滿足了互聯(lián)互通的要求。而基于多相濾波器組的信道化軟件無線電接收技術(shù)以其固有的全概率接收、降采樣速率以及其大幅提高運算速率的能力越來越受到重視。本文主要研究了基于現(xiàn)場可編程門陣列(FPGA)的軟件無線電信道化中頻接收技術(shù)設計與實現(xiàn)。 首先介紹了軟件無線電的基本概念以及其發(fā)展狀況,深入討論了軟件無線電的基本理論,主要介紹了設計中所用到的帶通采樣技術(shù)、信號的抽取技術(shù)與多相濾波技術(shù)。 然后簡要介紹了信道化中頻接收機的射頻(Radio Frequency,RF)前端接收技術(shù),設置寬中頻超外差接收機射頻前端的設計指標,給出了改進的實信號濾波器組低通型實現(xiàn)結(jié)構(gòu),并依此推導和建立了實信號多相濾波器組信道化中頻接收機的數(shù)學模型。 最后基于EP1S80開發(fā)平臺實現(xiàn)了實信號多相濾波器組信道化的中頻接收機。給出了多相濾波器、抽取運算、FFT運算、信道劃分以及復乘運算的設計方案。仿真結(jié)果表明,該接收機能夠?qū)崿F(xiàn)對中頻信號的正確接收,驗證了系統(tǒng)設計的可行性。

    標簽: FPGA 信道 中頻

    上傳時間: 2013-05-24

    上傳用戶:wyaqy

  • JPEG2000中小波變換的FPGA實現(xiàn).rar

    JPEG 2000是為適應不斷發(fā)展的圖像壓縮應用而出現(xiàn)的新的靜止圖像壓縮標準,小波變換是JEPG 2000核心算法之一。小波變換是一種可達到時(空)域或頻率域局部化的時頻域或空頻域分析方法,其多尺度分解特性符合人類的視覺機制,更加適用于圖像信息的處理。提升小波變換是一類不采用傅立葉變換做為主要分析工具的小波變換新方法,提升小波變換的提出大大簡化了小波變換的計算,使其在實時信號處理領域得到廣泛的應用。通過提升的方法很容易構(gòu)造一般的整數(shù)小波變換,由于圖像一般用位數(shù)較低的整數(shù)表示,整數(shù)小波變換可以將為整數(shù)序列的圖像矩陣映射成整數(shù)小波系數(shù)矩陣,這就大大簡化了小波變換的硬件電路設計。在當今數(shù)字化和信息化時代背景下,研究具有高速硬件處理功能的可變程邏輯器件在圖像壓縮算法領域的應用已經(jīng)成為當今研究的熱點。 本文旨在探討和研制基于FPGA的小波變換模塊的可能性和方法。本文采用Xilinx公司的Spartan-Ⅲ系列芯片,根據(jù)JPEG 2000推薦無損提升小波算法和有損提升小波算法,設計圖像壓縮系統(tǒng)的小波變換模塊。主要工作如下: 第一部分介紹了傳統(tǒng)小波分析理論和提升小波分析理論。包括連續(xù)小波時頻局域性的特征,離散小波變換系數(shù)的意義,多分辨分析引出的構(gòu)造小波基的系統(tǒng)方法和計算離散小波的快速算法等。重點放在介紹正交小波和雙正交小波的構(gòu)造方法,并介紹了數(shù)字圖像在小波域的特點。討論了提升小波變換的基本思想,討論了用提升方法構(gòu)造小波基以及傳統(tǒng)小波變換的提升實現(xiàn),討論了整數(shù)小波變換。 第二部分介紹了FPGA結(jié)構(gòu)及其設計流程。介紹了FPGA/CPLD器件的特征、發(fā)展趨勢及FPGA/CPLD基本結(jié)構(gòu),然后重點介紹了本文用到的Xilinx公司Spartan-Ⅲ系列芯片的結(jié)構(gòu)特點,以及Xilinx的FPGA開發(fā)軟件ISE,最后介紹了硬件描述語言VHDL語言的特點。 最后一部分是本論文研究的主要內(nèi)容,即JPEG 2000中最核心的算法-提升格式小波變換的一維變換模塊設計和二維變換模塊設計。一維提升小波變換模塊采用兩種不同的電路結(jié)構(gòu)進行設計-低速低功耗的串行流水線結(jié)構(gòu)和高速高功耗的并行陣列結(jié)構(gòu)。同樣,二維小波變換模塊也采用了兩種不同的電路結(jié)構(gòu)進行設計-低速低功耗的折疊結(jié)構(gòu)和高速高功耗的串行結(jié)構(gòu)。 文章對提升小波變換的FPGA實現(xiàn)中的大量細節(jié)問題進行了討論,給出了每種結(jié)構(gòu)提升小波變換模塊的電路原理圖,并對原理圖進行了仿真測試,仿真測試結(jié)果不僅表明了模塊功能的正確性,而且表明不同小波模塊可以滿足相應領域的實際要求。

    標簽: JPEG 2000 FPGA

    上傳時間: 2013-06-08

    上傳用戶:dwzjt

  • multisim10漢化包及注冊機.rar

    multisim10漢化與注冊機方便初學者進行電路仿真,希望大家喜歡

    標簽: multisim 10 漢化包

    上傳時間: 2013-06-05

    上傳用戶:plsee

  • 基于FPGA的多路脈沖時序控制電路設計與實現(xiàn).rar

    在團簇與激光相互作用的研究中和在團簇與加速器離子束的碰撞研究中,需要對加速器束流或者激光束進行脈沖化與時序同步,同時用于測量作用產(chǎn)物的探測系統(tǒng)如飛行時間譜儀(TOF)等要求各加速電場的控制具有一定的時序匹配。在整個實驗中,需要用到符合要求的多路脈沖時序信號控制器,而且要求各脈沖序列的周期、占空比、重復頻率等方便可調(diào)。為此,本論文基于FPGA設計完成了一款多路脈沖時序控制電路。 本文基于Altera公司的Cyclone系列FPGA芯片EPlC3T100C8,設計出了一款可以同時輸出8路脈沖序列、各脈沖序列之間具有可調(diào)高精度延遲、可調(diào)脈沖寬度及占空比等。論文討論了FPGA芯片結(jié)構(gòu)及開發(fā)流程,著重討論了較高頻率脈沖電路的可編程實現(xiàn)方法,以及如何利用VHDL語言實現(xiàn)硬件電路軟件化設計的技巧與方法,給出了整個系統(tǒng)設計的原理與實現(xiàn)。討論了高精密電源的PWM技術(shù)原理及實現(xiàn),并由此設計了FPGA所需電源系統(tǒng)。給出了配置電路設計、數(shù)據(jù)通信及接口電路的實現(xiàn)。開發(fā)了上層控制軟件來控制各路脈沖時序及屬性。 該電路工作頻率200MHz,輸出脈沖最小寬度可達到10ns,最大寬度可達到us甚至ms量級。可以同時提供l路同步脈沖和7路脈沖,并且7路脈沖相對于同步脈沖的延遲時間可調(diào),調(diào)節(jié)步長為5ns。

    標簽: FPGA 多路 脈沖

    上傳時間: 2013-06-15

    上傳用戶:ZJX5201314

  • 微波功率放大器的線性化技術(shù)研究

    微波功率放大器的線性化技術(shù)研究,可以供你進行參考!

    標簽: 微波功率放大器 線性 技術(shù)研究

    上傳時間: 2013-04-24

    上傳用戶:宋桃子

  • 基于ARMLinuz平臺的SNMP圖形化監(jiān)控

    Internet的快速發(fā)展以及網(wǎng)絡規(guī)模的迅速增長,使得對網(wǎng)絡管理的需求變得越來越重要。這就要求對網(wǎng)絡中所有設備及協(xié)議進行管理。而當今網(wǎng)絡管理方式的發(fā)展趨勢是更加智能化、自動化。這就需要由網(wǎng)絡管理軟件來更大限度的減少網(wǎng)絡管理員工作量,使網(wǎng)絡管理員的工作從繁雜的管理網(wǎng)絡操作轉(zhuǎn)變到管理網(wǎng)絡工具。 SNMP(簡單網(wǎng)絡管理協(xié)議)協(xié)議由于其易于實現(xiàn)和廣泛的TCP/IP應用基礎而獲得廠商的支持。而開源的NetSNMP軟件的跨平臺特性,使其在網(wǎng)絡設備中得到了廣泛應用。但以前基于SNMP的網(wǎng)絡管理通常都是通過命令行或簡單的網(wǎng)絡管理工具,管理操作起來比較繁瑣,而且收集到的結(jié)果比較抽象。AdventNet公司出品的Opmanager軟件不僅擁有對SNMP監(jiān)控數(shù)據(jù)強大的圖形圖表生成能力,而且簡單易用。與NetSNMP結(jié)合,可以很好的實現(xiàn)企業(yè)級的網(wǎng)絡管理功能。因此本文選用Opmanager網(wǎng)絡管理軟件實現(xiàn)了基于嵌入式Linux平臺的SNMP圖形化監(jiān)控。 首先介紹了SNMP協(xié)議,包括SNMP協(xié)議的概述和SNMP協(xié)議的規(guī)范。其次構(gòu)建了基于ARM7和ARM9兩套嵌入式Linux開發(fā)平臺,并在Linux PC上建立了它們的交叉編譯環(huán)境。再次把NetSNMP代理程序分別移植到了這兩套ARM平臺,并對移植的程序進行裁減和優(yōu)化使其適合在嵌入式設備上運行。最后通過Opmanager網(wǎng)絡管理軟件實現(xiàn)了對嵌入式設備的圖形化監(jiān)控,并在此基礎上拓展了自定義的監(jiān)控項使Opmanager管理軟件能輪詢到它們并生成實時的圖形。最后Opmanager在快照主頁面將它們定義為主視圖,在主窗口顯示出來。

    標簽: ARMLinuz SNMP 圖形化 監(jiān)控

    上傳時間: 2013-08-02

    上傳用戶:asdfasdfd

  • 空冷及蒸發(fā)冷卻條件下電機定子溫度場研究

    該文針對汽輪發(fā)電機定子在空冷及蒸發(fā)冷卻條件下的溫度分布進行了仿真計算和實驗研究.在仿真方面,對仿真的數(shù)值分析方法進行了研究,建立了三維熱傳導模型,分析討論了溫度場計算過程中邊界條件的計算和設置.對三種不同絕緣結(jié)構(gòu)的定子試件,在不同的工況下,進行了溫度場仿真計算.在空冷條件下,進行了三維溫度場仿真,得到了多組曲線,獲得了不同電流密度、不同絕緣結(jié)構(gòu)、不同風速情況下,定子鐵芯和繞組絕緣表面的溫度分布.在蒸發(fā)冷卻條件下,對定子進行了二維溫度場的仿真計算,并分析了冷卻介質(zhì)F-113的不同液位高度對定子溫度分布的影響.在實驗方面,建立了不銹鋼套筒模型,在空冷條件下,測得了不同風速時定子表面的溫升數(shù)據(jù),分析了風速、絕緣厚度、以及電流密度對定子溫度場的影響.在蒸發(fā)冷卻條件下,測得了定子的溫度分布,并與空冷的數(shù)據(jù)進行了對比,可以看出在大電流密度條件下,蒸發(fā)冷卻技術(shù)冷卻效果的優(yōu)勢非常明顯.通過該文的研究,更直接地了解了在空冷和蒸發(fā)冷卻兩種冷卻方式下,定子的溫度分布情況.在工程應用中,可作為選擇電機冷卻方式的參考.

    標簽: 冷卻 條件下 電機定子 溫度場

    上傳時間: 2013-04-24

    上傳用戶:3233

  • CCSDS圖像壓縮和AES加密算法研究及其FPGA實現(xiàn)

    遙感圖像是深空探測和近地觀測所得數(shù)據(jù)的重要載體,在軍事和社會經(jīng)濟生活領域發(fā)揮著重要作用。由于遙感圖像數(shù)據(jù)量巨大,它的存儲和傳輸已成為遙感信息應用中的關鍵問題。圖像壓縮編碼技術(shù)能降低圖像冗余度,從而減小圖像的存儲容量和傳輸帶寬,它的研究對于遙感圖像應用具有重要的現(xiàn)實意義。CCSDS圖像壓縮算法是空間數(shù)據(jù)系統(tǒng)咨詢委員會(CCSDS)提出的圖像數(shù)據(jù)壓縮算法。該算法復雜度較低,并行性好,適合于硬件實現(xiàn),能實現(xiàn)對空間數(shù)據(jù)的實時處理,從而廣泛應用于深空探測和近地觀測。對于直接關系到軍事戰(zhàn)略、經(jīng)濟建設等方面的遙感圖像的傳輸,必須對它進行加密處理。AES加密算法是由美國國家標準和技術(shù)研究所(NIST)于2000年發(fā)布的數(shù)據(jù)加密標準,它不但能抵抗各種攻擊,保證加密數(shù)據(jù)的安全性,而且易于軟件和硬件實現(xiàn)。本論文對CCSDS圖像壓縮算法和AES加密算法進行了研究,完成的主要工作包括: (1)研究了CCSDS圖像壓縮算法的原理和結(jié)構(gòu),用C語言實現(xiàn)了算法的編解碼器,并與SPIHT算法和JPEG2000算法的性能進行了比較。 (2)研究了AES加密算法的原理和結(jié)構(gòu),用C語言實現(xiàn)了算法的加解密器。 (3)介紹了實現(xiàn)CCSDS圖像壓縮算法和AES加密算法的FPGA設計所選擇的軟件開發(fā)工具、開發(fā)語言和硬件開發(fā)平臺。 (4)給出了CCSDS編碼器的FPGA實現(xiàn)方法和實現(xiàn)性能。 (5)給出了AES加密器的FPGA實現(xiàn)方法和實現(xiàn)性能。 本文設計的CCSDS圖像壓縮和AES加密FPGA系統(tǒng)運用了流水線設計、高速內(nèi)存設計、模塊并行化設計和模塊串行化設計等技術(shù),在系統(tǒng)速度和資源面積上取得了較好的平衡,達到了預期的設計目的。

    標簽: CCSDS FPGA AES 圖像壓縮

    上傳時間: 2013-07-15

    上傳用戶:dylutao

主站蜘蛛池模板: 方正县| 土默特右旗| 油尖旺区| 新河县| 石河子市| 三门县| 山东| 眉山市| 佛教| 施甸县| 卢湾区| 牡丹江市| 平原县| 开封市| 珠海市| 吉安市| 万盛区| 益阳市| 阳山县| 博兴县| 商南县| 和田县| 茂名市| 沂源县| 济南市| 华亭县| 乌兰察布市| 鲜城| 江陵县| 肥西县| 凌源市| 慈利县| 无棣县| 天峻县| 横山县| 普兰县| 平顶山市| 扬中市| 北辰区| 松滋市| 遵义市|