遠(yuǎn)端桌面網(wǎng)站連線(WEB3389)直接可以使用網(wǎng)站就可以遠(yuǎn)程控服務(wù)器了
標(biāo)簽: 3389 WEB 網(wǎng)站 控服務(wù)器
上傳時間: 2016-02-16
上傳用戶:eclipse
網(wǎng)際網(wǎng)路socket程式設(shè)計之聊天程式,Client端,編譯環(huán)境:Bloodshed Dev-C++ 4.9.9.2
標(biāo)簽: Bloodshed socket Client Dev-C
上傳時間: 2014-01-22
上傳用戶:hanli8870
局域網(wǎng)最常見十大錯誤及解決(一)
標(biāo)簽: 局域
上傳時間: 2013-04-15
上傳用戶:eeworm
GJB 6403-2008 電線電纜端接用手動模壓式壓接工具總規(guī)范
上傳時間: 2013-04-15
上傳用戶:eeworm
Cadence后端教程
上傳時間: 2013-06-07
上傳用戶:eeworm
LM317三端可調(diào)穩(wěn)壓器 PDF版
上傳時間: 2013-06-04
上傳用戶:eeworm
專輯類-實用電子技術(shù)專輯-385冊-3.609G LM317三端可調(diào)穩(wěn)壓器-10頁-0.8M-PDF版.pdf
上傳時間: 2013-08-01
上傳用戶:LIKE
該文主要研究開發(fā)了適用于電力有源濾波器、開關(guān)磁阻電機調(diào)速系統(tǒng)等現(xiàn)代電力電子裝置的開關(guān)穩(wěn)壓電源.該電源采用雙端反激式功率變換電路,降低了功率MOSFET截止期間的所承受電壓應(yīng)力,減小了管子的耐壓要求.該文首先詳細(xì)分析了多輸出電流型雙端反激式開關(guān)電源的基本工作原理,并在此基礎(chǔ)上建立了一套系統(tǒng)的、準(zhǔn)確的穩(wěn)態(tài)數(shù)學(xué)模型及動態(tài)小信號模型.根據(jù)所建立的數(shù)學(xué)模型,結(jié)合自動控制原理,對閉環(huán)控制系統(tǒng)進行了穩(wěn)定性分析研究,提出了穩(wěn)定運行條件,給出了閉環(huán)系統(tǒng)的參數(shù)設(shè)計.然后根據(jù)已建立的數(shù)學(xué)模型,利用MATLAB軟件仿真分析了系統(tǒng)的穩(wěn)定性,同時建立了PSPICE實時仿真電路模型,進行了深入細(xì)致的計算機仿真研究,驗證了理論設(shè)計的正確性、合理性.最后設(shè)計了一套38W、六路輸出的原理樣機,給出了相關(guān)的實驗波形和實驗結(jié)果分析.
標(biāo)簽: 電流型 雙端 反激式開關(guān)電源
上傳時間: 2013-06-25
上傳用戶:大三三
應(yīng)用于煤礦、石化等易燃易爆環(huán)境的電子設(shè)備必須滿足防爆的要求,本質(zhì)安全型是最佳的防爆形式。本質(zhì)安全型開關(guān)電源具有重量輕、體積小、制造工藝簡單、成本低、安全性能高等優(yōu)點,因而具有廣闊的發(fā)展前景。單端反激變換器是開關(guān)變換器的一種基本的拓?fù)浣Y(jié)構(gòu),在實際中應(yīng)用比較廣泛,因此對單端反激變換器進行本質(zhì)安全特性分析是本質(zhì)安全開關(guān)電源設(shè)計的重要基礎(chǔ)。本質(zhì)安全型開關(guān)變換器的設(shè)計,主要是對變換器中的儲能元件進行設(shè)計,即變換器中的電感和輸出濾波電容進行設(shè)計。 本文對變換器的靜態(tài)特性進行了深入分析,指出反激變換器存在三種工作模式:CISM-CCM、IISM-CCM和DCM:得出了變換器工作在整個動態(tài)范圍內(nèi)的最大輸出紋波電壓、最大電感電流和最大輸出短路釋放能量。對單端反激變換器的本質(zhì)安全特性進行了分析,得出輸出本質(zhì)安全型單端反激變換器的非爆炸判斷方法,并通過安全火花試驗裝置對變換器進行爆炸性試驗,驗證了輸出本安判據(jù)的正確性。得出輸出本質(zhì)安全型單端反激變換器的設(shè)計方法,以同時滿足輸出紋波電壓和輸出本安要求作為約束條件,得到了本質(zhì)安全型單端反激變換器電感、電容參數(shù)的設(shè)計范圍。給出了具體實例,并進行仿真和試驗研究,仿真和實驗結(jié)果驗證了理論分析的正確性和設(shè)計方法的可行性。
上傳時間: 2013-06-25
上傳用戶:水中浮云
現(xiàn)場可編程門陣列(FPGA,F(xiàn)ield Programmable Gate Array)是可編程邏輯器件的一種,它的出現(xiàn)是隨著微電子技術(shù)的發(fā)展,設(shè)計與制造集成電路的任務(wù)已不完全由半導(dǎo)體廠商來獨立承擔(dān)。系統(tǒng)設(shè)計師們更愿意自己設(shè)計專用集成電路(ASIC,Application Specific Integrated Circuit).芯片,而且希望ASIC的設(shè)計周期盡可能短,最好是在實驗室里就能設(shè)計出合適的ASIC芯片,并且立即投入實際應(yīng)用之中。現(xiàn)在,F(xiàn)PGA已廣泛地運用于通信領(lǐng)域、消費類電子和車用電子。 本文中涉及的I/O端口模塊是FPGA中最主要的幾個大模塊之一,它的主要作用是提供封裝引腳到CLB之間的接口,將外部信號引入FPGA內(nèi)部進行邏輯功能的實現(xiàn)并把結(jié)果輸出給外部電路,并且根據(jù)需要可以進行配置來支持多種不同的接口標(biāo)準(zhǔn)。FPGA允許使用者通過不同編程來配置實現(xiàn)各種邏輯功能,在IO端口中它可以通過選擇配置方式來兼容不同信號標(biāo)準(zhǔn)的I/O緩沖器電路。總體而言,可選的I/O資源的特性包括:IO標(biāo)準(zhǔn)的選擇、輸出驅(qū)動能力的編程控制、擺率選擇、輸入延遲和維持時間控制等。 本文是關(guān)于FPGA中多標(biāo)準(zhǔn)兼容可編程輸入輸出電路(Input/Output Block)的設(shè)計和實現(xiàn),該課題是成都華微電子系統(tǒng)有限公司FPGA大項目中的一子項,目的為在更新的工藝水平上設(shè)計出能夠兼容單端標(biāo)準(zhǔn)的I/O電路模塊;同時針對以前設(shè)計的I/O模塊不支持雙端標(biāo)準(zhǔn)的缺點,要求新的電路模塊中擴展出雙端標(biāo)準(zhǔn)的部分。文中以低壓雙端差分標(biāo)準(zhǔn)(LVDS)為代表構(gòu)建雙端標(biāo)準(zhǔn)收發(fā)轉(zhuǎn)換電路,與單端標(biāo)準(zhǔn)比較,LVDS具有很多優(yōu)點: (1)LVDS傳輸?shù)男盘枖[幅小,從而功耗低,一般差分線上電流不超過4mA,負(fù)載阻抗為100Ω。這一特征使它適合做并行數(shù)據(jù)傳輸。 (2)LVDS信號擺幅小,從而使得該結(jié)構(gòu)可以在2.5V的低電壓下工作。 (3)LVDS輸入單端信號電壓可以從0V到2.4V變化,單端信號擺幅為400mV,這樣允許輸入共模電壓從0.2V到2.2V范圍內(nèi)變化,也就是說LVDS允許收發(fā)兩端地電勢有±1V的落差。 本文采用0.18μm1.8V/3.3V混合工藝,輔助Xilinx公司FPGA開發(fā)軟件ISE,設(shè)計完成了可以用于Virtex系列各低端型號FPGA的IOB結(jié)構(gòu),它有靈活的可配置性和出色的適應(yīng)能力,能支持大量的I/O標(biāo)準(zhǔn),其中包括單端標(biāo)準(zhǔn),也包括雙端標(biāo)準(zhǔn)如LVDS等。它具有適應(yīng)性的優(yōu)點、可選的特性和考慮到被文件描述的硬件結(jié)構(gòu)特征,這些特點可以改進和簡化系統(tǒng)級的設(shè)計,為最終的產(chǎn)品設(shè)計和生產(chǎn)打下基礎(chǔ)。設(shè)計中對包括20種IO標(biāo)準(zhǔn)在內(nèi)的各電器參數(shù)按照用戶手冊描述進行仿真驗證,性能參數(shù)已達(dá)到預(yù)期標(biāo)準(zhǔn)。
標(biāo)簽: FPGA 標(biāo)準(zhǔn) 可編程
上傳時間: 2013-05-15
上傳用戶:shawvi
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1