在ALTERA公司的EPM570上實現(xiàn)的電機脈沖算法,編碼器反饋技術算法,已實際應用。
標簽: ALTERA 570 EPM 電機
上傳時間: 2013-08-22
上傳用戶:zengduo
描述了一個用于微波傳輸設備的16QAM接收機解調芯片的FPGA實現(xiàn),芯片集成了定時恢復、載波恢復和自適應盲判決反饋均衡器(DFE),采用恒模算法(CMA)作為均衡算法。芯片支持高達25M波特的符號速率,在一片EP1C12Q240C8(ALTERA)上實現(xiàn),即將用于量產(chǎn)的微波傳輸設備中。\\r\\n
標簽: FPGA QAM 16 接收機
上傳用戶:23333
文檔是關于自適應信號處理算法研究及FPGA實現(xiàn)的文章,
標簽: FPGA 文檔 信號處理 算法研究
上傳時間: 2013-08-27
上傳用戶:Maple
fpga-jpeg-verilog在fpga平臺使用verilog語言進行jpeg算法實現(xiàn)
標簽: fpga-jpeg-verilog verilog fpga jpeg
上傳時間: 2013-08-28
上傳用戶:zoudejile
基于FPGA加密芯片設計論文(AES和DES算法)
標簽: FPGA AES DES 加密
上傳時間: 2013-08-29
上傳用戶:weixiao99
8051工作于11.0592MHZ,RAM擴展為128KB的628128,FlashRom擴展為128KB的AT29C010A\r\n 128KB的RAM分成4個區(qū)(Bank) 地址分配為0x0000-0x7FFF\r\n 128KB的FlashRom分成8個區(qū)(Bank) 地址分配為0x8000-0xBFFF\r\n 為了使8051能訪問整個128KB的RAM空間和128KB的FlashRom空間,在CPLD內建兩個寄存器\r\n RamBankReg和FlashRomBankReg用于存放高位地址
標簽: 128 FlashRom 8051 KB
上傳時間: 2013-08-30
上傳用戶:cainaifa
自己現(xiàn)在用的CPLD下載線,用74HC244芯片\r\n要注意設置下載模式
標簽: CPLD 244 74 HC
上傳時間: 2013-08-31
上傳用戶:dancnc
采用按時間抽選的基4原位算法和坐標旋轉數(shù)字式計算機(CORDIC)算法實現(xiàn)了一個FFT實時譜分析系統(tǒng)。整個設計采用流水線工作方式,保證了系統(tǒng)的速度,避免了瓶勁的出現(xiàn);整個系統(tǒng)采用FPGA實現(xiàn),實驗表明,該系統(tǒng)既有DSP器件實現(xiàn)的靈活性又有專用FFT芯片實現(xiàn)的高速數(shù)據(jù)吞吐能力,可以廣泛地應用于數(shù)字信號處理的各個領域。
標簽: CORDIC FFT 算法 旋轉
上傳時間: 2013-09-01
上傳用戶:731140412
JPEG靜止圖像壓縮解壓縮標準的硬件實現(xiàn)及其改進算法的研究 這是本人做圖像壓縮時收藏的一個比較經(jīng)典的碩士論文,希望對大家有參考價值
標簽: JPEG 碩士 圖像壓縮 標準
上傳用戶:mqien
關于用CPLD和FPGA做插補算法的內容,對于想用FPGA做控制的朋友是個好的借鑒!
標簽: FPGA CPLD 插補算法 控制
上傳時間: 2013-09-02
上傳用戶:taox
蟲蟲下載站版權所有 京ICP備2021023401號-1