關于射頻摸擬電路的書,希望對大家能有所幫助。
上傳時間: 2013-06-04
上傳用戶:17854267178
本文以EMS(Escort Memory Systems)的RFID 射頻識別讀寫器LRP830 為例,分別介紹了可編程控制器及微機與RFID 射頻識別讀寫器進行串行通訊,從而讀取標識數據的具
上傳時間: 2013-06-12
上傳用戶:fyerd
很好的一本射頻書,是成都電子科技大學的一本教材,也是一本很專業的關于射頻電路的書
上傳時間: 2013-06-25
上傳用戶:ayfeixiao
提出了一種新型的基于數字信號處理器TMS320C5409 的射頻IC 卡智能電表的設計方案,并設計出系統硬件部分的電路圖和軟件部分的流程圖。關鍵詞:TMS320C5409;智能電表;射頻卡
上傳時間: 2013-05-27
上傳用戶:1134473521
射頻識別(RFID,Radio Frequency Identification)是一種利用電磁波雙向傳輸實現自動識別的技術。近年來,射頻識別技術在物流、交通、身份識別等生產生活領域的應用日益擴大。相比于13.56MHz射頻識別系統,915MHz射頻識別系統在識別距離,閱讀速度方面有更大的優勢,是目前射頻識別產品研究的熱點。 本文在理解ISO/IEC18000-6C協議的基礎上,首先研究用于本系統的基本理論,包括射頻識別技術和嵌入式技術,提出一款基于ISO/IEC18000-6C協議的915MHz射頻識別讀卡器的解決方案。在硬件部分,以Intel公司開發的R1000作為射頻收發模塊的核心;選用ATMEL公司的ARM處理器AT91SAM7S256作為控制單元的主控制器,在ARM處理器上運行μC/OS-II嵌入式實時操作系統,采用多任務實現和其他功能模塊的通信。軟件部分為系統移植了μC/OS-II操作系統,使用C與匯編語言的混合編程編寫Bootloader,編寫了各種硬件設備的驅動程序,使用C語言實現了串行通信程序,實現與上位機通信并實現對程序的更新。本文所設計的射頻識別系統具有模塊化設計、高可靠性等特點。實驗表明,這種設計方案能夠達到ISO/IEC18000-6C協議要求。
上傳時間: 2013-07-18
上傳用戶:zklh8989
主要介紹一種基于Philips 公司的MF RC500 的射頻識別讀寫器的設計:首先介紹系統的組成以及MF RC500的特性,接著給出天線的設計規范,最后給出MCU 89C52與MF RC500的接口
上傳時間: 2013-05-20
上傳用戶:hzy5825468
X射線衍射儀目前被廣泛應用于冶金、石油、化工、科研、航空航天、教學、材料生產等諸多領域。而X射線管是X衍射儀的關鍵部件之一,X射線被激發時會產生兩種譜線:特征譜線和連續譜線。X射線管的工作狀態決定能否產生符合實驗要求的X射線特征譜線和連續譜線,這就要求我們對X射線管的工作狀態進行精確控制。 本文根據X射線管工作狀態和衍射儀相關功能的要求,提出了基于ARM和uCOS-Ⅱ的衍射儀高壓控制系統的設計方案,并在分析和研究的基礎上,實現并驗證了該方案。該系統以ARM為主控制芯片,結合CPLD芯片,完成對X射線管工作狀態的控制和其它相關功能的控制。由于多任務的需要,在ARM的基礎上引入了嵌入式操作系統uCOS-Ⅱ。具體的,本文完成了相應原理圖和印刷電路板的設計。在ARM7芯片LPC2378上,完成了嵌入式操作系統uCOS-II的移植;在uCOS-II操作系統上,通過對ARM芯片編程,實現了對X射線管的工作狀態進行精確控制,以及光閘、水循環等相關功能的控制。 上述系統已通過實際的安裝調試。測試結果表明,該系統能夠滿足設計要求,實現全部的預期功能,可完成對X射線管的工作狀態的精確控制,和衍射儀相關功能的控制。
上傳時間: 2013-04-24
上傳用戶:BK094
隨著金融行業的不斷發展,IC智能卡正在并已經融入當今信息技術的主流,人們已愈來愈多地開始接受和使用IC智能卡。根據應用環境的不同,傳統的IC卡讀寫機具可以分為兩種:座式IC卡讀寫器和IC卡手持POS機。無線局域網、嵌入式系統和生物鑒別三種技術相結合的IC卡手持POS機是一種很好的方式。因此我們提出了一種基于ARM+DSP協作架構的射頻IC卡無線手持POS機設計方案。 本文首先介紹了ARM+DSP嵌入式系統,指紋識別技術和無線數傳技術,提出了ARM+DSP協作架構的雙處理器連接方案。之后,給出了系統的總體結構圖,包括硬件部分和軟件部分。 硬件部分為ARM和DSP兩個子系統,分別以LPC2210和TMS320VC54025為核心,加上存儲器和各種外設。詳細說明了兩個CPU通過HPI主機方式進行通信、主機系統的主控處理器LPC2210外設的接口電路設計。 軟件部分包括嵌入式μ C/OS-Ⅱ移植要點,任務設計,驅動程序設計等。詳細說明了在嵌入式μ C/OS-Ⅱ平臺中,顯示任務,鍵盤任務和IC卡讀寫任務設計過程以及它們的驅動程序的代碼的編寫。 本課題的研究己取得階段性成果,能夠實現一些基本的功能。
上傳時間: 2013-06-07
上傳用戶:黑漆漆
射頻和無線技術入門,絕對的從零開始,Caribbean j. Weisman 著
上傳時間: 2013-04-24
上傳用戶:xiaowei314
該文利用FPGA技術,設計了全概率寬帶數字接收機的實驗平臺,并在其上提出了數字接收機實現的可行性方法,以及對這些方法的驗證.該文的主要貢獻和創新有以下幾個方面.提出了并行結構算法的工程實現,討論了解決前端采樣的高速數據流遠遠超過后端DSP處理能力問題的可行性方法.利用多相濾波下變頻的并行結構特點,使濾波器能夠以高效的形式實現,也使得后端的混頻能夠工作在一個較低的速率上.經過多相濾波下變頻處理后的數據,在速率和數量上都有大幅減少,達到了現有通用DSP器件的處理能力的要求.針對多相濾波下變頻與短數據快速測頻算法的特點,用FPGA搭建了其實驗模型,并利用微機EPP接口,對實驗目標板進行控制并與其進行數據交換.利用FPGA的在線編程特性,可以方便靈活對各種實現方法加以驗證、比較.同時也給調試帶來了方便,可以每個模塊單獨調試而不用改變硬件結構,使調試效率大大提高.該平臺也可用來對其他數字處理算法進行實現性分析與實驗.參考軟件無線電設計的概念和國內外相關文獻,提出了多項濾波下變頻結構的FPGA實現.傳統的DDC通過數字混頻、濾波、抽取實現數字下變頻,在高速A/D和電子偵察環境條件下商用DDC不能使用.該文采用濾波器多相分解方法,按數字混頻序列劃分調諧信道,使用先抽取,后低通濾波,再混頻的數字下變頻結構,高效實現了變載頻帶通信號數字下變頻.結合多相濾波下變頻結構、算法對測頻精度及速度的要求,提出了短數據快速測頻算法的具體實現,使用流水線的設計方法,提高了系統的數據吞吐率,在盡可能短的時間內提供多相濾波下變頻所需的載頻位置信息.以上兩部分的FPGA實現除了純粹的算法模塊外,還包括測試用的外圍模塊,以及運行于實驗平臺上的控制模塊、緩存、數據控制等.這些模塊也用FPGA來實現.
上傳時間: 2013-06-22
上傳用戶:haoxiyizhong