隨著信息技術(shù)的發(fā)展,數(shù)字信號的采集與處理在科學(xué)研究、工業(yè)生產(chǎn)、航空航天、醫(yī)療衛(wèi)生等部門得到越來越廣泛的應(yīng)用,這些應(yīng)用中對數(shù)字信號的傳輸速度提出了比較高的要求。傳統(tǒng)的基于ISA總線的信號傳輸效率低,嚴(yán)重制約著系統(tǒng)性能的提高。 PCI總線以其高性能、低成本、開放性、軟件兼容性等眾多優(yōu)點(diǎn)成為當(dāng)今最流行的計(jì)算機(jī)局部總線。但是,由于PCI總線硬件接口復(fù)雜、不易于接入、協(xié)議規(guī)范比較繁瑣等缺點(diǎn),常常需要專用的接口芯片作為橋接,為了解決這一系列問題,本文提出了一種基于FPGA的PCI總線接口橋接邏輯的實(shí)現(xiàn)方案,支持PCI突發(fā)訪問方式,突發(fā)長度為8至128個(gè)雙字長度,核心FPGA芯片采用ALTERA公司的CYCLONE FPGA系列的EP1C6Q240C8,容量為6000個(gè)邏輯宏單元,速度為-8,編譯后系統(tǒng)速度可以達(dá)到80MHz,取得了良好的效果。 基于FPGA的PCI總線接口橋接邏輯的核心是PCI接口模塊。在硬件方面,特別討論了PCI接口模塊、地址轉(zhuǎn)換模塊、數(shù)據(jù)緩沖模塊、外部接口模塊和SRAM DMA控制模塊等五個(gè)功能模塊的設(shè)計(jì)方案和硬件電路實(shí)現(xiàn)方法,著重分析了PCI接口模塊的數(shù)據(jù)傳輸方式,采用模塊化的方法設(shè)計(jì)了內(nèi)部控制邏輯,并進(jìn)行了相關(guān)的時(shí)序仿真和邏輯驗(yàn)證,硬件需要軟件的配合才能實(shí)現(xiàn)其功能,因此設(shè)備驅(qū)動程序的設(shè)計(jì)是一個(gè)重要部分,論文研究了Windows XP體系結(jié)構(gòu)下的WDM驅(qū)動模式的組成、開發(fā)設(shè)備驅(qū)動程序的工具以及開發(fā)系統(tǒng)實(shí)際硬件的設(shè)備驅(qū)動程序時(shí)的一些關(guān)鍵技術(shù)。 本文最后利用基于FPGA的PCI總線接口橋接邏輯中的關(guān)鍵技術(shù),對PCI數(shù)據(jù)采集卡進(jìn)行了整體方案的設(shè)計(jì)。該系統(tǒng)采用Altera公司的cyclone Ⅱ系列FPGA實(shí)現(xiàn)。
上傳時(shí)間: 2013-07-24
上傳用戶:ca05991270
隨著信息技術(shù)和計(jì)算機(jī)技術(shù)的飛速發(fā)展,數(shù)字信號處理已經(jīng)逐漸發(fā)展成一門關(guān)鍵的技術(shù)科學(xué)。圖像處理作為一種重要的現(xiàn)代技術(shù),己經(jīng)在通信、航空航天、遙感遙測、生物醫(yī)學(xué)、軍事、信息安全等領(lǐng)域得到廣泛的應(yīng)用。圖像處理特別是高分辨率圖像實(shí)時(shí)處理的實(shí)現(xiàn)技術(shù)對相關(guān)領(lǐng)域的發(fā)展具有深遠(yuǎn)意義。另外,現(xiàn)場可編程門陣列FPGA和高效率硬件描述語言Verilog HDL的結(jié)合,大大變革了電子系統(tǒng)的設(shè)計(jì)方法,加速了系統(tǒng)的設(shè)計(jì)進(jìn)程,為圖像壓縮系統(tǒng)的實(shí)現(xiàn)提供了硬件支持和軟件保障。 本文主要包括以下幾個(gè)方面的內(nèi)容: (1)結(jié)合某工程的具體需求,設(shè)計(jì)了一種基于FPGA的圖像壓縮系統(tǒng),核心硬件選用XILINX公司的Virtex-Ⅱ Pro系列FPGA芯片,存儲器件選用MICRON公司的MT48LC4M16A2SDRAM,圖像壓縮的核心算法選用近無損壓縮算法JPEG-LS。 (2)用Verilog硬件描述語言實(shí)現(xiàn)了JPEG-LS標(biāo)準(zhǔn)中的基本算法,為課題組成員進(jìn)行算法改進(jìn)提供了有力支持。 (3)用Verilog硬件描述語言設(shè)計(jì)并實(shí)現(xiàn)了SDRAM控制器模塊,使核心壓縮模塊能夠方便靈活地訪問片外存儲器。 (4)構(gòu)建了圖像壓縮系統(tǒng)的測試平臺,對實(shí)現(xiàn)的SDRAM控制器模塊和JPEG-LS基本算法模塊進(jìn)行了軟件仿真測試和硬件測試,驗(yàn)證了其功能的正確性。
標(biāo)簽: FPGA 圖像壓縮系統(tǒng)
上傳時(shí)間: 2013-04-24
上傳用戶:a3318966
隨著微電子技術(shù)的發(fā)展,可編程邏輯器件取得了迅速的發(fā)展,其功能日益強(qiáng)大,F(xiàn)PGA內(nèi)部可用邏輯資源飛速增長,近來推出的FPGA都針對數(shù)字信號處理的特點(diǎn)做了特定設(shè)計(jì),集成了存儲器、鎖相環(huán)(PLL)、硬件乘法器、DSP模塊等,通過使用各個(gè)公司提供的FPGA開發(fā)軟件使用硬件描述語言,可以實(shí)現(xiàn)特定的信號處理算法,如FFT、FIR等算法,為電子設(shè)計(jì)工程師提供了新的選擇。實(shí)時(shí)圖像處理系統(tǒng)采用FPGA+DSP的結(jié)構(gòu)來完成整個(gè)復(fù)雜的圖像處理算法。將圖像處理算法進(jìn)行分類,F(xiàn)PGA和DSP份協(xié)作發(fā)揮各自的長處,對于算法實(shí)現(xiàn)簡單、運(yùn)算量大、實(shí)時(shí)性高的這類處理過程由大容量高性能的FPGA實(shí)現(xiàn),DSP則用來處理經(jīng)過預(yù)處理后的圖像數(shù)據(jù),來運(yùn)行算法結(jié)構(gòu)復(fù)雜,乘加運(yùn)算多的算法。整個(gè)系統(tǒng)主要包括FPGA處理單元、DSP處理單元以及PCI接口通訊三個(gè)部分。主要取得的了以下的研究成果:(1)研究了FPGA的工作原理及應(yīng)用,完成了Stratix芯片的選型。設(shè)計(jì)了數(shù)字圖像處理板的電路原理圖和PCB設(shè)計(jì)圖。并對電路板進(jìn)行調(diào)試,工作正常。(2)完成了FPGA程序下載電纜的PCB電路設(shè)計(jì),并調(diào)試成功,應(yīng)用到FPGA的調(diào)試下載配置中,取得了良好的實(shí)驗(yàn)與經(jīng)濟(jì)效果。(3)充分利用FPGA的設(shè)計(jì)開發(fā)軟件與工具,完成了中值濾波、形態(tài)學(xué)濾波和自適應(yīng)閾值的FPGA實(shí)現(xiàn),并給出了詳細(xì)的實(shí)現(xiàn)過程。將算法下載到FPGA芯片,經(jīng)過試驗(yàn)調(diào)試,達(dá)到要求。(4)研究了PCI接口通訊的實(shí)現(xiàn)方式,選用PCI9054芯片實(shí)現(xiàn)通訊,完成PCI接口電路設(shè)計(jì),經(jīng)過調(diào)試,實(shí)現(xiàn)了中斷、DMA等方式,滿足了數(shù)據(jù)傳輸?shù)囊蟆#?)學(xué)習(xí)了C6701DSP芯片的工作特性以及內(nèi)部功能結(jié)構(gòu),完成了DSP外圍存儲器的擴(kuò)展、時(shí)鐘信號發(fā)生以及電源模塊等外圍電路的設(shè)計(jì)。
標(biāo)簽: FPGA DSP 紅外 圖像預(yù)處理
上傳時(shí)間: 2013-07-16
上傳用戶:xiaowei314
基于嵌入式技術(shù)的遠(yuǎn)程監(jiān)控系統(tǒng)可以達(dá)到動態(tài)、無死角的監(jiān)控目的,可以對一些特殊環(huán)境進(jìn)行遠(yuǎn)程監(jiān)視和控制,且不受濕度、溫度等條件的影響,廣泛應(yīng)用于軍事、交通、智能家居、醫(yī)療監(jiān)護(hù)等多個(gè)領(lǐng)域。可以解決傳統(tǒng)監(jiān)控系統(tǒng)將圖像采集設(shè)備固定在一個(gè)地方而使監(jiān)控范圍有限,適用場合少等弊端。 本文設(shè)計(jì)了一款基于ARM和FPGA的遠(yuǎn)程監(jiān)控系統(tǒng)。首先在對遠(yuǎn)程監(jiān)控系統(tǒng)功能分析的基礎(chǔ)上,設(shè)計(jì)了以ARM為主控制器和FPGA為輔助控制器的硬件電路,采用ARM芯片控制圖像采集、速度采集、網(wǎng)絡(luò)傳輸?shù)雀蓴_小的模塊,采用FPGA芯片控制電機(jī)驅(qū)動、舵機(jī)驅(qū)動、電池監(jiān)控等干擾大的模塊,大大提高了系統(tǒng)的穩(wěn)定性;其次設(shè)計(jì)了基于WinCE操作系統(tǒng)的圖像采集、GPIO、PWM、外中斷EINT-19的流接口驅(qū)動程序;同時(shí)設(shè)計(jì)了基于WinCE操作系統(tǒng)的圖像采集及壓縮、網(wǎng)絡(luò)通信、車模速度采集的應(yīng)用程序;FPGA內(nèi)部邏輯電路采用Verilog語言完成電源監(jiān)控、舵機(jī)控制、直流電機(jī)控制等功能。 本系統(tǒng)集圖像采集和壓縮、運(yùn)動控制、網(wǎng)絡(luò)傳輸于一體。其圖像采集速度達(dá)30幀/秒,圖像分辨率達(dá)640x480,JPEG壓縮比達(dá)10:1,控制命令響應(yīng)時(shí)間為1s,網(wǎng)絡(luò)傳輸速率達(dá)10Mbps。其功能擴(kuò)展容易,功耗低,體積小,抗干擾能力強(qiáng),具有很好的市場前景。關(guān)鍵詞:winCE;S3C2440A;FPGA;遠(yuǎn)程監(jiān)控;流接口驅(qū)動
標(biāo)簽: FPGA ARM 遠(yuǎn)程監(jiān)控 系統(tǒng)設(shè)計(jì)
上傳時(shí)間: 2013-04-24
上傳用戶:121212121212
隨著計(jì)算機(jī)技術(shù)的不斷發(fā)展,嵌入式系統(tǒng)以其功能強(qiáng)大、可靠性高、體積小、功耗低等諸多優(yōu)點(diǎn),適應(yīng)了社會信息化、網(wǎng)絡(luò)化、智能化的發(fā)展需求,比一般的通用PC系統(tǒng)具備更大的優(yōu)越性,在各行業(yè)領(lǐng)域內(nèi)獲得了廣泛的應(yīng)用。GPS定位導(dǎo)航技術(shù)與計(jì)算機(jī)技術(shù)的融合在近幾年來現(xiàn)代信息通信領(lǐng)域內(nèi)發(fā)展迅速。 目前,GPS定位導(dǎo)航技術(shù)主要應(yīng)用于大地測量與車輛定位領(lǐng)域,個(gè)人應(yīng)用方面相對較欠缺。因此,發(fā)展應(yīng)用于個(gè)人的手持GPS定位導(dǎo)航系統(tǒng)擁有廣泛的市場空間。鑒于這種情況,本文設(shè)計(jì)開發(fā)了一款基于ARM處理器與GPS接收模塊的手持定位導(dǎo)航系統(tǒng),系統(tǒng)通過采用功能強(qiáng)大、成本低廉的嵌入式Linux操作系統(tǒng),充分發(fā)揮ARM處理器的高性能低功耗特點(diǎn),提升了系統(tǒng)特性。 論文的主要內(nèi)容: 1.分析了GPS定位導(dǎo)航技術(shù)的發(fā)展現(xiàn)狀和基本原理,研究了如何實(shí)現(xiàn)基于ARM處理器定位導(dǎo)航系統(tǒng)的設(shè)計(jì)方案。在此基礎(chǔ)上,建立了滿足手持定位導(dǎo)航系統(tǒng)功能需求的軟、硬件平臺,包括硬件平臺中各模塊的組成與連接,以及軟件平臺中系統(tǒng)啟動代碼、操作系統(tǒng)的移植,文件系統(tǒng)的制作。 2.設(shè)計(jì)實(shí)現(xiàn)了GPS模塊與ARM處理器的通信功能、電子地圖的顯示功能、人機(jī)交互的控制功能。各功能模塊在設(shè)計(jì)中包括了接口和外設(shè)的驅(qū)動程序,以及應(yīng)用程序兩部分。通信功能模塊中,GPS模塊實(shí)時(shí)接收GPS定位衛(wèi)星數(shù)據(jù),并通過RS-232接口向處理器傳輸數(shù)據(jù);電子地圖顯示以及人機(jī)交互的功能模塊中,使用MiniGUI圖形用戶界面支持系統(tǒng),實(shí)現(xiàn)了在LCD觸摸屏上顯示電子地圖以及基本定位導(dǎo)航控制等人機(jī)交互的功能。 3.測試了系統(tǒng)各模塊的功能,給出了系統(tǒng)的實(shí)現(xiàn)結(jié)果,根據(jù)測試結(jié)果分析了系統(tǒng)設(shè)計(jì)中的不足,并提出了對系統(tǒng)未來改進(jìn)目標(biāo)的設(shè)想。
上傳時(shí)間: 2013-04-24
上傳用戶:huangping588
研究如何將當(dāng)前流行的嵌入式技術(shù)應(yīng)用于工業(yè)領(lǐng)域中的數(shù)據(jù)采集與記錄方面,是當(dāng)今工業(yè)過程測量控制領(lǐng)域發(fā)展的一個(gè)必然方向。 本論文所設(shè)計(jì)完成的嵌入式工業(yè)過程數(shù)據(jù)采集與記錄系統(tǒng),是以32位ARM7微處理器S3C44B0X為核心,取代了傳統(tǒng)的單片機(jī),并且引入了μClinux多任務(wù)實(shí)時(shí)操作系統(tǒng)。采集到的工業(yè)現(xiàn)場的實(shí)時(shí)數(shù)據(jù),經(jīng)A/D轉(zhuǎn)換等步驟處理后,顯示在高分辨率的彩色LCD上。在MiniGUI的支持下,通過豐富的圖形界面功能,以曲線或表格的形式顯示工業(yè)現(xiàn)場實(shí)時(shí)數(shù)據(jù)的變化趨勢,具有良好的人機(jī)界面。輸入功能通過點(diǎn)擊觸摸屏來實(shí)現(xiàn),可以像使用Windows操作系統(tǒng)一樣,點(diǎn)擊菜單、滾動條、列表框、按鈕等控件以完成相應(yīng)的操作。數(shù)據(jù)的記錄完全脫離PC機(jī),顯示在LCD上的數(shù)據(jù),可以實(shí)時(shí)的以文件的形式存儲在Nand Flash中,必要的時(shí)候通過USB接口用U盤導(dǎo)出。μClinux操作系統(tǒng)中移植了BOA網(wǎng)絡(luò)服務(wù)器和CGI腳本程序,因此具有動態(tài)Web監(jiān)控功能,用戶可以在PC機(jī)上的瀏覽器中通過網(wǎng)絡(luò)隨時(shí)監(jiān)測工業(yè)現(xiàn)場的實(shí)時(shí)數(shù)據(jù)。 經(jīng)過測試,該系統(tǒng)可以穩(wěn)定可靠的運(yùn)行,完全實(shí)現(xiàn)了工業(yè)現(xiàn)場數(shù)據(jù)的實(shí)時(shí)采集、人性化顯示、規(guī)范化操作、脫機(jī)化記錄和網(wǎng)絡(luò)化監(jiān)測等一系列功能,取代了傳統(tǒng)的底層智能儀表搭配PC機(jī)的構(gòu)架,將其功能合二為一,對工業(yè)企業(yè)的技術(shù)進(jìn)步和生產(chǎn)過程的現(xiàn)代化有著重要的作用。
標(biāo)簽: ARM 嵌入式 工業(yè)過程 數(shù)據(jù)采集
上傳時(shí)間: 2013-07-18
上傳用戶:qwe1234
幫助VC的初學(xué)者了解向?qū)沙绦虻恼w結(jié)構(gòu) Visual C++ 以其功能強(qiáng)大、用戶界面友好而倍受程序員們的青睞。但是,在當(dāng)前的Microsoft 基本類庫4.2 版本中,大約有將近200 個(gè)類,
上傳時(shí)間: 2013-04-24
上傳用戶:guanliya
隨著Intemet網(wǎng)絡(luò)技術(shù)、無線接入技術(shù)和無線通信技術(shù)的快速發(fā)展,傳真技術(shù)有了許多新的研究方向。PC傳真需利用傳真軟件進(jìn)行傳真,其功能受到傳真軟件的限制,而IP傳真需投入的通信基礎(chǔ)設(shè)施較大。無線傳真技術(shù)具有方便快捷的特性,可快速適應(yīng)市場的多樣化需求,充分發(fā)揮無線通信的優(yōu)勢,使用戶真正擁有自己的“移動辦公室”,是當(dāng)前無線通信研究領(lǐng)域的一個(gè)重點(diǎn)內(nèi)容。 本課題在對傳真通信相關(guān)基礎(chǔ)理論以及GSM無線網(wǎng)絡(luò)研究的基礎(chǔ)上,設(shè)計(jì)和研制了基于G3傳真的GSM網(wǎng)絡(luò)無線傳真接入終端。在本課題的設(shè)計(jì)中,建立了兩段級聯(lián)的傳真線路,分別是主處理器與對端傳真機(jī)之間的傳真線路(通過T32協(xié)議實(shí)現(xiàn))和主處理器與本地傳真機(jī)之間的傳真線路(通過T31協(xié)議實(shí)現(xiàn)),本課題依據(jù)T30規(guī)定的呼叫控制流程完成了這兩條傳真線路間的協(xié)議轉(zhuǎn)換(T.32協(xié)議和T3l協(xié)議的轉(zhuǎn)換),并結(jié)合GSM網(wǎng)絡(luò)延時(shí)長、干擾大的特性進(jìn)行了時(shí)延處理。同時(shí)解決了無線傳真接入終端中涉及到的手機(jī)本地號段的存取算法,并在設(shè)計(jì)本課題嵌入式軟件的同時(shí)抽樣出基于ARM技術(shù)的系統(tǒng)軟件設(shè)計(jì)方案(即類似于嵌入式操作系統(tǒng)但比操作系統(tǒng)簡化的一個(gè)系統(tǒng)框架)。 通過本課題研制出的基于ARM的GSM網(wǎng)絡(luò)G3無線傳真接入終端,利用現(xiàn)有的G3傳真機(jī)就可在GSM網(wǎng)絡(luò)中實(shí)現(xiàn)無線傳真業(yè)務(wù)。目前該無線傳真接入終端已在北京、西安、深圳等地的商用網(wǎng)絡(luò)上取得了成功的測試。
標(biāo)簽: ARM GSM 網(wǎng)絡(luò) 無線
上傳時(shí)間: 2013-04-24
上傳用戶:tedo811
作為嵌入式系統(tǒng)核心的微處理器,是SOC不可或缺的“心臟”,微處理器的性能直接影響著整個(gè)SOC的性能?! ∨c國際先進(jìn)技術(shù)相比,我國在這一領(lǐng)域的研究和開發(fā)工作還相當(dāng)落后,這直接影響到我國信息產(chǎn)業(yè)的發(fā)展。本著趕超國外先進(jìn)技術(shù),填補(bǔ)我國在該領(lǐng)域的空白以擺脫受制于國外的目的,我國很多科研單位和公司進(jìn)行了自己的努力和嘗試。經(jīng)過幾年的探索,已經(jīng)有多種自主知識產(chǎn)權(quán)的處理器芯片完成了設(shè)計(jì)驗(yàn)證并逐漸進(jìn)入市場化階段。我國已結(jié)束無“芯”的歷史,并向設(shè)計(jì)出更高性能處理器的目標(biāo)邁進(jìn)?! “苿?chuàng)新微電子公司的VEGA處理器,是公司憑借自己的技術(shù)力量和科研水平設(shè)計(jì)出的一款64位高性能RSIC微處理器。該處理器基于MIPSISA構(gòu)架,采用五級流水線的設(shè)計(jì),并且使用了高性能處理器所廣泛采用的虛擬內(nèi)存管理技術(shù)。設(shè)計(jì)過程中采用自上而下的方法,根據(jù)其功能將其劃分為取指、譯碼、算術(shù)邏輯運(yùn)算、內(nèi)存管理、流水線控制和cache控制等幾個(gè)功能塊,使得我們在設(shè)計(jì)中能夠按照其功能和時(shí)序要求進(jìn)行?! ”疚牡氖紫冉榻B了MIPS微處理器的特點(diǎn),通過對MIPS指令集和其五級流水線結(jié)構(gòu)的介紹使得對VEGA的設(shè)計(jì)有了一個(gè)直觀的認(rèn)識。在此基礎(chǔ)上提出了VEGA的結(jié)構(gòu)劃分以及主要模塊的功能。作為采用虛擬內(nèi)存管理技術(shù)的處理器,文章的主要部分介紹了VEGA的虛擬內(nèi)存管理技術(shù),將VEGA的內(nèi)存管理單元(MMU)尤其是內(nèi)部兩個(gè)翻譯后援緩沖(TLB)的設(shè)計(jì)作為重點(diǎn)給出了流水線處理器設(shè)計(jì)的方法。結(jié)束總體設(shè)計(jì)并完成仿真后,并不能代表設(shè)計(jì)的正確性,它還需要我們在實(shí)際的硬件平臺上進(jìn)行驗(yàn)證。作為論文的又一重點(diǎn)內(nèi)容,介紹了我們在VEGA驗(yàn)證過程中使用到的FPGA的主要配置單元,F(xiàn)PGA的設(shè)計(jì)流程。VEGA的FPGA平臺是一完整的計(jì)算機(jī)系統(tǒng),我們利用在線調(diào)試軟件XilinxChipscope對其進(jìn)行了在線調(diào)試,修正其錯(cuò)誤。 經(jīng)過模塊設(shè)計(jì)到最后的FPGA驗(yàn)證,VEGA完成了其邏輯設(shè)計(jì),經(jīng)過綜合和布局布線等后端流程,VEGA采用0.18工藝流片后達(dá)到120MHz的工作頻率,可在其平臺上運(yùn)行Windows-CE和Linux嵌入式操作系統(tǒng),達(dá)到了預(yù)計(jì)的設(shè)計(jì)要求?! ?/p>
標(biāo)簽: MIPS FPGA 微處理器 模塊設(shè)計(jì)
上傳時(shí)間: 2013-07-07
上傳用戶:標(biāo)點(diǎn)符號
隨著微電子技術(shù)的發(fā)展,可編程邏輯器件取得了迅速的發(fā)展,其功能日益強(qiáng)大,F(xiàn)PGA內(nèi)部可用邏輯資源飛速增長,近來推出的FPGA都針對數(shù)字信號處理的特點(diǎn)做了特定設(shè)計(jì),集成了存儲器、鎖相環(huán)(PLL)、硬件乘法器、DSP模塊等,通過使用各個(gè)公司提供的FPGA開發(fā)軟件使用硬件描述語言,可以實(shí)現(xiàn)特定的信號處理算法,如FFT、FIR等算法,為電子設(shè)計(jì)工程師提供了新的選擇。實(shí)時(shí)圖像處理系統(tǒng)采用FPGA+DSP的結(jié)構(gòu)來完成整個(gè)復(fù)雜的圖像處理算法。將圖像處理算法進(jìn)行分類,F(xiàn)PGA和DSP份協(xié)作發(fā)揮各自的長處,對于算法實(shí)現(xiàn)簡單、運(yùn)算量大、實(shí)時(shí)性高的這類處理過程由大容量高性能的FPGA實(shí)現(xiàn),DSP則用來處理經(jīng)過預(yù)處理后的圖像數(shù)據(jù),來運(yùn)行算法結(jié)構(gòu)復(fù)雜,乘加運(yùn)算多的算法。整個(gè)系統(tǒng)主要包括FPGA處理單元、DSP處理單元以及PCI接口通訊三個(gè)部分。主要取得的了以下的研究成果:(1)研究了FPGA的工作原理及應(yīng)用,完成了Stratix芯片的選型。設(shè)計(jì)了數(shù)字圖像處理板的電路原理圖和PCB設(shè)計(jì)圖。并對電路板進(jìn)行調(diào)試,工作正常。(2)完成了FPGA程序下載電纜的PCB電路設(shè)計(jì),并調(diào)試成功,應(yīng)用到FPGA的調(diào)試下載配置中,取得了良好的實(shí)驗(yàn)與經(jīng)濟(jì)效果。(3)充分利用FPGA的設(shè)計(jì)開發(fā)軟件與工具,完成了中值濾波、形態(tài)學(xué)濾波和自適應(yīng)閾值的FPGA實(shí)現(xiàn),并給出了詳細(xì)的實(shí)現(xiàn)過程。將算法下載到FPGA芯片,經(jīng)過試驗(yàn)調(diào)試,達(dá)到要求。(4)研究了PCI接口通訊的實(shí)現(xiàn)方式,選用PCI9054芯片實(shí)現(xiàn)通訊,完成PCI接口電路設(shè)計(jì),經(jīng)過調(diào)試,實(shí)現(xiàn)了中斷、DMA等方式,滿足了數(shù)據(jù)傳輸?shù)囊?。?)學(xué)習(xí)了C6701DSP芯片的工作特性以及內(nèi)部功能結(jié)構(gòu),完成了DSP外圍存儲器的擴(kuò)展、時(shí)鐘信號發(fā)生以及電源模塊等外圍電路的設(shè)計(jì)。
標(biāo)簽: FPGA DSP 紅外 圖像預(yù)處理
上傳時(shí)間: 2013-07-22
上傳用戶:Divine
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1