臺灣資深硬體工程師15年Layout資料
標簽: PCB_LAYOUT Layout 工程師
上傳時間: 2013-07-19
上傳用戶:6404552
擴頻通信系統(tǒng)與常規(guī)的通信系統(tǒng)相比,具有很強的抗窄帶干擾,抗多徑干擾,抗人為干擾的能力,并具有信息隱蔽、多址保密通信等優(yōu)點。在近年來得到了迅速的發(fā)展。本論文主要討論和實現(xiàn)了基于FPGA的直接序列擴頻信號的解擴解調(diào)處理。論文對該直擴通信系統(tǒng)和FPGA設(shè)計方法進行了相關(guān)研究,最后用Altera公司的最新的FPGA開發(fā)平臺Quarus Ⅱ5.0實現(xiàn)了相關(guān)設(shè)計。 整個系統(tǒng)分為兩個部分,發(fā)送部分和接收部分。發(fā)送部分主要有串并轉(zhuǎn)換、差分卷積編碼、PN碼擴頻、QPSK調(diào)制、成型濾波等模塊。接收部分主要有前端抗干擾、數(shù)字下變頻、解擴解調(diào)等模塊。 論文首先介紹了擴頻通信系統(tǒng)的特點以及相關(guān)技術(shù)的國內(nèi)外發(fā)展現(xiàn)狀,并介紹了本論文的研究思路和內(nèi)容。 然后,論文分析了幾種常用的窄帶干擾抑制、載波同步及PN碼同步算法,結(jié)合實際需要,設(shè)計了一種零中頻DSSS解調(diào)解擴方案。給出了抗窄帶干擾、PN碼捕獲及跟蹤以及載波同步的算法分析,采用了基于數(shù)字外差調(diào)制的自適應(yīng)陷波器來進行前端窄帶干擾抑制處理,用基于自適應(yīng)門限技術(shù)的滑動相關(guān)捕獲和分時復(fù)用單相關(guān)器跟蹤來改善PN碼同步的性能,用基于硬判決的COSTAS(科斯塔斯)環(huán)來減少載波提取的算法復(fù)雜度,用改進型CORDIC算法實現(xiàn)NCO來方便的進行擴展。 接著,論文給出了系統(tǒng)總體設(shè)計和發(fā)送及接受子系統(tǒng)的各個功能模塊的實現(xiàn)分析以及在Quartus Ⅱ5.0上的實現(xiàn)細節(jié),給出了仿真結(jié)果。 然后論文介紹了整個系統(tǒng)的硬件電路設(shè)計和它在真實系統(tǒng)中連機調(diào)試所得到的測試結(jié)果,結(jié)果表明該系統(tǒng)具有性能穩(wěn)定,靈活性好,生產(chǎn)調(diào)試容易,體積小,便于升級等特點并且達到課題各項指標的要求。 最后是對論文工作的一些總結(jié)和對今后工作的展望。
標簽: FPGA 調(diào)制解調(diào)器
上傳時間: 2013-07-04
上傳用戶:yd19890720
夏宇聞著作:從算法設(shè)計到硬線邏輯的實現(xiàn),fpga經(jīng)驗談,數(shù)字信號處理的FPGA實現(xiàn)
標簽: 算法設(shè)計 邏輯
上傳時間: 2013-04-24
上傳用戶:handless
PCB LAYOUT(臺灣資深硬體工程師15年Layout資料)
標簽: LAYOUT Layout PCB 工程師
上傳時間: 2013-06-28
上傳用戶:181992417
基于FPGA流水線CPU控制器的設(shè)計與實現(xiàn):在FPGA上設(shè)計并實現(xiàn)了一種具有MIPS風格的CPU硬布線控制器。
標簽: FPGA CPU MIPS 控制器
上傳時間: 2013-08-06
上傳用戶:qw12
Sparse LU Decomposition using FPGA,使用fpga實現(xiàn)lu分解的算法實現(xiàn)
標簽: Decomposition Sparse using FPGA
上傳時間: 2013-08-14
上傳用戶:Vici
夏宇聞著作:從算法設(shè)計到硬線邏輯的實現(xiàn),講解比較詳細,是一本不錯的參考資料
標簽: 算法設(shè)計 比較 邏輯
上傳時間: 2013-08-16
上傳用戶:hzy5825468
分析了幾種常用的熱電偶冷端補償方法的優(yōu)缺點,根據(jù)1N4148在恒流條件下其管壓降與溫度的線性關(guān)系設(shè)計了一種基于PN結(jié)的熱電偶冷端補償電路。該補償方法具有成本低、精度高、通用性強等優(yōu)點,該電路可以對不同型號的熱電偶進行冷端補償,同時具有斷偶檢測功能。
標簽: PN結(jié) 熱電偶 補償 電路設(shè)計
上傳時間: 2013-10-11
上傳用戶:pkkkkp
諸如電信設(shè)備、存儲模塊、光學(xué)繫統(tǒng)、網(wǎng)絡(luò)設(shè)備、服務(wù)器和基站等許多復(fù)雜繫統(tǒng)都采用了 FPGA 和其他需要多個電壓軌的數(shù)字 IC,這些電壓軌必須以一個特定的順序進行啟動和停機操作,否則 IC 就會遭到損壞。
標簽: 電源排序 防止
上傳時間: 2014-12-24
上傳用戶:packlj
時至今日,以太網(wǎng)供電 (PoE) 技術(shù)仍在當今的網(wǎng)絡(luò)世界中不斷地普及。由供電設(shè)備 (PSE) 提供並傳輸至受電設(shè)備 (PD) 輸入端的 12.95W 功率是一種通用電源
標簽: PoE 集成 反激式控制器 PD接口
上傳時間: 2013-11-06
上傳用戶:xmsmh
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1