(臺(tái)達(dá))開關(guān)電源基本原理與設(shè)計(jì)介紹,比較實(shí)用
標(biāo)簽: 開關(guān)電源
上傳時(shí)間: 2013-06-15
上傳用戶:ybysp008
采用單片機(jī)SPCE061A 為控制核心, 實(shí)現(xiàn)0 到2A 數(shù)控可調(diào)直流恒流源. 電流測(cè)量采用康錳銅電阻絲作為精 密取樣電阻, 利用A/ D 輸入口進(jìn)行電流檢測(cè)和監(jiān)控. 輸出電流控制采用單片機(jī)的D/ A 口輸出模擬量; 恒流部分的 控制端采用閉環(huán)反饋控制形式, 受控部分采用達(dá)林頓管進(jìn)行擴(kuò)流、采用LCD 點(diǎn)陣圖液晶顯示屏實(shí)時(shí)顯示. 該電流源 可用于污水泵站的儀表中采用單片機(jī)SPCE061A 為控制核心, 實(shí)現(xiàn)0 到2A 數(shù)控可調(diào)直流恒流源. 電流測(cè)量采用康錳銅電阻絲作為精 密取樣電阻, 利用A/ D 輸入口進(jìn)行電流檢測(cè)和監(jiān)控. 輸出電流控制采用單片機(jī)的D/ A 口輸出模擬量; 恒流部分的 控制端采用閉環(huán)反饋控制形式, 受控部分采用達(dá)林頓管進(jìn)行擴(kuò)流、采用LCD 點(diǎn)陣圖液晶顯示屏實(shí)時(shí)顯示. 該電流源 可用于污水泵站的儀表中
標(biāo)簽: SPCE 061A 061 單片機(jī)
上傳時(shí)間: 2013-07-22
上傳用戶:ccclll
可以用H.264編碼解碼器源碼(c語(yǔ)言)
上傳時(shí)間: 2013-07-08
上傳用戶:wmwai1314
該論文的工作主要分為兩部分,第一部分是介紹與數(shù)字高清晰度電視(HDTV)碼流發(fā)生器配套的信源解碼板的設(shè)計(jì)與實(shí)現(xiàn).信源解碼板是整個(gè)碼流發(fā)生器的重要組成部分,該論文在介紹相關(guān)標(biāo)準(zhǔn)MPEG-2和AC-3以及整個(gè)碼流發(fā)生器功能的基礎(chǔ)上提出了用ST公司的芯片組實(shí)現(xiàn)HDTV信源解碼板的設(shè)計(jì)方案.論文詳細(xì)分析了各個(gè)功能模塊的具體設(shè)計(jì)方法以及實(shí)現(xiàn)時(shí)應(yīng)注意的問題.目前該課題已經(jīng)成功結(jié)題,各項(xiàng)技術(shù)指標(biāo)完全符合合作單位的要求.該論文的第二部分主要是進(jìn)行基于FPGA的顯示器測(cè)試信號(hào)發(fā)生器的研究與開發(fā).在對(duì)測(cè)試信號(hào)發(fā)生器所需產(chǎn)生的13種測(cè)試圖案和所要適應(yīng)的18種顯示格式的介紹之后,該論文提出了以FLEX10K50為核心控制芯片的顯示器測(cè)試信號(hào)發(fā)生器的設(shè)計(jì)方案.該論文詳細(xì)討論了FPGA設(shè)計(jì)中各個(gè)功能模塊的劃分和設(shè)計(jì)實(shí)現(xiàn)方法,并介紹了對(duì)FLEX10K50進(jìn)行配置的方法.
標(biāo)簽: HDTV FPGA 碼流 發(fā)生器
上傳時(shí)間: 2013-04-24
上傳用戶:yoleeson
qq源碼示例,有空自己看吧,包含一個(gè)服務(wù)器端和客戶端-qq source examples
標(biāo)簽: 源碼
上傳時(shí)間: 2013-04-24
上傳用戶:gtf1207
常用有源晶振封裝尺寸及實(shí)物圖.應(yīng)該能幫助一些人吧!!
上傳時(shí)間: 2013-06-11
上傳用戶:lanwei
直接數(shù)字合成(DDS)技術(shù)采用全數(shù)字的合成方法,所產(chǎn)生的信號(hào)具有頻率分辨率高、頻率切換速度快、頻率切換時(shí)相位連續(xù)、輸出相位噪聲低和可以產(chǎn)生任意波形等諸多優(yōu)點(diǎn)。本文研究的是一種基于DDS/FPGA的多波形信號(hào)源系統(tǒng),其中,DDS技術(shù)是其核心技術(shù)。DDS可以精確地控制合成信號(hào)的三個(gè)參量:幅度、相位以及頻率,因此利用DDS技術(shù)可以合成任意波形。但因其數(shù)字化合成的固有特點(diǎn),使其輸出信號(hào)中存在大量雜散信號(hào)。雜散信號(hào)的主要來(lái)源是:相位截?cái)鄮?lái)的雜散信號(hào);幅度量化帶來(lái)的雜散信號(hào);DAC的非線性特性帶來(lái)的雜散信號(hào)。這些雜散信號(hào)嚴(yán)重影響了合成信號(hào)的頻譜純度。因此抑制這些雜散信號(hào)是提高合成信號(hào)譜質(zhì)的關(guān)鍵。 本文在研究各種抑制DDS雜散技術(shù)的基礎(chǔ)上,提出了中和加擾技術(shù),這可以在很大程度上減小雜散對(duì)DDS輸出信號(hào)譜質(zhì)的影響。 EP1S808956C6是一款高性能的FPGA芯片,其超強(qiáng)的數(shù)據(jù)處理能力十分適合應(yīng)用于DDS多波形信號(hào)源的開發(fā)。在QuartusⅡ平臺(tái)下運(yùn)用Verilog HDL語(yǔ)言和原理圖設(shè)計(jì)可以很方便地應(yīng)用各種抑制雜散信號(hào)的方法來(lái)提高輸出信號(hào)的譜質(zhì)。 結(jié)合高速DDS技術(shù)和FPGA兩者的優(yōu)點(diǎn),本文設(shè)計(jì)了一種基于DDS/FPGA的多波形信號(hào)源,它能完成正弦波、余弦波、三角波、鋸齒波、方波、AM、SSB、FM、2ASK、2FSK、π/4-QDPSK等多種信號(hào)。使得所設(shè)計(jì)的信號(hào)源可以適應(yīng)多種不同的工作環(huán)境,給工作帶了方便。
標(biāo)簽: DDSFPGA 多波形 信號(hào)源
上傳時(shí)間: 2013-07-27
上傳用戶:sc965382896
本 論文 對(duì) 功率因數(shù)的定義、有源功率因數(shù)校正(APFC)技術(shù)做了分析,在比較三 種工作模式的基礎(chǔ)上選擇了臨界導(dǎo)電模式作為本文的研究對(duì)象。論文詳細(xì)分析了臨界導(dǎo) 電模式功率因數(shù)校正Bost開關(guān)變換器的工作原理,穩(wěn)態(tài)特性,得出了開關(guān)頻率與輸入 電壓、輸入功率的關(guān)系,對(duì)器件的應(yīng)力和輸出電壓紋波進(jìn)行了詳細(xì)的分析,為電路的設(shè) 計(jì)提供了依據(jù)。
標(biāo)簽: 有源功率因數(shù) 校正技術(shù)
上傳時(shí)間: 2013-06-13
上傳用戶:banyou
現(xiàn)代家庭中單相供電的用電設(shè)備如電腦、電視機(jī)、冰箱等都具有非線性特性,都會(huì)產(chǎn)生諧波污染電網(wǎng)。本文針對(duì)這一現(xiàn)象研究了單相并聯(lián)電壓型有源電力濾波器(APF),設(shè)計(jì)了一個(gè)APF控制系統(tǒng)來(lái)產(chǎn)生與諧波電流大小相等方向相反的補(bǔ)償電流,并使補(bǔ)償電流實(shí)時(shí)地跟蹤諧波電流,從而消除諧波電流達(dá)到凈化電網(wǎng)。 本文對(duì)提出的APF控制系統(tǒng)從模擬和數(shù)字兩個(gè)方面進(jìn)行了深入的研究。 首先,設(shè)計(jì)了APF的主電路結(jié)構(gòu),確定了系統(tǒng)中電感電容等元件參數(shù),并根據(jù)仿真結(jié)果系統(tǒng)地分析了參數(shù)變化對(duì)系統(tǒng)補(bǔ)償效果的影響,然后根據(jù)補(bǔ)償效果選擇最佳的參數(shù)值。 其次,針對(duì)控制系統(tǒng)要求,選用適合系統(tǒng)的電流電壓PI雙環(huán)控制系統(tǒng),通過參數(shù)優(yōu)化后得到了控制器的最優(yōu)參數(shù),使控制效果達(dá)到最優(yōu)。并從理論上詳細(xì)分析了無(wú)差拍控制算法。 最后,利用滯環(huán)比較原理制作了10KHz的三角波發(fā)生器,用于PWM調(diào)制電路。在對(duì)硬件描述語(yǔ)言以及FPGA設(shè)計(jì)流程深入理解的基礎(chǔ)上,利用Verilog語(yǔ)言實(shí)現(xiàn)了雙環(huán)PI控制器和PWM發(fā)生電路的數(shù)字化,使得有源電力濾波器補(bǔ)償精度提高,有更好的可修改性,可使用于很多不同的非線性負(fù)載。
標(biāo)簽: 單相 有源濾波器 控制系統(tǒng)
上傳時(shí)間: 2013-07-27
上傳用戶:aa17807091
信號(hào)發(fā)生器是控制系統(tǒng)的重要組成部分。研制出較高精度、可靠性、可調(diào)參數(shù)的數(shù)字量信號(hào)發(fā)生器,對(duì)于促進(jìn)我國(guó)航空、航天、國(guó)防以及工業(yè)自動(dòng)化等領(lǐng)域的發(fā)展均有重要意義。本文以直接頻率合成和偽隨機(jī)碼的設(shè)計(jì)與實(shí)現(xiàn)為中心,對(duì)擴(kuò)頻通信的基本理論、信號(hào)源的結(jié)構(gòu)、載波調(diào)制等問題進(jìn)行了深入的分析和研究,并給出了模塊的硬件實(shí)現(xiàn)方案。 現(xiàn)場(chǎng)可編程門陣列(FPGA)設(shè)計(jì)靈活、速度快,在數(shù)字專用集成電路的設(shè)計(jì)中得到了廣泛的應(yīng)用。論文介紹了FPGA技術(shù)的發(fā)展和應(yīng)用,包括VHDL語(yǔ)言的基本語(yǔ)法結(jié)構(gòu)和FPGA器件的開發(fā)設(shè)計(jì)流程等等。詳細(xì)地分析了各類頻率合成器的基礎(chǔ)上提出采用直接數(shù)字式頻率合成原理(DDS)實(shí)現(xiàn)低相位噪聲、高分辨率、高精度和高穩(wěn)定度的信號(hào)源。研究了測(cè)距偽隨機(jī)碼的原理,確定選用移位序列作為系統(tǒng)的擴(kuò)頻碼序列,并選取了符合本系統(tǒng)使用的移位序列擴(kuò)頻碼。分別給出并分析了相應(yīng)的FPGA硬件實(shí)現(xiàn)電路。 對(duì)于載波調(diào)制這一關(guān)鍵技術(shù),提出了采用二進(jìn)制相移鍵控相位選擇法并相應(yīng)作了硬件實(shí)現(xiàn)。最后給出具體設(shè)計(jì)實(shí)現(xiàn)了的信號(hào)發(fā)生器的輸出波形。經(jīng)實(shí)驗(yàn)室測(cè)試,設(shè)計(jì)的信號(hào)發(fā)生器滿足要求,且結(jié)構(gòu)簡(jiǎn)單、工作可靠、重量輕、體積小,具有良好的應(yīng)用前景。
標(biāo)簽: FPGA 擴(kuò)頻 模擬信號(hào)源
上傳時(shí)間: 2013-04-24
上傳用戶:qweqweqwe
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1