亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

線性分析

  • 心電檢測系統及其FPGA實現

    心血管疾病是當今危害人類健康的主要疾病之一,心電圖檢查是臨床上診斷心血管疾病的重要方法。心電圖準確的自動分析與診斷對于心血管疾病的診斷起著關鍵的作用,也是國內外學者所熱衷的研究課題。QRS復合波的檢測是心電自動分析的關鍵環節,檢出的位置精度關系到后續處理和分析的正確性和準確性。 本文在總結前人工作的基礎上,對基于小波變換的QRS復合波檢測算法做了深入研究;并針對小波變換算法與心電檢測算法的結構提出了一種硬件實現方法。本文的主要內容包括基于小波變換的心電信號檢測算法設計和該算法在FPGA系統上的實現兩個部分。 對國內外近年內發展起來的各種心電檢測方法進行了總結,并綜合考慮檢出率和硬件實現的實時性等問題,采用小波變換方法對QRS復合波進行檢測。根據QRs復合波經小波變換后,心電特征波在某些尺度上對應有相對明顯的模極值對,通過在對應尺度上判斷模極值對,進而檢測出對應的特征波。 設計了基于小波變換的心電信號檢測算法的FPGA實現系統。系統主要包含三個模塊:心電信號預處理模塊、小波分解模塊和檢測模塊。心電信號預處理模塊對輸入的心電信號進行濾波預處理,以消除工頻干擾和基線漂移。小波分解模塊采用流水線設計,即把各層小波分解分成各個模塊獨立實現,以提高運算效率。檢測模塊的功能是利用小波分解模塊的輸出結果在各尺度上尋找模極值對,并根據檢測策略檢測QRS復合波。 本文采用Veillog語言對設計進行了仿真驗證,并通過MIT-BIH心律失常標準數據庫對本文的設計實現進行性能評估,獲得了較好的檢出率。同時,綜合結果也表明系統時鐘能夠工作在較高的頻率,足以滿足高速實時對心電信號的處理與檢測。

    標簽: FPGA 心電檢測

    上傳時間: 2013-04-24

    上傳用戶:daoxiang126

  • 線性調頻信號的脈沖壓縮系統

    本文完成了一種高速高性能數字脈沖壓縮處理器的設計和FPGA實現,包括系統架構設計、方案論證及仿真、算法實現、結果的測試等。 緒論部分首先闡明了本課題研究的背景和意義,概述了雷達數字脈沖壓縮系統的主要研究內容,關鍵技術及其發展趨勢,然后介紹了數字脈沖壓縮系統設計與實現的要求,最后給出了本文的主要研究內容。 第二章敘述了線性調頻信號脈沖壓縮的基本原理,對系統設計的實現方法進行了實時性方面的論證,并基于MATLAB做了仿真分析。 第三章從數字系統結構化設計方面將本系統劃分為三個部分:輸入部分、脈壓計算部分、輸出部分,并在流程圖中對各部分所要實現的功能做了介紹。 第四章首先總結了數字脈沖壓縮的實現途徑;提出了基于自定制浮點數據格式和分時復用蝶型結構的數字脈沖壓縮系統設計思想,對其關鍵技術進行了深入的研究。 第五章對輸入輸出模塊的功能做了詳細的描述,設計了具體的結構和電路。 第六章針對系統的測試驗證,提出面向SOC的模塊驗證和系統軟硬協同驗證的驗證策略。通過Link for Modelsim工具,實現MATAB與Modelsim之間對VHDL代碼的聯合仿真測試,通過在線邏輯分析工具ChipScope,完成系統的片上測試,并分析系統的性能,證明系統的可實用性。滿足設計的要求。 本文研制的數字脈沖壓縮處理器具有動態范圍大、處理精度高、處理能力強、體積小、重量輕、實時性好的優點,為設計高性能的現代雷達信號處理系統提供了可靠的保證。

    標簽: 線性調頻信號 脈沖壓縮

    上傳時間: 2013-07-01

    上傳用戶:lingduhanya

  • 自適應濾波器算法設計及其FPGA實現

    自適應濾波器是智能天線技術中核心部分-自適應波束成形器的關鍵技術,算法的高效穩定性及硬件時鐘速率的快慢是判斷波束成形器性能優劣的主要標準。 首先選取工程領域最常用的自適應橫向LMS濾波算法作為研究對象,提出了利用最小均方誤差意義下自適應濾波器的輸出信號與主通道噪聲信號的等效關系,得到濾波器最佳自適應參數的方法。并分析了在平穩和非平穩環境噪聲下,濾波器的收斂速度、權系數穩定性、跟蹤輸入信號的能力和信噪比的改善等特性。 在分析梯度自適應格型算法的基礎上,提出利用最佳反射系數的收斂性和穩定性,得到了梯度自適應格型濾波器的定步長改進方法;并以改進的梯度自適應格型和線性組合器組成梯度自適應格型聯合處理算法,在同樣環境噪聲下,相比自適應橫向LMS算法,其各項性能指標都得到了極大地改善,而且有利于節省硬件資源。 設計了自適應橫向LMS濾波器和梯度自適應格型聯合處理濾波器的電路模型,并用馳豫超前技術對兩類濾波器進行了流水線優化。利用Altera公司的CycloneⅡ系列EP2C5T144C6芯片和多種EDA工具,完成了濾波器的FPGA硬件設計與仿真實現。并以FPGA實現的3節梯度自適應格型聯合處理器為核心,設計了一種TD-SCDMA系統的自適應波束成形器,分析表明可以很好地利用系統提供的參考信號對下行波束進行自適應成形。

    標簽: FPGA 自適應濾波器 算法設計

    上傳時間: 2013-07-16

    上傳用戶:xyipie

  • FPGA在硬盤加密卡中的應用與研究

    隨著我國信息化發展進程加快,信息化覆蓋面擴大,信息安全問題也就隨之增多,其影響和后果也更加廣泛和嚴重。同時,信息安全及其對經濟發展、國家安全和社會穩定的重大影響,正日益突出地顯現出來,受到越來越多的關注。在和平年代,通過對信息載體進行大規模的物理破壞,從而達到危害信息安全的目的,在一定程度上是行不通的。然而,在信息安全的角力上,破壞者從來都沒有放棄過,他們把目標對準了信息載體中的數據,由于數據的易失性,計算機數據成為信息安全中的最大隱患,同時也是破壞信息安全的一個突破口。 本文提出研制硬盤加密卡的主要目的是為了防止對計算機數據的竊取,保護硬盤中的數據。破壞者在得到硬盤后,也不能夠得到硬盤中的數據,從而達到保護信息安全的目的。加密卡提供兩個符合ATA-6標準的接口,串接在主板IDE接口和硬盤之間。存儲在硬盤上的數據,是經過加密以后的加密數據;從硬盤上讀出的數據,必須經過該卡的解密才可被正常使用,否則只是一堆亂碼。加密卡采用FPGA技術實現IDE接口和加密算法,以減小加解密帶來的速度上的影響。 論文的工作重點主要有以下幾個方面的內容:FPGA及VHDL語言的研究,ATA協議標準研究及IDE接口的FPGA實現。論文對ATA協議做了細致的研究,分析了硬盤接口的工作機制以及主機與硬盤之間的通信協議,并在此基礎上,重點研究了用FPGA的編程功能來實現一個計算機硬件底層接口協議的方法,詳細介紹了芯片的內部框圖及FPGA的軟件流程圖,提出了在實現過程中應注意的要點,最終用FPGA構建了一個雙向IDE硬盤通道,實現了兩套符合ATA-6規范的IDE接口。

    標簽: FPGA 硬盤 加密卡 中的應用

    上傳時間: 2013-08-02

    上傳用戶:Ants

  • 基于FPGA的JPEG實時圖像編解碼系統

    JPEG是聯合圖像專家組(Joint Picture Expert Group)的英文縮寫,是國際標準化組織(ISO)和CCITT聯合制定的靜態圖像壓縮編碼標準。JPEG的基于DCT變換有損壓縮具有高壓縮比特點,被廣泛應用在數據量極大的多媒體以及帶寬資源寶貴的網絡程序中。 動態圖像的JPEG編解碼處理要求圖像恢復質量高、實時性強,本課題就是針對這兩個方面的要求展開的研究。該系統由圖像編碼服務器端和圖像解碼客戶端組成。其中,服務器端實時采集攝像頭傳送的動態圖像,進行JPEG編碼,通過網絡傳送碼流到客戶端;客戶端接收碼流,經過JPEG解碼,恢復出原始圖像送VGA顯示。設計結果完全達到了實時性的要求。 本文從系統實現的角度出發,首先分析了系統開發平臺,介紹FPGA的結構特點以及它的設計流程和指導原則;然后從JPEG圖像壓縮技術發展的歷程出發,分析JPEG標準實現高壓縮比高質量圖像處理的原理;針對FPGA在算法實現上的特點,以及JPEG算法處理的原理,按照編碼和解碼順序,研究設計了基于改進的DA算法的FDCT和IDCT變換,以及按發生頻率進行優化的霍夫曼查找表結構,并且從系統整體上對JPEG編解碼進行簡化,以提高系統的處理性能。最后,通過分析Nios嵌入式微處理器可定制特性,根據SOPC Builder中Avalon總線的要求,把圖像采集,JPEG圖像壓縮和網絡傳輸轉變成用戶自定義模塊,在SOPC Builder下把用戶自定義模塊添加到系統中,由Nios嵌入式軟核的控制下運行,在FPGA芯片上實現整個JPEG實時圖像編解碼系統(soc)。 在FPGA上實現硬件模塊化的JPEG算法,具有造價低功耗低,性能穩定,圖像恢復后質量高等優點,適用于精度要求高且需要對圖像進行逐幀處理的遠程微小目標識別和跟蹤系統中以及廣電系統中前期的非線性編輯工作以及數字電影的動畫特技制作,對降低成本和提高圖像處理速度兩方面都有非常重大的現實意義。通過在FPGA上實現JPEG編解碼,進一步探索FPGA在數字圖像處理上的優勢所在,深入了解進行此類硬件模塊設計的技術特點,是本課題的重要學術意義所在。

    標簽: FPGA JPEG 實時圖像 編解碼

    上傳時間: 2013-04-24

    上傳用戶:shangdafreya

  • Morlet小波分析的BOTDR信號處理

    基于布里淵散射的分布式光纖傳感器是當前國內外研究的熱點。本文介紹了基于布里淵散射的分布式光纖傳感器的的原理、應用;布里淵時域反射技術(BOTDR)和布里淵時域分析技術(BOTDA)的原理。 受激布里淵散射(SBS)的過程中,入射光和散射光滿足耦合振幅方程組。我們對該方程組采用有限差分法進行數值計算,并用Matlab模擬計算過程,對布里淵散射信號進行分析。 根據布里淵散射信號的特點,我們采用基于Morlet小波變換的DSP信號算法來處理 BOTDR傳感信號。通過對該算法的核心單元——快速傅立葉變換(FFT)的硬件實現,我們在Stratix FPGA上實現了基于Morlet小波變換的DSP算法的硬件電路設計。 最后,在此基礎上,我們對電路功能進行實際的仿真和驗證,并和Matlab得到結果進行比較和分析。

    標簽: Morlet BOTDR 小波分析 信號處理

    上傳時間: 2013-07-22

    上傳用戶:牛布牛

  • OFDM系統的定時和頻率同步的實現

    正交頻分復用技術(OFDM)是未來寬帶無線通信中的關鍵技術。隨著用戶對實時多媒體業務,高速移動業務需求的迅速增加,OFDM由于其頻譜效率高,抗多徑效應能力強,抗干擾性能好等特點,該技術正得到了廣泛的應用。 OFDM系統的子載波之間必須保持嚴格的正交性,因此對符號定時和載波頻偏非常敏感。本課題的主要任務是分析各種算法的性能的優劣,選取合適的算法進行FPGA的實現。 本文首先簡要介紹了無線信道的傳輸特性和OFDM系統的基本原理,進而對符號同步和載波同步對接收信號的影響做了分析。然后對比了非數據輔助式同步算法和數據輔助式同步算法的不同特點,決定采用數據輔助式同步算法來解決基于IEEE 802.16-2004協議的突發傳輸系統的同步問題。最后部分進行了算法的實現和仿真,所有實現的仿真均在QuartusⅡ下按照IEEE 802.16-2004協議的符號和前導字的結構進行。 本文的主要工作:(1)采用自相關和互相關聯合檢測算法同時完成幀到達檢測和符號同步估計,只用接收數據的符號位做相關運算,有效地解決了判決門限需要變化的問題,同時也減少了資源的消耗;(2)在時域分數倍頻偏估計時,利用基于流水線結構的Cordic模塊計算長前導字共軛相乘后的相角,求出分數倍頻偏的估計值;(3)采用滑動窗口相關求和的方法估計整數倍頻偏值,在此只用頻域數據的符號位做相關運算,有效地解決了傳統算法估計速度慢的缺點,同時也減少了資源的消耗。

    標簽: OFDM 定時 同步的

    上傳時間: 2013-05-23

    上傳用戶:宋桃子

  • 模電設計分析

    詳細的理論分析,可以對模擬電路的理論知識有較為全面透徹的了解

    標簽: 模電 設計分析

    上傳時間: 2013-04-24

    上傳用戶:aappkkee

  • 基于FPGA的多功能測試儀的開發

    測試儀廣泛應用于國民經濟和國防建設的各個領域,是科研和生產不可或缺的重要裝備之一。其工作原理是由信號發生裝置向被測對象發送激勵信號,同時由信號采集與處理裝置通過傳感器采集被測對象的響應信號,并送到上位機進行數據分析和處理。本文研究采用靈活的現場可編程邏輯陣列FPGA為核心,協調整個儀器的運轉,并采用先進的USB總線技術,將信號發生、信號采集與處理有機地集成為一體的多功能測試儀。 本文的第一章介紹了測試儀及其研究應用現狀,根據儀器的成本、便攜性和通用性要求不斷提高的發展趨勢,提出了本課題的研究任務和關鍵技術; 第二章從硬件和軟件兩個方面討論了測試儀的總體設計方案,并且分別詳述了電源模塊、USB模塊、FPGA模塊、DSP模塊、A/D模塊、D/A模塊這六個功能模塊的硬件設計; 第三章討論了USB模塊相關的軟件設計,其中包含USB固件設計、驅動程序設計和客戶應用程序設計三個方面的內容,詳細論述了各部分軟件的架構和主要功能模塊的實現。 第四章討論了主控器FPGA的設計,是本文的核心部分。先從總體上介紹了FPGA的設計方案,然后從MCU模塊、信號采集模塊、信號發生模塊三部分具體描述了其實現方式。軟件設計上采用了模塊化的設計思想,使得結構清晰,可讀性強,易于進一步開發;并且靈活的使用了有限狀態機,大大提高了程序的穩定性和運行效率。 第五章介紹了DSP模塊的設計,討論了波形生成的原理及實現,并提出了與FPGA接口的方式。 第六章詳細描述了實驗的步驟和結果,分別從單通道采樣和多通道采樣兩方面實驗,驗證了儀器的性能和設計的可行性。

    標簽: FPGA 多功能 測試儀

    上傳時間: 2013-06-25

    上傳用戶:moqi

  • 基于FPGA的感應加熱電源控制系統

    感應加熱電源以其環保、節能等優點在工業生產中得到了廣泛的應用,逆變控制電路是直接影響感應加熱電源能否安全、高效運行的關鍵因素。目前的感應加熱裝置很多采用模擬電路控制,而模擬控制電路觸點多,焊點多,系統可靠性低,對一些元件的工藝性要求高,電路中控制參數不容易進行修改,靈活性較差。近年來隨著微處理機的發展,數字式控制精確,軟件設計靈活,因而整個控制系統容易實現,在感應加熱領域中運用數字式控制已是一個發展方向。 本文在模擬逆變控制系統的基礎上,在可編程邏輯器件(FPGA)上進行了數字式并聯逆變控制系統的研究。 首先,本文針對感應加熱并聯逆變控制的數字化進行了詳細的研究。在參閱國內外相關文獻的基礎上,結合已有模擬并聯逆變控制電路的工作原理,設計了全數字鎖相環、它激轉自激掃頻啟動模塊等逆變控制功能模塊,并對各個模塊進行了相關的數學分析和功能仿真,結果證明可以達到預定的功能指標和設計要求。 然后,分析了感應加熱電源的整體工作流程,針對模擬控制電路中控制參數不易進行修改、靈活性較差等問題,設計了數據采集、存儲、顯示等功能模塊,有利于系統的調試,參數修改等實際操作。 最后,以模擬逆變控制策略為基礎,分析了數字控制器的控制要求和策略。由硬件狀態機實現數字控制器的設計,完成對整個逆變控制系統的整體控制操作。通過自上而下的總體設計,將各個部分組合起來,構成一個SOC系統。在FPGA集成軟件中進行了各部分和整體的仿真驗證,結果證明該設計可以完成逆變控制的各項需求和預定的人機交互操作。

    標簽: FPGA 感應加熱電源 控制系統

    上傳時間: 2013-07-09

    上傳用戶:1222

主站蜘蛛池模板: 永城市| 普定县| 赤水市| 瑞昌市| 自治县| 乌鲁木齐县| 陕西省| 彭山县| 大足县| 洞头县| 济源市| 上蔡县| 漳浦县| 乌鲁木齐县| 麻江县| 松原市| 留坝县| 磐石市| 钟山县| 文水县| 古丈县| 长白| 兰溪市| 弋阳县| 遂川县| 隆昌县| 讷河市| 秭归县| 绥棱县| 迁安市| 桐柏县| 兰州市| 新密市| 房产| 子洲县| 永济市| 二连浩特市| 通江县| 犍为县| 临猗县| 巴塘县|