帶您從零學(xué)單片機(jī)之中斷部分部分 課程簡(jiǎn)介1 51單片機(jī)中斷2 中斷簡(jiǎn)介3 中斷相關(guān)寄存器功能講解4 中斷優(yōu)先級(jí)講解5 中斷應(yīng)用操作流程6 中斷程序?qū)嵗O(shè)計(jì)17 課后作業(yè)
上傳時(shí)間: 2013-10-10
上傳用戶:shengyj12345
AVR 單片機(jī)與GCC編程 目錄第一章 AVR 單片機(jī)開(kāi)發(fā)概述1.1 一個(gè)簡(jiǎn)簡(jiǎn)單的例子1.2 用MAKEFILE 管理項(xiàng)目1.3 開(kāi)發(fā)環(huán)境的配置第二章 存儲(chǔ)器操作2.1 AVR 單片機(jī)存儲(chǔ)器組織結(jié)構(gòu)2.2 I/O 寄存器操作2.3 SRAM 內(nèi)變量的使用2.4 在程序中訪問(wèn)FLASH 程序存儲(chǔ)器2.5 EEPROM 數(shù)據(jù)存儲(chǔ)器操作2.6 avr-gcc 段結(jié)構(gòu)與再定位第三章 功能模塊編程示例3.1 中斷服務(wù)程序3.2 定時(shí)器/計(jì)數(shù)器應(yīng)用3.3 看門(mén)狗應(yīng)用3.4 UART 應(yīng)用3.5 PWM 功能編程3.6 模擬比較器3.7 A/D 轉(zhuǎn)換模塊編程第四章 使用C 語(yǔ)言標(biāo)準(zhǔn)I/O 流調(diào)試程序4.1 avr-libc 標(biāo)準(zhǔn)I/O 流描述4.2 利用標(biāo)準(zhǔn)I/0 流調(diào)試程序第五章 AT89S52 下載編程器的制作5.1 LuckyProg S52 概述5.2 AT89S52 ISP 功能簡(jiǎn)介5.3 程序設(shè)計(jì)第六章 硬件TWI 端口編程6.1 TWI 模塊概述6.2 主控模式操作實(shí)時(shí)時(shí)鐘DS13076.3 兩個(gè)Mega8 間的TWI 通信第七章 BootLoader 功能應(yīng)用7.1 BootLoader 功能介紹7.2 avr-libc 對(duì)BootLoader 的支持7.3 BootLoader 應(yīng)用實(shí)例 第八章 匯編語(yǔ)言支持8.1 C 代碼中內(nèi)聯(lián)匯編程序8.2 獨(dú)立的匯編語(yǔ)言支持8.3 C 與匯編混合編程第九章 C++語(yǔ)言支持結(jié)束語(yǔ)附錄 1 avr-gcc 選項(xiàng)附錄 2 ihex 格式描述
上傳時(shí)間: 2013-10-26
上傳用戶:wangyi39
系統(tǒng)控制協(xié)處理器是MIPS體系結(jié)構(gòu)CPU中必需的一個(gè)單元模塊。它最主要的功能就是利用一系列特權(quán)寄存器記錄當(dāng)前CPU所處的狀態(tài),負(fù)責(zé)異常/中斷處理,提供指令正常執(zhí)行所需的環(huán)境。本文論述了一個(gè)實(shí)現(xiàn)MIPS 4Kc指令集CPU中系統(tǒng)控制協(xié)處理器的設(shè)計(jì),包括對(duì)特權(quán)寄存器寫(xiě)操作的實(shí)現(xiàn),精確異常處理機(jī)制和全定制后端物理設(shè)計(jì)。關(guān)鍵詞:32位嵌入式CPU,系統(tǒng)控制協(xié)處理器,精確異常處理,流水線,全定制MIPS體系結(jié)構(gòu)中的系統(tǒng)控制協(xié)處理器簡(jiǎn)稱CP0,它提供指令正常執(zhí)行所需的環(huán)境,進(jìn)行異常/中斷處理、高速緩存填充、虛實(shí)地址轉(zhuǎn)換、操作模式轉(zhuǎn)換等操作。單從硬件的角度而言,系統(tǒng)控制協(xié)處理器對(duì)指令集的作用就相當(dāng)于操作系統(tǒng)對(duì)應(yīng)用程序的作用一樣。
標(biāo)簽: CPU 嵌入式 協(xié)處理器 系統(tǒng)控制
上傳時(shí)間: 2014-11-22
上傳用戶:daijun20803
默認(rèn)狀態(tài): –在進(jìn)入中斷服務(wù)程序時(shí),I位自動(dòng)置1,禁止其他可屏蔽中斷 –即使有優(yōu)先級(jí)更高的中斷請(qǐng)求,也必須等當(dāng)前中斷服務(wù)程序執(zhí)行完以后才能響應(yīng) –優(yōu)先級(jí)的作用只有在多個(gè)中斷源同時(shí)請(qǐng)求中斷時(shí)在能體現(xiàn) –無(wú)法實(shí)現(xiàn)中斷嵌套 如果在進(jìn)入中斷服務(wù)程序時(shí),手動(dòng)對(duì)I位清零: –任何其他可屏蔽中斷都可以被響應(yīng),無(wú)論其優(yōu)先級(jí)有多高 –中斷響應(yīng)由時(shí)間控制,可以實(shí)現(xiàn)中斷嵌套 –對(duì)中斷執(zhí)行無(wú)法預(yù)測(cè) HPRIO寄存器 –寫(xiě)入HPRIO中的中斷向量的后八位,可以改變?cè)撝袛嗟膬?yōu)先級(jí) –同樣,優(yōu)先級(jí)的作用只有在多個(gè)中斷源同時(shí)請(qǐng)求中斷時(shí)在能體現(xiàn)
上傳時(shí)間: 2014-12-28
上傳用戶:xauthu
以典型的9S08 系列為例,當(dāng)你選擇了一個(gè)MCU 型號(hào)后,在圖1-4 右側(cè)會(huì)顯示出所有針對(duì)該型號(hào)芯片可用的項(xiàng)目調(diào)試場(chǎng)景。其中:Full Chip Simulator是芯片全功能模擬仿真,即無(wú)需任何目標(biāo)系統(tǒng)的硬件資源,直接在你的PC 機(jī)上模擬運(yùn)行單片機(jī)的程序,在模擬運(yùn)行過(guò)程中可以觀察調(diào)試程序的各項(xiàng)控制和運(yùn)行流程,分析代碼運(yùn)行的時(shí)間,觀察各種變量,等等。CW 提供了功能強(qiáng)大的模擬激勵(lì)功能,可以在模擬運(yùn)行時(shí)模擬一些外部事件的輸入,配合程序調(diào)試;P&E Multilink/Cyclone Pro是基于P&E 公司的硬件調(diào)試工具實(shí)現(xiàn)實(shí)時(shí)在線硬件調(diào)試。實(shí)際就是我們經(jīng)常說(shuō)的BDM 調(diào)試。BDM 調(diào)試是基于芯片本身內(nèi)含的在線調(diào)試功能,可實(shí)現(xiàn)程序下載,單步/全速運(yùn)行,可以設(shè)若干個(gè)斷點(diǎn),可以觀察和修改任意寄存器或RAM 內(nèi)存空間。BDM 幾乎是開(kāi)發(fā)飛思卡爾8 位(9S08 和RS08 系列)、16 位(9S12 系列)和32 位(Coldfire V1 系列)單片機(jī)的標(biāo)準(zhǔn)調(diào)試模式,運(yùn)用最為廣泛;SofTec HCS08是另外一家SofTec 公司提供的硬件調(diào)試工具,國(guó)內(nèi)使用較少;HCS08 Serial Monitor是基于芯片串口的監(jiān)控調(diào)試開(kāi)發(fā)模式。由于開(kāi)發(fā)效率較低,現(xiàn)在幾乎無(wú)人使用。
標(biāo)簽: FSL 08 C語(yǔ)言編程 單片機(jī)開(kāi)發(fā)
上傳時(shí)間: 2013-10-10
上傳用戶:alex wang
當(dāng)今集成電路設(shè)計(jì)已經(jīng)進(jìn)入 SOC 時(shí)代,于是各公司針對(duì)自己的設(shè)計(jì)需求挑選一款性價(jià)比較高的處理器作為內(nèi)核是一件非常重要的事情。下面將介紹一款集成了DSP 和MCU 功能的處理器ZSP neo 。ZSP neo 是一類新型的處理器,它在一個(gè)的內(nèi)核中集成了DSP 和MCU 的功能。對(duì)于那些需要比現(xiàn)有8 位微控制器更高的控制處理性能,而又無(wú)需32 位微控制器的對(duì)成本敏感的應(yīng)用來(lái)說(shuō),ZSP neo 是一個(gè)理想的選擇。ZSP neo 針對(duì)其性能要求采用了相應(yīng)的架構(gòu):·采用基于 RISC 的架構(gòu):處理器具有靜態(tài)分支預(yù)測(cè)功能;所以程序員設(shè)計(jì)程序時(shí)無(wú)需考慮跳轉(zhuǎn)延時(shí)。·采用了 Load-Store 架構(gòu):處理器對(duì)存儲(chǔ)器的操作使用 load 和store 指令;操作不直接發(fā)生在存儲(chǔ)器中。所有其他指令均為寄存器-寄存器操作;使用寄存器節(jié)省了存儲(chǔ)器帶寬。采用多種load/store 指令,這樣優(yōu)化了存儲(chǔ)器操作;同時(shí)支持32 位和16 位的數(shù)據(jù)操作。處理器允許前推的靈活架構(gòu);功能單元的結(jié)果能夠在下個(gè)周期無(wú)條件地被其他功能單元使用。
上傳時(shí)間: 2013-10-19
上傳用戶:奔跑的雪糕
單片機(jī)I/O口的使用:對(duì)單片機(jī)的控制,其實(shí)就是對(duì)I/O口的控制,無(wú)論單片機(jī)對(duì)外界進(jìn)行何種控制,亦或接受外部的控制,都是通過(guò)I/O口進(jìn)行的。單片機(jī)總共有P0、P1、P2、P3四個(gè)8位雙向輸入輸出端口,每個(gè)端口都有鎖存器、輸出驅(qū)動(dòng)器和輸入緩沖器。4個(gè)I/O端口都能作輸入輸出口用,其中P0和P2通常用于對(duì)外部存儲(chǔ)器的訪問(wèn)。§4.1 MCS-51單片機(jī)的并行端口結(jié)構(gòu)與操作 51系列單片機(jī)有4個(gè)I/O端口,每個(gè)端口都是8位準(zhǔn)雙向口,共占32根引腳。每個(gè)端口都包括一個(gè)鎖存器(即專用寄存器P0~P3)、一個(gè)輸出驅(qū)動(dòng)器和輸入緩沖器。通常把4個(gè)端口籠統(tǒng)地表示為P0~P3。
標(biāo)簽: 單片機(jī)
上傳時(shí)間: 2013-11-06
上傳用戶:zhouxuepeng1
本文主要描述 PCF8563 的中斷輸出功能,并給出相應(yīng)的范例。范例實(shí)現(xiàn)每1s 從/ INT腳產(chǎn)生一次中斷輸出的功能。用戶可以修改范例中定時(shí)器時(shí)鐘源和倒計(jì)數(shù)數(shù)值寄存器的值,以得到滿足自己需要的中斷輸出周期,輕松實(shí)現(xiàn)PCF8563 中斷輸出功能。
上傳時(shí)間: 2013-11-08
上傳用戶:阿譚電器工作室
P89V51RD2看門(mén)狗的啟動(dòng)和關(guān)閉通過(guò)WDTC寄存器的SWDT位實(shí)現(xiàn),該位被置位啟動(dòng)看門(mén)狗,該位被清零時(shí)關(guān)閉看門(mén)狗。要使能WDT復(fù)位,用戶必須將WDTC寄存器的WDRE位置1。當(dāng)看門(mén)狗使能且發(fā)生溢出時(shí),它將會(huì)在RST腳產(chǎn)生一個(gè)復(fù)位脈沖執(zhí)行復(fù)位。為避免看門(mén)狗溢出產(chǎn)生復(fù)位,用戶需要定期執(zhí)行“喂狗”操作。執(zhí)行“喂狗”操作時(shí),在向WDTD寫(xiě)入重裝值后,必須立即執(zhí)行看門(mén)狗定時(shí)器刷新(置位WDT)才能將數(shù)據(jù)成功寫(xiě)入WDTD寄存器中,否則數(shù)據(jù)不能被寫(xiě)入。
上傳時(shí)間: 2013-11-16
上傳用戶:Pzj
PCA9544 是NXP 公司生產(chǎn)的I2C 總線擴(kuò)展器件,通過(guò)它可以將1 路I2C 總線擴(kuò)展為4路。在對(duì)內(nèi)部控制寄存器進(jìn)行相應(yīng)配置后,可選擇4 路下行I2C 總線中的任1 路與上行I2C總線連接。具有4 個(gè)中斷輸入和1 個(gè)中斷輸出引腳,增加了I2C 器件實(shí)時(shí)處理能力。經(jīng)過(guò)對(duì)器件工作電壓的選擇,可使1.8V、2.5V、3.3V 與5V 的總線電壓之間相互通信。每個(gè)I2C 接口和中斷輸入輸出口均為開(kāi)漏,所有I/O 口都可承受5V 的輸入電壓。工業(yè)級(jí)的溫度范圍,小封裝:SO20、TSSOP20、HVQFN20。
上傳時(shí)間: 2013-11-18
上傳用戶:zl5712176
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1